亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

路由協議

  • HW-RouteSim3.0

    華為路由工具HW-RouteSim3.0

    標簽: HW-RouteSim 3.0

    上傳時間: 2013-11-05

    上傳用戶:四只眼

  • PCB阻抗匹配計算工具(附教程)

    附件是一款PCB阻抗匹配計算工具,點擊CITS25.exe直接打開使用,無需安裝。附件還帶有PCB連板的一些計算方法,連板的排法和PCB聯板的設計驗驗。 PCB設計的經驗建議:       1.一般連板長寬比率為1:1~2.5:1,同時注意For FuJi Machine:a.最大進板尺寸為:450*350mm,       2.針對有金手指的部分,板邊處需作掏空處理,建議不作為連板的部位.     3.連板方向以同一方向為優先,考量對稱防呆,特殊情況另作處理.     4.連板掏空長度超過板長度的1/2時,需加補強邊.       5.陰陽板的設計需作特殊考量.       6.工藝邊需根據實際需要作設計調整,軌道邊一般不少於6mm,實際中需考量板邊零件的排布,軌道設備正常卡壓距離為不少於3mm,及符合實際要求下的連板經濟性.       7.FIDUCIAL MARK或稱光學定位點,一般設計在對角處,為2個或4個,同時MARK點面需平整,無氧化,脫落現象;定位孔設計在板邊,為對稱設計,一般為4個,直徑為3mm,公差為±0.01inch.       8.V-cut深度需根據連板大小及基板板厚考量,角度建議為不少於45°.       9.連板設計的同時,需基於基板的分板方式考量<人工(治具)還是使用分板設備>.  10.使用針孔(郵票孔)聯接:需請考慮斷裂后的毛刺,及是否影響COB工序的Bonding機上的夾具穩定工作,還應考慮是否有無影響插件過軌道,及是否影響裝配組裝. 

    標簽: PCB 阻抗匹配 計算工具 教程

    上傳時間: 2013-10-15

    上傳用戶:3294322651

  • HW-RouteSim3.0

    華為路由工具HW-RouteSim3.0

    標簽: HW-RouteSim 3.0

    上傳時間: 2013-10-24

    上傳用戶:fanboynet

  • Xilinx UltraScale:為您未來架構而打造的新一代架構

      Xilinx UltraScale™ 架構針對要求最嚴苛的應用,提供了前所未有的ASIC級的系統級集成和容量。    UltraScale架構是業界首次在All Programmable架構中應用最先進的ASIC架構優化。該架構能從20nm平面FET結構擴展至16nm鰭式FET晶體管技術甚至更高的技術,同 時還能從單芯片擴展到3D IC。借助Xilinx Vivado®設計套件的分析型協同優化,UltraScale架構可以提供海量數據的路由功能,同時還能智能地解決先進工藝節點上的頭號系統性能瓶頸。 這種協同設計可以在不降低性能的前提下達到實現超過90%的利用率。   UltraScale架構的突破包括:   • 幾乎可以在晶片的任何位置戰略性地布置類似于ASIC的系統時鐘,從而將時鐘歪斜降低達50%   • 系統架構中有大量并行總線,無需再使用會造成時延的流水線,從而可提高系統速度和容量   • 甚至在要求資源利用率達到90%及以上的系統中,也能消除潛在的時序收斂問題和互連瓶頸   • 可憑借3D IC集成能力構建更大型器件,并在工藝技術方面領先當前行業標準整整一代   • 能在更低的系統功耗預算范圍內顯著提高系統性能,包括多Gb串行收發器、I/O以及存儲器帶寬   • 顯著增強DSP與包處理性能   賽靈思UltraScale架構為超大容量解決方案設計人員開啟了一個全新的領域。

    標簽: UltraScale Xilinx 架構

    上傳時間: 2013-12-23

    上傳用戶:小儒尼尼奧

  • PCB LAYOUT設計規范手冊

      PCB Layout Rule Rev1.70, 規範內容如附件所示, 其中分為:   (1) ”PCB LAYOUT 基本規範”:為R&D Layout時必須遵守的事項, 否則SMT,DIP,裁板時無法生產.   (2) “錫偷LAYOUT RULE建議規範”: 加適合的錫偷可降低短路及錫球.   (3) “PCB LAYOUT 建議規範”:為製造單位為提高量產良率,建議R&D在design階段即加入PCB Layout.   (4) ”零件選用建議規範”: Connector零件在未來應用逐漸廣泛, 又是SMT生產時是偏移及置件不良的主因,故製造希望R&D及採購在購買異形零件時能顧慮製造的需求, 提高自動置件的比例.

    標簽: LAYOUT PCB 設計規范

    上傳時間: 2013-11-03

    上傳用戶:tzl1975

  • 用于超聲導波檢測的波形發生器設計

    提出一種用于產生窄帶脈沖信號的波形發生器設計方案。波形發生器的設計基于幅度調制的思想,電路由函數發生器MAX038、乘法器AD834、模擬開關DG401等元件構成,實現漢寧窗調制單一頻率信號的功能。

    標簽: 超聲導波 檢測 波形發生器

    上傳時間: 2013-10-31

    上傳用戶:fang2010

  • vivado Final_IP+Integrator視頻演示

    為了解決實現的瓶頸,Vivado 工具采用層次化器件編輯器和布局規劃器、速度提升 了3 至 15 倍且為 SystemVerilog 提供業界領先支持的邏輯綜合工具、速度提升 了4 倍且確定性更高的布局布線引擎、以及通過分析技術可最小化時序、線長、路由擁堵等多個變量的“成本”函數。此外,增量式流程能讓工程變更通知單 (ECO) 的任何修改只需對設計的一小部分進行重新實現就能快速處理,同時確保性能不受影響。 賽靈思vivado設計套件專題:http://www.elecfans.com/topic/tech/vivado/

    標簽: Integrator Final_IP vivado 視頻

    上傳時間: 2013-10-12

    上傳用戶:誰偷了我的麥兜

  • 基于LON現場總線技術的電力線收發器PLT-22的設計

    LonWorks 開發技術是用于開發監控網絡系統的一個完整的技術平臺。介紹了神經元芯片的基本結構及I / O 配置,神經元芯片可提供單端、差分和特殊應用模式3 種網絡通信方式,便于現場工業設備的聯網通信。分析了電力線收發器PLT-22 的應用,硬件電路由電力線收發器PLT-22、神經元芯片和MAX186 組成,軟件采用Neuron C 專門為神經元芯片設計的程序語言編寫,給出了程序流程圖及關鍵的程序代碼。實際應用表明:基于LonWorks 電力線收發器PLT-22 智能數據測控節點通信性能好,電力網絡能夠用于控制數據的傳輸。關鍵詞: LonWorks; 神經元芯片; 電力線收發器PLT-22; MAX186; Neuron C

    標簽: LON PLT 22 現場總線技術

    上傳時間: 2013-10-27

    上傳用戶:yoleeson

  • zebra免費軟件

    zebra免費軟件,實現RIP,OSPF等路由功能

    標簽: zebra 軟件

    上傳時間: 2014-01-07

    上傳用戶:253189838

  • 在linux

    在linux,unix下實現aodv路由算法

    標簽: linux

    上傳時間: 2015-03-11

    上傳用戶:it男一枚

主站蜘蛛池模板: 津市市| 梅州市| 龙口市| 万荣县| 宜州市| 桂林市| 滦平县| 苍溪县| 措美县| 铜陵市| 乐平市| 绥阳县| 绥芬河市| 长泰县| 外汇| 平原县| 祥云县| 南平市| 古蔺县| 文登市| 宁波市| 台州市| 泸水县| 比如县| 左云县| 宜良县| 连州市| 凌源市| 新丰县| 长阳| 洛浦县| 沂源县| 台江县| 闵行区| 毕节市| 哈密市| 西林县| 博湖县| 临城县| 手机| 翁源县|