區(qū)截裝置測速法是現(xiàn)代靶場中彈丸測速的普遍方法,測時儀作為區(qū)截裝置測速系統(tǒng)的主要組成部分,其性能直接影響彈丸測速的可靠性和精度。本文根據(jù)測時儀的發(fā)展現(xiàn)狀,按照設(shè)計(jì)要求,設(shè)計(jì)了一種基于單片機(jī)和FPGA的高精度智能測時儀,系統(tǒng)工作穩(wěn)定、操作方便、測時精度可達(dá)25ns。 本文詳細(xì)給出了系統(tǒng)的設(shè)計(jì)方案。該方案提出了一種在后端用單片機(jī)處理干擾信號的新方法,簡化了系統(tǒng)硬件電路的設(shè)計(jì),提高了測時精度;提出了一種基于系統(tǒng)基準(zhǔn)時間的測時方案,相對于傳統(tǒng)的測時方法,該方案為分析試驗(yàn)過程提供了有效數(shù)據(jù),進(jìn)一步提高了系統(tǒng)工作的可靠性;給出了一種輸入信息處理的有效方法,保證了系統(tǒng)工作的穩(wěn)定性。 本文設(shè)計(jì)了系統(tǒng)FPGA邏輯電路,包括輸入信號的整形濾波、輸入信號的捕捉、時基模塊、異步時鐘域間數(shù)據(jù)傳遞、與單片機(jī)通信、單片機(jī)I/O總線擴(kuò)展等;實(shí)現(xiàn)了系統(tǒng)單片機(jī)程序,包括單片機(jī)和。FPGA的數(shù)據(jù)交換、干擾信號排除和彈丸測速測頻算法的實(shí)現(xiàn)、LCD液晶菜單的設(shè)計(jì)和打印機(jī)的控制、FLASH的讀寫、上電后對FPGA的配置、與上位機(jī)的通信等;分析了系統(tǒng)的誤差因素,給出了系統(tǒng)的誤差和相對誤差的計(jì)算公式;通過實(shí)驗(yàn)室模擬測試以及靶場現(xiàn)場測試,結(jié)果表明系統(tǒng)工作可靠、精度滿足設(shè)計(jì)要求、人機(jī)界面友好。
標(biāo)簽: 高精度 儀的設(shè)計(jì)
上傳時間: 2013-07-25
上傳用戶:pwcsoft
隨著GPS(Global Positioning System)技術(shù)的不斷發(fā)展和成熟,其全球性、全天候、低成本等特點(diǎn)使得GPS接收機(jī)的用戶數(shù)量大幅度增加,應(yīng)用領(lǐng)域越來越廣。但由于定位過程中各種誤差源的存在,單機(jī)定位精度受到影響。目前常從兩個方面考慮減小誤差提高精度:①用高精度相位天線、差分技術(shù)等通過提高硬件成本獲取高精度;②針對誤差源用濾波算法從軟件方面實(shí)現(xiàn)精度提高。兩種方法中,后者相對于前者在滿足精度要求的前提下節(jié)約成本,而且便于系統(tǒng)融合,是應(yīng)用于GPS定位的系統(tǒng)中更有前景的方法。但由于在系統(tǒng)中實(shí)現(xiàn)定位濾波算法需要時間,傳統(tǒng)CPU往往不能滿足實(shí)時性的要求,而FPGA以其快速并行計(jì)算越來越受到青睞。 本文在FPGA平臺上,根據(jù)“先時序后電路”的設(shè)計(jì)思想,由同步?jīng)]計(jì)方法以及自頂向下和自下而上的混合設(shè)計(jì)方法實(shí)現(xiàn)系統(tǒng)的總體設(shè)計(jì)。從GPS-OEM板輸出的定位信息的接收到定位結(jié)果的坐標(biāo)變換,最終到kalman濾波遞推計(jì)算減小定位誤差,實(shí)現(xiàn)實(shí)時、快速、高精度的GPS定位信息采集處理系統(tǒng),為GPS定位數(shù)據(jù)的處理方法做了新的嘗試,為基于FPGA的GPS嵌入式系統(tǒng)的開發(fā)奠定了基礎(chǔ)。具體工作如下: 基于FPGA設(shè)計(jì)了GPS定位數(shù)據(jù)的正確接收和顯示,以及經(jīng)緯度到平面坐標(biāo)的投影變換。根掘GPS輸出信息標(biāo)準(zhǔn)和格式,通過串口接收模塊實(shí)現(xiàn)串口數(shù)掘的接收和經(jīng)緯度信息提取,并通過LCD實(shí)時顯示。在提取信息的同時將數(shù)據(jù)格式由ASCⅡ碼轉(zhuǎn)變?yōu)槭M(jìn)制整數(shù)型,實(shí)現(xiàn)利用移位和加法運(yùn)算達(dá)到代替乘法運(yùn)算的效果,從而減少資源的利用率。在坐標(biāo)轉(zhuǎn)換過程中,利用查找表的方法查找轉(zhuǎn)化時需要的各個參數(shù)值,并將該參數(shù)先轉(zhuǎn)為雙精度浮點(diǎn)小數(shù),再進(jìn)行坐標(biāo)轉(zhuǎn)換。根據(jù)高斯轉(zhuǎn)化公式的規(guī)律將公式簡化成只涉及加法和乘法運(yùn)算,以此簡化公式運(yùn)算量,達(dá)到節(jié)省資源的目的。 卡爾曼濾波器的實(shí)現(xiàn)。首先分析了影響定位精度的各種誤差因素,將各種誤差因素視為一階馬爾科夫過程的總誤差,建立了系統(tǒng)狀態(tài)方程、觀測方程和濾波方程,并基于分散濾波的思想進(jìn)行卡爾曼濾波設(shè)計(jì),并通過Matlab進(jìn)行仿真。結(jié)果表明,本文設(shè)計(jì)的卡爾曼濾波器收斂性好,定位精度高、估計(jì)誤差小。在仿真基礎(chǔ)上,實(shí)現(xiàn)基于FPGA的卡爾曼濾波計(jì)算。在滿足實(shí)時性的基礎(chǔ)上,通過IP核、模塊的分時復(fù)用和樹狀結(jié)構(gòu)節(jié)省資源,實(shí)現(xiàn)數(shù)據(jù)卡爾曼濾波,達(dá)到提高數(shù)據(jù)精度的效果。 設(shè)計(jì)中以Xilinx公司的Virtex-5系列的XC5VLX110-FF676為硬件平臺,采用Verilog HDL硬件描述語言實(shí)現(xiàn),利用Xilinx公司的ISE10.1工具布局布線,一共使用44438個邏輯資源,時鐘頻率達(dá)到100MHZ以上,滿足實(shí)時性信號處理要求,在保證精度的前提下達(dá)到資源最優(yōu)。Modelsim仿真驗(yàn)證了該設(shè)計(jì)的正確性。
上傳時間: 2013-04-24
上傳用戶:二驅(qū)蚊器
《單片機(jī)與嵌入式系統(tǒng)應(yīng)用》論文--嵌入式GSM短信息接口的軟硬件設(shè)計(jì),文章給出一個小型的嵌入式SMS中/英文短信信息接口的設(shè)計(jì),并詳細(xì)討論P(yáng)DU模式的短信息格式和中文短信息軟件解碼的設(shè)計(jì)。
上傳時間: 2013-07-12
上傳用戶:lanwei
數(shù)字電視按傳輸方式分為地面、衛(wèi)星和有線三種。其中,DVB-S和DVB-C這兩個全球化的衛(wèi)星和有線傳輸方式標(biāo)準(zhǔn),目前已作為世界統(tǒng)一標(biāo)準(zhǔn)被大多數(shù)國家所接受。而對于地面數(shù)字電視廣播標(biāo)準(zhǔn),經(jīng)國際電訊聯(lián)盟(ITU)批準(zhǔn)的共有三個,包括歐盟的DVB-T(Digital Video Broadcasting-Terrestrial,數(shù)字視頻地面廣播)標(biāo)準(zhǔn)、美國的ATSC(Advanced Television System Committee,先進(jìn)電視制式委員會)標(biāo)準(zhǔn)和日本的ISDB-T(Terrestrial Integrated Services DigitalBroadcasting,綜合業(yè)務(wù)數(shù)字廣播)標(biāo)準(zhǔn)。綜合比較起來,歐洲的DVB-T標(biāo)準(zhǔn)在技術(shù)及應(yīng)用實(shí)踐上都更加成熟。 本論文首先介紹了DVB-T系統(tǒng)的主要結(jié)構(gòu),針對DVB-T標(biāo)準(zhǔn)中各模塊的實(shí)現(xiàn)進(jìn)行了闡述,并根據(jù)發(fā)射機(jī)端各個模塊討論了接收機(jī)端相關(guān)模塊的算法設(shè)計(jì)。 隨后,論文給出了基于Microsoft Visual Studio 2005平臺實(shí)現(xiàn)的數(shù)字電視基帶信號產(chǎn)生與接收的軟件仿真系統(tǒng)的總體設(shè)計(jì)流程,重點(diǎn)討論了內(nèi)編解碼器和內(nèi)交織/解交織器的算法與實(shí)現(xiàn),并在實(shí)現(xiàn)的多參數(shù)可選的數(shù)字電視基帶信號產(chǎn)生與接收軟件仿真平臺上,重點(diǎn)分析了內(nèi)編/解碼模塊在接收端Viterbi譯碼算法中采用硬判決、簡化軟判決以及不同調(diào)制方式時對DVB-T系統(tǒng)整體性能的影響。 最后,論文討論了內(nèi)碼譯碼算法的實(shí)現(xiàn)改進(jìn),使得Viterbi譯碼更適合在FPGA上實(shí)現(xiàn),同時針對邏輯設(shè)計(jì)進(jìn)行優(yōu)化以便節(jié)省硬件資源。論文重點(diǎn)討論了對幸存路徑信息存儲譯碼模塊的改進(jìn),比較了此模塊三種不同的實(shí)現(xiàn)方式帶來的硬件速率和資源的優(yōu)劣,通過利用4塊RAM對幸存路徑信息的交互讀寫,完成了對傳統(tǒng)回溯算法的改進(jìn),實(shí)現(xiàn)了加窗回溯的譯碼輸出,同時實(shí)現(xiàn)了回溯長度可配置以實(shí)現(xiàn)系統(tǒng)不同的性能要求。
上傳時間: 2013-08-02
上傳用戶:遠(yuǎn)遠(yuǎn)ssad
可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動,完成對芯片的測試功能以及對芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計(jì)方法,依據(jù)可配置端口電路能實(shí)現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計(jì)軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計(jì)了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設(shè)計(jì)的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計(jì)的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級描述和實(shí)現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構(gòu)架這一特點(diǎn),設(shè)計(jì)了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。達(dá)到對芯片電路測試設(shè)計(jì)的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數(shù)據(jù)實(shí)現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實(shí)現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。滿足設(shè)計(jì)要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點(diǎn)電壓,將端口電路設(shè)計(jì)成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動大負(fù)載的功能。通過對管子尺寸的大小設(shè)置和驅(qū)動大小的仿真表明:在實(shí)現(xiàn)TTL高電平輸出時,最大的驅(qū)動電流達(dá)到170mA,而對應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動電流為140mA[8];同樣,在實(shí)現(xiàn)CMOS高電平最大驅(qū)動電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設(shè)計(jì)的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實(shí)現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動能力更加強(qiáng)大。
上傳時間: 2013-06-03
上傳用戶:aa54
單片機(jī)多功能調(diào)試助手一款集串口/USB/網(wǎng)絡(luò)調(diào)試、進(jìn)制轉(zhuǎn)換、字模與數(shù)碼管字型碼制作、常用校驗(yàn)值計(jì)算、UNICODE碼轉(zhuǎn)換、位圖輸出C文件等眾多功能于一身的綜合型調(diào)試軟件,最值得慶幸的是該軟件會一直保持更新,并支持在線升級功能,這樣大家手頭上的單片機(jī)多功能調(diào)試助手總是最新的! 單片機(jī)多功能調(diào)試助手與其他調(diào)試軟件有什么優(yōu)勢: 1) 一直保持為單文件狀態(tài),不會因?yàn)樾枰4媾渲眯畔⒍鴦?chuàng)建其他其他文件,所以該軟件非常容易攜帶。 2) 一直體貼著開發(fā)者,所有重要的配置在關(guān)閉該軟件時將會得到保存,重啟軟件后會重新導(dǎo)入以前的配置信息,免去重復(fù)選擇或填入數(shù)據(jù)的操作。 3) 集成了串口/USB/網(wǎng)絡(luò)調(diào)試功能,并在串口/USB/網(wǎng)絡(luò)調(diào)試的過程中,該軟件提供了監(jiān)視和多項(xiàng)發(fā)送功能。通過使用監(jiān)視端口的功能就可以清晰地分辨出發(fā)送與接收的數(shù)據(jù)的順序;通過使用多項(xiàng)發(fā)送功能就可以省去重復(fù)刪除或填寫待發(fā)送數(shù)據(jù)的步驟。 4) 在線升級功能是該軟件的最得意之處,理所當(dāng)然地也是開發(fā)者最倍受關(guān)注的功能。
標(biāo)簽: 單片機(jī) 多功能 調(diào)試助手
上傳時間: 2013-08-01
上傳用戶:gaojiao1999
由于遙感器的空間分辨力的限制以及自然界地物的復(fù)雜性,混合像元普遍存在于遙感圖像中,為了提高遙感應(yīng)用的精度,就必須解決混合像元的分解問題。而端元提取,則是光譜解混合的重要組成部分。然而,高光譜圖像巨大的數(shù)據(jù)量和...
上傳時間: 2013-06-07
上傳用戶:維子哥哥
隨著社會、科技、經(jīng)濟(jì)的不斷發(fā)展,視頻監(jiān)控技術(shù)因其具有直觀、方便、信息內(nèi)容豐富等特點(diǎn)以及廣闊的應(yīng)用范圍,一直受到業(yè)界的廣泛關(guān)注。而隨著光纖通信技術(shù)的迅速發(fā)展,利用光纖通信技術(shù)實(shí)現(xiàn)視頻監(jiān)控系統(tǒng)的設(shè)計(jì)已成為視頻監(jiān)控技術(shù)發(fā)展的一個潮流。 本課題探究的數(shù)字視頻監(jiān)控系統(tǒng)支持八路視頻信號和反向數(shù)據(jù)信號的實(shí)時傳輸,系統(tǒng)主要分為視頻發(fā)送端和視頻接收端兩部分。系統(tǒng)視頻發(fā)送端主要包括視頻處理模塊、反向數(shù)據(jù)處理模塊、FPGA主控處理模塊、光收發(fā)一體模塊,其中FPGA主控處理模塊實(shí)現(xiàn)的主要功能是系統(tǒng)視頻信號傳輸中視頻一次復(fù)接處理以及反向數(shù)據(jù)傳輸中數(shù)據(jù)接收和線路解碼處理等。系統(tǒng)視頻接收端與視頻發(fā)送端的結(jié)構(gòu)是對應(yīng)的,主要功能模塊同樣包括視頻處理模塊、反向數(shù)據(jù)處理模塊、FPGA主控處理模塊、光收發(fā)一體模塊,其中FPGA主控處理模塊實(shí)現(xiàn)的主要功能是系統(tǒng)視頻信號傳輸中視頻二次分接處理以及反向數(shù)據(jù)傳輸中數(shù)據(jù)線路編碼和發(fā)送處理等。 本論文的研究重點(diǎn)是八路視頻信號傳輸中數(shù)字復(fù)分接的設(shè)計(jì)和反向數(shù)據(jù)信號傳輸中線路碼的編解碼設(shè)計(jì)。論文首先對課題研究的數(shù)字視頻監(jiān)控系統(tǒng)的總體設(shè)計(jì)進(jìn)行了詳細(xì)的介紹,給出了各個功能模塊電路的具體實(shí)現(xiàn)設(shè)計(jì)方案;其次認(rèn)真分析了視頻監(jiān)控系統(tǒng)八路視頻信號傳輸中數(shù)字復(fù)分接的基本原理和實(shí)現(xiàn)方式,討論了系統(tǒng)視頻信號傳輸中數(shù)字復(fù)分接的設(shè)計(jì)思想及實(shí)現(xiàn)方案,給出了視頻信號復(fù)分接的程序設(shè)計(jì)與仿真驗(yàn)證;最后詳細(xì)闡述了視頻監(jiān)控系統(tǒng)反向數(shù)據(jù)信號傳輸中線路碼的選擇及實(shí)現(xiàn)方式,結(jié)合數(shù)據(jù)光纖傳輸?shù)男阅芴攸c(diǎn),選用CMI碼作為反向數(shù)據(jù)傳輸?shù)木€路碼型,討論了系統(tǒng)反向數(shù)據(jù)信號傳輸中CMI編解碼的設(shè)計(jì)思路及實(shí)現(xiàn)方案,給出了數(shù)據(jù)信號CMI編解碼的程序設(shè)計(jì)與仿真驗(yàn)證。 論文的關(guān)鍵部分主要是FPGA主控處理模塊的程序設(shè)計(jì),利用VHDL硬件描述語言完成視頻數(shù)字復(fù)分接和反向數(shù)據(jù)CMI編解碼的程序設(shè)計(jì),并在QuanusII軟件開發(fā)平臺下完成了系統(tǒng)的程序設(shè)計(jì)與仿真驗(yàn)證。
標(biāo)簽: FPGA 數(shù)字視頻 監(jiān)控系統(tǒng)
上傳時間: 2013-05-31
上傳用戶:fudong911
TcpIp使用方法 在服務(wù)端運(yùn)行tcp.exe, 在另一臺與之在同一network的客戶端上運(yùn)行tcplnk.exe, 規(guī)定相同的port, 在服務(wù)端上begin, 在客戶端上輸入服務(wù)器的IP地址,connect, 客戶端上編輯框中的字符便可send到客戶端的編輯框中。
上傳時間: 2013-04-24
上傳用戶:asdfasdfd
·MPEG4網(wǎng)絡(luò)視頻服務(wù)器客戶端圖象監(jiān)控軟件,可以實(shí)現(xiàn)4分割顯示文件列表: DvsUser .......\AviManager.cpp .......\AviManager.h .......\BlockSock.cpp .......\BlockSock.h .......\ConfigPage1.cpp &nb
標(biāo)簽: MPEG4 網(wǎng)絡(luò)視頻 服務(wù)器 圖象
上傳時間: 2013-07-03
上傳用戶:nunnzhy
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1