該系統(tǒng)是一款磁卡閱讀存儲器,根據(jù)用戶要求解決了普通閱讀器只能實(shí)時連接計(jì)算機(jī),不能單獨(dú)使用的問題。而且針對作為特殊用途的磁卡,要求三道磁道都記錄數(shù)據(jù),并且第三磁道記錄格式與標(biāo)準(zhǔn)規(guī)定的記錄格式不同時,系統(tǒng)配套的應(yīng)用程序?qū)ζ渥隽苏_譯碼、顯示。 @@ 整個系統(tǒng)包括單片機(jī)控制的閱讀存儲器硬件部分,和配套使用的計(jì)算機(jī)界面應(yīng)用程序軟件部分。其中硬件電路包括磁條譯碼芯片、外部存儲器芯片、串口電平轉(zhuǎn)換芯片等等,所有的工作過程都是由單片機(jī)控制。我們這里選用紫外線擦除的87C52單片機(jī),電路使用的集成電路芯片都是采用SMT封裝器件,極大縮小了讀存器的體積,使用簡單,攜帶方便。 @@ 磁條譯碼芯片采用的是中青科技有限公司出品的M3-230.LQ F/2F解碼器集成電路。該IC實(shí)現(xiàn)了磁信號到電信號的轉(zhuǎn)換。外部存儲器則是使用的8K Bytes的24LC65集成芯片,擴(kuò)展8片,總?cè)萘窟_(dá)到8×8K。 @@ MAXIM公司出品的MAX232實(shí)現(xiàn)了單片機(jī)TTL電平到RS232接口電平的轉(zhuǎn)換,從而與計(jì)算機(jī)串口實(shí)現(xiàn)硬件連接。 @@ 計(jì)算機(jī)界面顯示程序采用當(dāng)今使用最廣的面向?qū)ο缶幊陶Z言Visual Basic 6.0版本(以后簡稱VB),并且使用VB帶有的串口通信控件MScomm,通過設(shè)置其屬性,使其和下位機(jī)單片機(jī)協(xié)議保持一致,進(jìn)而進(jìn)行正確的串口通信。關(guān)于磁道上數(shù)據(jù)記錄的譯碼,則是通過對每條磁道上數(shù)據(jù)記錄進(jìn)行多次實(shí)驗(yàn),認(rèn)真分析,進(jìn)而得到了各條磁道各自的編碼規(guī)則,按照其規(guī)則對其譯碼顯示。這部分程序也是通過VB編程語言實(shí)現(xiàn)的。另外,計(jì)算機(jī)應(yīng)用程序部分還實(shí)現(xiàn)了對下位機(jī)讀存器的擦除控制。 @@關(guān)鍵詞:磁卡,閱讀存儲器,單片機(jī),串口通信,track3數(shù)據(jù)譯碼
上傳時間: 2013-08-05
上傳用戶:黃華強(qiáng)
隨著21世紀(jì)的到來,特別是近年來現(xiàn)代高科技和信息技術(shù)正在由智能大廈走向智能化住宅小區(qū),進(jìn)而走進(jìn)家庭。人們對家居生活環(huán)境的要求也越來越高,并將注意力越來越多的放在了生活環(huán)境的安全性、舒適性和便利性上。 家居無線監(jiān)控問題是當(dāng)今國際建筑智能化領(lǐng)域的前沿性研究課題。無線傳感網(wǎng)絡(luò)的出現(xiàn)克服了家庭中布線的煩瑣,充分體現(xiàn)了智能家居系統(tǒng)的靈活、方便、高效。本項(xiàng)目研究開發(fā)了基于ZigBee技術(shù)和Internet技術(shù)的智能家居監(jiān)控系統(tǒng),將Internet的遠(yuǎn)程監(jiān)控與ZigBee短距離控制相結(jié)合,實(shí)現(xiàn)系統(tǒng)的家居無線控制和數(shù)據(jù)采集,避免了綜合布線,可擴(kuò)展性好。 本文首先進(jìn)行系統(tǒng)總體設(shè)計(jì),結(jié)合底層ZigBee無線傳感網(wǎng)絡(luò)的特點(diǎn)和系統(tǒng)總體網(wǎng)絡(luò)監(jiān)控的要求,將該系統(tǒng)設(shè)計(jì)分為四部分:無線傳輸模塊、數(shù)據(jù)處理模塊、以太網(wǎng)傳輸模塊、上位機(jī)顯示界面。然后對ZigBee協(xié)議標(biāo)準(zhǔn)做了全面地研究分析,同時給出了基于CC2430的無線傳輸模塊的軟硬件設(shè)計(jì)和星型網(wǎng)絡(luò)搭建,并給出了測試結(jié)果。接著設(shè)計(jì)了基于TMS320F2812的數(shù)據(jù)處理模塊,給出了硬件電路和外圍輔助電路設(shè)計(jì)方案,并為其移植了實(shí)時操作系統(tǒng)μc/OS-Ⅱ。本設(shè)計(jì)完成了基于RTL8019AS的以太網(wǎng)傳輸模塊設(shè)計(jì)和系統(tǒng)的以太網(wǎng)通信程序的設(shè)計(jì),實(shí)現(xiàn)了從底層ZigBee無線傳感網(wǎng)絡(luò)的數(shù)據(jù)采集最終到監(jiān)控機(jī)的數(shù)據(jù)傳輸并測試成功。最后在VC++6.0環(huán)境下,應(yīng)用Windows Sockets套件接口開發(fā)顯示界面對底層采集的數(shù)據(jù)分類顯示。 整個智能家居監(jiān)控系統(tǒng)能夠?qū)矣秒娖鞯耐瓿砷_關(guān)量的控制,還能夠?qū)θ?表(水表、電表、燃?xì)獗恚┻M(jìn)行無線抄表,最重要的是可監(jiān)測來自家庭安防傳感器(火警、煤氣泄露)的數(shù)據(jù),以備物業(yè)等部門監(jiān)控。通過測試后,證實(shí)了設(shè)計(jì)方案的正確性,結(jié)果滿足系統(tǒng)設(shè)計(jì)要求,該設(shè)計(jì)具有一定的新穎性和實(shí)用性。關(guān)鍵詞:智能家居,ZigBee,數(shù)據(jù)處理,μC/OS-Ⅱ,Windows Sockets
標(biāo)簽: ZigBee 無線傳感網(wǎng)絡(luò) 嵌入式
上傳時間: 2013-06-28
上傳用戶:shinnsiaolin
基于現(xiàn)場總線的網(wǎng)絡(luò)技術(shù)研究是自動控制領(lǐng)域發(fā)展的一個熱點(diǎn)。在各種工業(yè)現(xiàn)場總線中,CAN總線以其成本低、速度快、實(shí)時性和可靠性較高等特點(diǎn)被廣泛應(yīng)用于各領(lǐng)域。CIA(CAN in Automation)協(xié)會發(fā)布了完整的CANopen協(xié)議,定義了應(yīng)用層和通訊子協(xié)議,為基于現(xiàn)場總線的分布式控制系統(tǒng)的廣泛應(yīng)用提供了解決之道。 本文研究國內(nèi)外現(xiàn)場總線發(fā)展現(xiàn)狀后,以改善現(xiàn)場總線網(wǎng)絡(luò)通訊系統(tǒng)的運(yùn)行效率,提高實(shí)時性和信息處理能力為前提,淺析CAN總線高層通訊協(xié)議CANopen,分析了主、從節(jié)點(diǎn)的各個功能,說明了功能的設(shè)計(jì)和實(shí)現(xiàn)方案。 然后,本文將CANopen協(xié)議應(yīng)用于分布式控制系統(tǒng),詳細(xì)論述了基于PIC18控制器的從節(jié)點(diǎn)和基于DSP控制器的主節(jié)點(diǎn)的實(shí)現(xiàn)過程。主、從節(jié)點(diǎn)具有基于CANopen協(xié)議的總線通信功能。從節(jié)點(diǎn)具有數(shù)字量和模擬量輸入輸出功能。主節(jié)點(diǎn)可以通過鍵盤對各節(jié)點(diǎn)運(yùn)行狀態(tài)和各節(jié)點(diǎn)參數(shù)進(jìn)行調(diào)整,還可以通過液晶屏顯示實(shí)時控制量和各節(jié)點(diǎn)運(yùn)行狀態(tài)。PC機(jī)能在線監(jiān)測CAN報文數(shù)據(jù)流。本文對兩種類型節(jié)點(diǎn)的設(shè)計(jì)思想、硬件組成和軟件設(shè)計(jì)均做了詳盡的闡述,并給出了部分關(guān)鍵硬件原理圖和軟件流程圖。 最后,把已開發(fā)的從節(jié)點(diǎn)和主節(jié)點(diǎn)組成一個溫度測控系統(tǒng)和一個電機(jī)控制系統(tǒng)。經(jīng)過實(shí)驗(yàn)室測試,證明系統(tǒng)具有良好的實(shí)時性,通訊穩(wěn)定可靠,解決了傳統(tǒng)CAN總線節(jié)點(diǎn)通訊可控性差,無法靈活設(shè)置的問題。對目前國內(nèi)CAN總線應(yīng)用中大多把精力放在硬件之上的底層軟件開發(fā),少有使用上層軟件協(xié)議的習(xí)慣,起到了一定的推動意義,提高了應(yīng)用水平。
標(biāo)簽: CANopen 協(xié)議 分布式控制系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:569342831
固態(tài)硬盤是一種以FLASH為存儲介質(zhì)的新型硬盤。由于它不像傳統(tǒng)硬盤一樣以高速旋轉(zhuǎn)的磁盤為存儲介質(zhì),不需要浪費(fèi)大量的尋道時間,因此它有著傳統(tǒng)硬盤不可比擬的順序和隨機(jī)存儲速度。同時由于固態(tài)硬盤不存在機(jī)械存儲結(jié)構(gòu),因此還具有高抗震性、無工作噪音、可適應(yīng)惡劣工作環(huán)境等優(yōu)點(diǎn)。隨著計(jì)算機(jī)技術(shù)的高速發(fā)展,固態(tài)硬盤技術(shù)已經(jīng)成為未來存儲介質(zhì)技術(shù)發(fā)展的必然趨勢。 本文以設(shè)計(jì)固態(tài)硬盤控制芯片IDE接口部分為項(xiàng)目背景,通過可編程邏輯器件FPGA,基于ATA協(xié)議并使用硬件編程語言verilog,設(shè)計(jì)了一個位于設(shè)備端的IDE控制器。該IDE控制器的主要作用在于解析主機(jī)所發(fā)送的IDE指令并控制硬盤設(shè)備進(jìn)行相應(yīng)的狀態(tài)遷移和指令操作,從而完成硬盤設(shè)備端與主機(jī)端之間基本的狀態(tài)通信以及數(shù)據(jù)通信。論文主要完成了幾個方面的內(nèi)容。第一:論文從固態(tài)硬盤的基本結(jié)構(gòu)出發(fā),分析了固態(tài)硬盤IDE控制器的功能性需求以及寄存器傳輸、PIO傳輸和UDMA傳輸三種ATA協(xié)議主要傳輸模式所必須遵循的時序要求,并概括了IDE控制器設(shè)計(jì)的要點(diǎn)和難點(diǎn);第二:論文設(shè)計(jì)了IDE控制器的總體功能框架,將IDE控制器從功能上分為寄存器部分、頂層控制模塊、異步FIFO模塊、PIO控制模塊、UDMA控制模塊以及CRC校驗(yàn)?zāi)K六大子功能模塊,并分析了各個子功能模塊的基本工作原理和具體功能設(shè)計(jì);第三:論文以設(shè)計(jì)狀態(tài)機(jī)流程和主要控制信號的方式實(shí)現(xiàn)了各個具體子功能模塊并列舉了部分關(guān)鍵代碼,同時給出了主要子功能模塊的時序仿真圖;最后,論文給出了基于PIO傳輸模式和基于UDMA傳輸模式的具體指令操作流程實(shí)現(xiàn),并通過SAS邏輯分析儀和QuartusⅡ?qū)DE控制器進(jìn)行了功能測試和分析,驗(yàn)證了本論文設(shè)計(jì)的正確性。
上傳時間: 2013-07-31
上傳用戶:liangrb
互聯(lián)網(wǎng)、移動通信、星基導(dǎo)航是21世紀(jì)信息社會的三大支柱產(chǎn)業(yè),而GPS系統(tǒng)的技術(shù)水平和發(fā)展歷程代表著全世界衛(wèi)星導(dǎo)航系統(tǒng)的發(fā)展?fàn)顩r。目前,我國已經(jīng)成為GPS的使用大國,衛(wèi)星導(dǎo)航產(chǎn)業(yè)鏈也已基本形成。然而,我們對GPS核心技術(shù)(即如何捕獲衛(wèi)星信號并保持對信號的跟蹤)的研究還不夠深入,我國GPS產(chǎn)品的核心部分多數(shù)還是靠進(jìn)口。因此,對GPS核心技術(shù)的研究是非常緊迫的。 本文首先介紹了GPS的定位原理,之后闡述了GPS接收機(jī)的基本原理一直接擴(kuò)頻通信和GPS信號的結(jié)構(gòu)與特性。從這些方面出發(fā)研究接收機(jī)基帶處理器的捕獲與跟蹤設(shè)計(jì)方案。 設(shè)計(jì)過程中,先詳細(xì)分析了滑動相關(guān)的捕獲算法和基于FFT的快速捕獲算法,并利用matlab進(jìn)行了驗(yàn)證。由于前者靈活性好且可捕獲到高精度的碼相位和載波頻率,適合于本文的硬件接收機(jī),所以本文確定了滑動相關(guān)的捕獲方案。 接著分析了跟蹤環(huán)路的特點(diǎn),跟蹤模塊采用碼跟蹤環(huán)和載波跟蹤環(huán)耦合的方法實(shí)現(xiàn)。由于GPS系統(tǒng)通常工作在非常低的信噪比環(huán)境中,而非相干環(huán)在低信噪比下環(huán)路跟蹤性能較好,所以碼跟蹤環(huán)采用非相干(DDLL)環(huán)實(shí)現(xiàn)。這種跟蹤環(huán)路采用的鑒相器是能量鑒相器,對數(shù)據(jù)的調(diào)制和載波相位都不敏感,鑒相器不會產(chǎn)生不確定量。由于輸入信號存在180°相位翻轉(zhuǎn),而COSTAS鎖相環(huán)允許數(shù)據(jù)調(diào)制,對I支路和Q支路信號的180°相位翻轉(zhuǎn)不敏感,所以載波跟蹤環(huán)采用COSTAS鎖相環(huán)實(shí)現(xiàn)。上述算法在matlab環(huán)境下得到了驗(yàn)證。 基帶處理器電路的主要模塊在Quartus II8.0開發(fā)平臺上利用VHDL硬件描述語言實(shí)現(xiàn)。然后利用EDA仿真工具M(jìn)odelSim-Altera6.1g進(jìn)行了邏輯仿真。本設(shè)計(jì)滿足系統(tǒng)功能和性能的要求,可以直接用于實(shí)時GPS接收機(jī)系統(tǒng)的設(shè)計(jì)中,為自主設(shè)計(jì)GPS接收機(jī)奠定了基礎(chǔ)。 最后,由于在弱電磁環(huán)境下,捕獲失鎖后32PPS信號會丟失。所以設(shè)計(jì)了一個能授時和守時的算法去得到與GPS時同步的精確授時秒信號。并且實(shí)現(xiàn)了這個算法。
上傳時間: 2013-04-24
上傳用戶:zuozuo1215
互聯(lián)網(wǎng)、移動通信、星基導(dǎo)航是21世紀(jì)信息社會的三大支柱產(chǎn)業(yè),而GPS系統(tǒng)的技術(shù)水平和發(fā)展歷程代表著全世界衛(wèi)星導(dǎo)航系統(tǒng)的發(fā)展?fàn)顩r。目前,我國已經(jīng)成為GPS的使用大國,衛(wèi)星導(dǎo)航產(chǎn)業(yè)鏈也已基本形成。然而,我們對GPS核心技術(shù)的研究還不夠深入,我國GPS產(chǎn)品的核心部分多數(shù)還是靠進(jìn)口。 GPS接收機(jī)工作時,為了將本地信號和接收到的信號同步,要完成復(fù)雜的信號處理過程。其中,如何捕獲衛(wèi)星信號并保持對信號的跟蹤是最重要的核心技術(shù)。很多研究者提出了多種解決方法,但這些方法多數(shù)都只停留在理論階段,無法應(yīng)用于GPS接收機(jī)系統(tǒng)進(jìn)行實(shí)時處理。 本課題在分析了多種現(xiàn)有算法的基礎(chǔ)上,研究設(shè)計(jì)了基于FPGA的GPS信號捕獲與跟蹤系統(tǒng)。在研究過程中,首先利用Nemerix公司的GPS芯片組設(shè)計(jì)制作了GPS接收機(jī)模塊,它能正常穩(wěn)定地工作,并可用作GPS基帶信號處理的研究平臺;該平臺可實(shí)時地輸出GPS數(shù)字中頻信號;本課題在中頻信號的基礎(chǔ)上深入研究了GPS信號的捕獲與跟蹤技術(shù)。先詳細(xì)分析比較了幾種GPS信號捕獲方法,給出了步進(jìn)相關(guān)的捕獲方案;接著分析了跟蹤環(huán)路的特點(diǎn),給出了鎖頻環(huán)和鎖相環(huán)交替工作跟蹤載波以及載波輔助偽碼的跟蹤方案,并最終實(shí)現(xiàn)了這些方案。 本課題設(shè)計(jì)的GPS信號捕獲與跟蹤處理系統(tǒng)是通過硬件和軟件協(xié)同工作的方式實(shí)現(xiàn)的。硬件電路主要實(shí)現(xiàn)數(shù)據(jù)速率高、邏輯簡單的相關(guān)器功能;而基于MicroBlaze軟處理器的軟件主要實(shí)現(xiàn)數(shù)據(jù)速率低、邏輯復(fù)雜的功能。本文給出了硬件電路的詳細(xì)設(shè)計(jì)、仿真結(jié)果以及軟件設(shè)計(jì)的詳細(xì)流程。 本課題最終在FPGA上實(shí)現(xiàn)了GPS信號的捕獲與跟蹤功能,而且系統(tǒng)的性能良好。由此可以得出結(jié)論:本設(shè)計(jì)能夠滿足系統(tǒng)功能和性能的要求,可以直接用于實(shí)時GPS接收機(jī)系統(tǒng)的設(shè)計(jì)中,為自主設(shè)計(jì)GPS接收機(jī)奠定了基礎(chǔ)。 本課題的研究得到了大連市信息產(chǎn)業(yè)局集成電路設(shè)計(jì)專項(xiàng)的資助,項(xiàng)目名稱是“定位與通信集成功能的SOC設(shè)計(jì)”,研究成果將在2008年上半年投入試用。
上傳時間: 2013-04-24
上傳用戶:1583060504
H.264/AVC是由ITU和ISO兩大組織聯(lián)合組成的JVT共同制定的一項(xiàng)新的視頻壓縮技術(shù)標(biāo)準(zhǔn),在較低帶寬上提供高質(zhì)量的圖像傳輸是H.264/AVC的應(yīng)用亮點(diǎn)。在同樣的視覺質(zhì)量前提下,H.264/AVC比H.263和MPEG-4節(jié)約了50%的碼率。但H.264獲得優(yōu)越性能的代價是計(jì)算復(fù)雜度的增加,據(jù)估計(jì)其編碼的計(jì)算復(fù)雜度大約為H.263的3倍,因此很難應(yīng)用于實(shí)時視頻處理領(lǐng)域。針對這一現(xiàn)狀,業(yè)內(nèi)做了大量的研究工作,力圖降低其計(jì)算復(fù)雜度和提高運(yùn)行效率。比如在運(yùn)動估計(jì)方面,國內(nèi)外在這方面的研究已經(jīng)很成熟。而針對幀內(nèi)/幀間預(yù)測編碼的研究卻較少。因此研究預(yù)測模式的快速算法具有理論意義和應(yīng)用價值。 本文在詳細(xì)研究H.264標(biāo)準(zhǔn)視頻壓縮編碼特點(diǎn)基礎(chǔ)上,分析了H.264幀內(nèi)編碼, 幀間編碼及變換,量化技術(shù)的原理及特點(diǎn),提出了一種基于局部邊緣方向信息的快速幀內(nèi)模式判決算法,通過結(jié)合SAD的模式選擇方法來減少模式選擇數(shù)目。它采用了Sobel梯度算子計(jì)算當(dāng)前塊的邊緣信息,累加當(dāng)前塊中屬于同一方向像素點(diǎn)的邊緣矢量構(gòu)造不同模式下的邊緣方向直方圖,以便確定最可能的預(yù)測模式。該算法有效降低了編碼器的運(yùn)算復(fù)雜度,在并未顯著降低編碼性能的情況下提升了編碼器效率。仿真表明:Foreman 圖像序列編碼性能有了提高,其中PSNR平均降低了0.06dB,Bitrate平均降低了19.4%,這大大提高了視頻傳輸?shù)馁|(zhì)量。 另外在幀間預(yù)測模式選擇算法方面進(jìn)行了改進(jìn)研究:按順序?qū)Σ煌愋瓦M(jìn)行判決,有選擇地去比較可能模式,使得在有效減少需判決的模式數(shù)量的同時,結(jié)合小塊模式搜索中途停止準(zhǔn)則來確定最優(yōu)模式。仿真表明:改進(jìn)算法相對與原來算法能夠節(jié)省很多的編碼時間(平均下降了49.3%),但帶來的圖像質(zhì)星的下降(平均下降0.08dB,可以忽略)和碼率較少的增加。 同時在整數(shù)DCT變換模塊中,提出了一種快速蝶形算法,使得對4×4點(diǎn)數(shù)據(jù)做一次變換,只需通過8×8次加法和2×8次移位運(yùn)算便可完成,與原來12×8次加法和4×8次移位相比,新算法大大降低了運(yùn)算復(fù)雜度。 最后介紹FPGA的特點(diǎn)及設(shè)計(jì)流程,并實(shí)現(xiàn)了H.264編解碼器中變換編碼及量化和熵解碼模塊的硬件。這種基于FPGA所實(shí)現(xiàn)的H.264編碼視頻處理模塊設(shè)計(jì)具備了成本低,周期短,設(shè)計(jì)方法靈活等優(yōu)點(diǎn),具有廣闊的市場應(yīng)用前景。 仿真表明,通過使用本文提出的幀內(nèi)/幀間速算法方法可使得H.264編碼速度獲得顯著的提高,使H.264 Baseline編碼器能在PC平臺上實(shí)現(xiàn)實(shí)時編碼。
上傳時間: 2013-07-18
上傳用戶:zukfu
本文結(jié)合中國科技大學(xué)大規(guī)模集成電路實(shí)驗(yàn)室和中國科學(xué)院上海技術(shù)物理研究所合作的星載紅外相機(jī)項(xiàng)目,為了解決紅外相機(jī)上的不同波段的紅外探測元陣列存在的非均勻性問題,對紅外焦平面探測元陣列存在的非均勻性問題展開了深入的分析和研究。 主要研究和分析了兩類算法的基本原理,重點(diǎn)研究和實(shí)現(xiàn)了定標(biāo)校正算法,通過對積分球定標(biāo)數(shù)據(jù)進(jìn)行深入的分析,將探測元分成線性探測元和非線性探測元,對線性探測元采用兩點(diǎn)校正法,對非線性探測元采用多點(diǎn)分段校正算法,在利用FPGA硬件實(shí)現(xiàn)非均勻校正時,分析設(shè)計(jì)了基于乘法運(yùn)算和加法運(yùn)算的FPGA實(shí)現(xiàn),在基于乘加器運(yùn)算的FPGA實(shí)現(xiàn)中。設(shè)計(jì)出了乘法和加法整體運(yùn)算的乘加器,內(nèi)部采用流水線wallace樹壓縮結(jié)構(gòu),大大加快乘法和加法的速度。
上傳時間: 2013-04-24
上傳用戶:weddps
隨著移動終端、多媒體、Internet網(wǎng)絡(luò)、通信,圖像掃描技術(shù)的發(fā)展,以及人們對圖象分辨率,質(zhì)量要求的不斷提高,用軟件壓縮難以達(dá)到實(shí)時性要求,而且會帶來因傳輸大量原始圖象數(shù)據(jù)帶來的帶寬要求,因此采用硬件實(shí)現(xiàn)圖象壓縮已成為一種必然趨勢。而熵編碼單元作為圖像變換,量化后的處理環(huán)節(jié),是圖像壓縮中必不可少的部分。研究熵編解碼器的硬件實(shí)現(xiàn),具有廣闊的應(yīng)用背景。本文以星載視頻圖像壓縮的硬件實(shí)現(xiàn)項(xiàng)目為背景,對熵編碼器和解碼器的硬件實(shí)現(xiàn)進(jìn)行探討,給出了并行熵編碼和解碼器的實(shí)現(xiàn)方案。熵編解碼器中的難點(diǎn)是huffman編解碼器的實(shí)現(xiàn)。在設(shè)計(jì)并行huffman編碼方案時通過改善Huffman編碼器中變長碼流向定長碼流轉(zhuǎn)換時的控制邏輯,避免了因數(shù)據(jù)處理不及時造成數(shù)據(jù)丟失的可能性,從而保證了編碼的正確性。而在實(shí)現(xiàn)并行的huffman解碼器時,解碼算法充分利用了規(guī)則化碼書帶來的碼字的單調(diào)性,及在特定長度碼字集內(nèi)碼字變化的連續(xù)性,將并行解碼由模式匹配轉(zhuǎn)換為算術(shù)運(yùn)算,提高了存儲器的利用率、系統(tǒng)的解碼效率和速度。在實(shí)現(xiàn)并行huffman編碼的基礎(chǔ)上,結(jié)合針對DC子帶的預(yù)測編碼,針對直流子帶的游程編碼,能夠?qū)D像壓縮系統(tǒng)中經(jīng)過DWT變換,量化,掃描后的數(shù)據(jù)進(jìn)行正確的編碼。同時,在并行huffman解碼基礎(chǔ)上的熵解碼器也可以解碼出正確的數(shù)據(jù)提供給解碼系統(tǒng)的后續(xù)反量化模塊,進(jìn)一步處理。在本文介紹的設(shè)計(jì)方案中,按照自頂向下的設(shè)計(jì)方法,對星載圖像壓縮系統(tǒng)中的熵編解碼器進(jìn)行分析,進(jìn)而進(jìn)行邏輯功能分割及模塊劃分,然后分別實(shí)現(xiàn)各子模塊,并最終完成整個系統(tǒng)。在設(shè)計(jì)過程中,用高級硬件描述語言verilogHDL進(jìn)行RTL級描述。利用了Altera公司的QuartusII開發(fā)平臺進(jìn)行設(shè)計(jì)輸入、編譯、仿真,同時還采用modelsim仿真工具和symplicity的綜合工具,驗(yàn)證了設(shè)計(jì)的正確性。通過系統(tǒng)波形仿真和下板驗(yàn)證熵編碼器最高頻率可以達(dá)到127M,在62.5M的情況下工作正常。而熵解碼器也可正常工作在62.5M,吞吐量可達(dá)到2500Mbps,也能滿足性能要求。仿真驗(yàn)證的結(jié)果表明:設(shè)計(jì)能夠滿足性能要求,并具有一定的使用價值。
上傳時間: 2013-05-19
上傳用戶:吳之波123
在衛(wèi)星遙感設(shè)備中,隨著遙感技術(shù)的發(fā)展和對傳輸式觀測衛(wèi)星遙感圖像質(zhì)量要求的不斷提高,航天遙感圖像的分辨率和采樣率也越來越高,由此引起高分辨率遙感圖像數(shù)據(jù)存儲量和傳輸數(shù)據(jù)量的急劇增長,然而衛(wèi)星信道帶寬有限。為了盡量保持高分辨率遙感圖像所具有的信息,必須解決輸入數(shù)據(jù)碼率和傳輸信道帶寬之間的矛盾。所以星載高分辨率遙感圖像數(shù)據(jù)的高保真、實(shí)時、大壓縮比壓縮技術(shù)就成了解決這一矛盾的關(guān)鍵技術(shù)。FPGA器件為實(shí)現(xiàn)數(shù)據(jù)壓縮提供了一種壓縮算法的硬件實(shí)現(xiàn)的一個理想的平臺。FPGA器件集成度高,體積小,通過用戶編程實(shí)現(xiàn)專門應(yīng)用的功能。它允許電路設(shè)計(jì)者利用基于計(jì)算機(jī)的開發(fā)平臺,經(jīng)過設(shè)計(jì)輸入,仿真,測試和校驗(yàn),直到達(dá)到預(yù)期的結(jié)果,減少了開發(fā)周期。小波變換能夠適應(yīng)現(xiàn)代圖像壓縮所需要的如多分辨率、多層質(zhì)量控制等要求,在較大壓縮比下,小波圖像壓縮質(zhì)量明顯好于DCT變換,因此小波變換成為新一代壓縮標(biāo)準(zhǔn)JPEG2000的核心算法。同時,小波變換的提升算法結(jié)構(gòu)簡單,能夠?qū)崿F(xiàn)快速算法,有利于硬件實(shí)現(xiàn),因此提升小波變換對于采用FPGA或ASIC來實(shí)現(xiàn)圖像變換來說是很好的選擇。本文針對衛(wèi)星遙感圖像的數(shù)據(jù)流,主要研究可以對衛(wèi)星圖像進(jìn)行實(shí)時二維小波變換的方案。針對提升小波變換的VLSI結(jié)構(gòu)和FPGA設(shè)計(jì)中的關(guān)鍵技術(shù),從邊界延拓、濾波器結(jié)構(gòu)、整數(shù)小波、定點(diǎn)運(yùn)算、原位運(yùn)算等方面進(jìn)行了研究和討論,并且完成了針對衛(wèi)星遙感圖像的分塊二維9/7提升小波變換的FPGA實(shí)現(xiàn)。采用VerIlog語言對設(shè)計(jì)進(jìn)行了仿真驗(yàn)證,并將仿真結(jié)果同matlab仿真結(jié)果進(jìn)行了比較,比較結(jié)果表明該方案能實(shí)現(xiàn)對衛(wèi)星遙感圖像數(shù)據(jù)流的二維提升小波變換的功能。同時QuartusII綜合結(jié)果也表明,系統(tǒng)時鐘能夠工作在很高的頻率,可以滿足高速實(shí)時對衛(wèi)星圖像的小波變換處理。
標(biāo)簽: FPGA 提升機(jī) 二維 離散小波
上傳時間: 2013-06-15
上傳用戶:00.00
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1