摘要:本文介紹了使用Cadence APD完成一款SIP芯片BGA封裝的設計流程。結合Cadence APD在BGA封裝設計方面的強大功能,以圖文并茂、實際設計為例說明Cadence APD完成包含一塊基帶芯片和一塊RF芯片的BGA封裝的設計方法和設計流程。該設計方法對于SIP封裝設計、加速設計周期、降低開發(fā)成本具有直接的指導價值。關鍵詞:Cadence APD、SIP設計、BGA封裝設計1引言隨著通訊和消費類電子的飛速發(fā)展,電子產(chǎn)品、特別是便攜式產(chǎn)品不斷向小型化和多功能化發(fā)展,對集成電路產(chǎn)品提出了新的要求,更加注重多功能、高集成度、高性能、輕量化、高可靠性和低成本。而產(chǎn)品的快速更新?lián)Q代,使得研發(fā)周期的縮短也越來越重要,更快的進入市場也就意味著更多的利潤。微電子封裝對集成電路(IC)產(chǎn)品的體積、性能、可靠性質量、成本等都有重要影響,IC成本的40%是用于封裝的,而產(chǎn)品失效率中超過25%的失效因素源自封裝,封裝已成為研發(fā)新一代電子系統(tǒng)的關鍵環(huán)節(jié)及制約因素(圖1.1)。系統(tǒng)封裝(Sip)具有高密度封裝、多功能化設計、較短的市場進入時間以及更低的開發(fā)成本等優(yōu)勢,得到了越來越多的關注。國際上大的封裝廠商如ASE、Amkor、ASAT和Starchips等都已經(jīng)推出了自己的SIP產(chǎn)品。
標簽:
cadenceapd
sip
芯片封裝
上傳時間:
2022-07-04
上傳用戶: