多功能編輯器(java)(1) 能夠實現基本的文字錄入及發布; (2) 能夠對錄入文字進行字體,色彩,字形,字號等基本屬性的修改; (3) 能夠實現插入超鏈接,圖片等功能; (4) 能夠實現對錄入文字的復制,粘貼,替換等功能;
標簽: java 多功能 發布 編輯器
上傳時間: 2016-08-28
上傳用戶:1966640071
做DSP最應該懂得157個問題(回答) 四.5V/3.3V如何混接? TI DSP的發展同集成電路的發展一樣,新的DSP都是3.3V的,但目前還有許多外圍電路是5V的,因此在DSP系統中,經常有5V和3.3V的DSP混接問題。在這些系統中,應注意: 1)DSP輸出給5V的電路(如D/A),無需加任何緩沖電路,可以直接連接。 2)DSP輸入5V的信號(如A/D),由于輸入信號的電壓>4V,超過了DSP的電源電壓,DSP的外部信號沒有保護電路,需要加緩沖,如74LVC245等,將5V信號變換成3.3V的信號。 3)仿真器的JTAG口的信號也必須為3.3V,否則有可能損壞DSP。 五.為什么要片內RAM大的DSP效率高?
標簽: DSP 157 3.3 發展
上傳時間: 2016-08-29
上傳用戶:佳期如夢
自制AVR串口仿真器資料,用M16試制成功,仿真軟件AVRSTUDIO,串口線要按圖短接,速度較慢但能用成本低
標簽: AVR 串口 仿真器
上傳時間: 2016-09-16
上傳用戶:bcjtao
本文使用實例描述了在 FPGA/CPLD 上使用 VHDL 進行分頻器設 計,包括偶數分頻、非 50%占空比和 50%占空比的奇數分頻、半整數 (N+0.5)分頻、小數分頻、分數分頻以及積分分頻。所有實現均可 通過 Synplify Pro 或 FPGA 生產廠商的綜合器進行綜合,形成可使 用的電路,并在 ModelSim 上進行驗證。
標簽: FPGA CPLD VHDL 分頻器
上傳時間: 2013-12-15
上傳用戶:從此走出陰霾
FIQ有FIQ_PWM、FIQ_TMA和FIQ_TMB三個中斷源,當定時器A或B計滿溢出時產生中斷請求信號TA_TIMEOUT_INT或TA_TIMEOUT_INT,CPU響應后進入中斷執行相應的子程序控制二極管發光。A口的低四位接LED燈,B口的低四位接LED燈.
標簽: TA_TIMEOUT_INT FIQ_PWM FIQ_TMA FIQ_TMB
上傳時間: 2013-12-11
上傳用戶:鳳臨西北
說明:des算法的實現代碼 */ 能夠實現56位或56*n密鑰的des算法,可以通過該程序提供的接 進行數據的加密,保證數據在傳送過程的安全性
標簽: des 算法 56 代碼
上傳時間: 2014-07-26
上傳用戶:huannan88
7段數碼顯示譯碼器設計7段數碼是純組合電路,通常的小規模專用IC,如74或4000系列的器件只能作十進制BCD碼譯碼,然而數字系統中的數據處理和運算都是二進制的,所以輸出表達都是十六進制的,為了滿足十六進制數的譯碼顯示,最方便的方法就是利用譯碼程序在FPGA/CPLD中來實現。例子作為七段譯碼器,輸出信號LED7S的7位分別接數碼管的7個段,高位在左,低位在右。例如當LED7S輸出為“1101101”時,數碼管的7個段g、f、e、d、c、b、a分別接1、1、0、1、1、0、1;接有高電平的段發亮,于是數碼管顯示“5”。
標簽: 數碼顯示 數碼 譯碼器 組合電路
上傳時間: 2014-01-26
上傳用戶:1427796291
作品簡介:基于51單片機的信號發送器,理論距離是3000米,實際受到現實的干擾,信號發送距離降縮短到1500米以上.可以配備多個接收器,實現多機通訊. 作品作用:例如手動輸入A,B,C,D 80個不同的信號,啟動發送,那么配備的多個接收器能接收到這80個信號.
標簽: 3000 1500 信號 80
上傳時間: 2013-12-24
上傳用戶:zhengjian
lm2576S-5 電壓變頻器,經典電路接發
標簽: 2576 lm 電壓 變頻器
上傳時間: 2014-01-15
上傳用戶:familiarsmile
程序提供了一種2選1選擇器的算法,只需稍加即可改成n選1選擇器。哇!
標簽: 程序 選擇器 算法
上傳時間: 2014-01-02
上傳用戶:ynsnjs
蟲蟲下載站版權所有 京ICP備2021023401號-1