亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

轉(zhuǎn)(zhuǎn)換電路

  • 四路同步數(shù)據(jù)采集和處理系統(tǒng)的設(shè)計(jì)

    數(shù)字信號(hào)處理是信息科學(xué)中近幾十年來發(fā)展最為迅速的學(xué)科之一。常用的實(shí)現(xiàn)高速數(shù)字信號(hào)處理的器件有DSP和FPGA。FPGA具有集成度高、邏輯實(shí)現(xiàn)能力強(qiáng)、速度快、設(shè)計(jì)靈活性好等眾多優(yōu)點(diǎn),尤其在并行信號(hào)處理能力方面比DSP更具優(yōu)勢(shì)。在信號(hào)處理領(lǐng)域,經(jīng)常需要對(duì)多路信號(hào)進(jìn)行采集和實(shí)時(shí)處理,為解決這一問題,本文設(shè)計(jì)了基于FPGA的數(shù)據(jù)采集和處理系統(tǒng)。 本文首先介紹數(shù)字信號(hào)處理系統(tǒng)的組成和數(shù)字信號(hào)處理的優(yōu)點(diǎn),然后通過FFT算法的比較選擇和硬件實(shí)現(xiàn)方案的比較選擇,進(jìn)行總體方案的設(shè)計(jì)。在硬件方面,特別討論了信號(hào)調(diào)理模塊、模數(shù)轉(zhuǎn)換模塊、FPGA芯片配置等功能模塊的設(shè)計(jì)方案和硬件電路實(shí)現(xiàn)方法。信號(hào)處理單元的設(shè)計(jì)以Xilinx ISE為軟件平臺(tái),采用VHDL和IP核的方法,設(shè)計(jì)了時(shí)鐘產(chǎn)生模塊、數(shù)據(jù)滑動(dòng)模塊、FFT運(yùn)算模塊、求模運(yùn)算模塊、信號(hào)控制模塊,完成信號(hào)處理單元的設(shè)計(jì),并采用ModelSim仿真工具進(jìn)行相關(guān)的時(shí)序仿真。最后利用MATLAB對(duì)設(shè)計(jì)進(jìn)行驗(yàn)證,達(dá)到技術(shù)指標(biāo)要求。

    標(biāo)簽: 同步數(shù)據(jù)采集 處理系統(tǒng)

    上傳時(shí)間: 2013-07-07

    上傳用戶:小火車?yán)怖怖?/p>

  • 四路DVBC調(diào)制器的設(shè)計(jì)

    隨著數(shù)字時(shí)代的到來,信息化程度的不斷提高,人們相互之間的信息和數(shù)據(jù)交換日益增加。正交幅度調(diào)制器(QAM Modulator)作為一種高頻譜利用率的數(shù)字調(diào)制方式,在數(shù)字電視廣播、固定寬帶無線接入、衛(wèi)星通信、數(shù)字微波傳輸?shù)葘拵ㄐ蓬I(lǐng)域得到了廣泛應(yīng)用。 近年來,集成電路和數(shù)字通信技術(shù)飛速發(fā)展,F(xiàn)PGA作為集成度高、使用方便、代碼可移植性等優(yōu)點(diǎn)的通用邏輯開發(fā)芯片,在電子設(shè)計(jì)行業(yè)深受歡迎,市場占有率不斷攀升。本文研究基于FPGA與AD9857實(shí)現(xiàn)四路QAM調(diào)制的全過程。FPGA實(shí)現(xiàn)信源處理、信道編碼輸出四路基帶I/Q信號(hào),AD9857實(shí)現(xiàn)對(duì)四路I/Q信號(hào)的調(diào)制,輸出中頻信號(hào)。本文具體內(nèi)容總結(jié)如下: 1.介紹國內(nèi)數(shù)字電視發(fā)展?fàn)顩r、國內(nèi)國際的數(shù)字電視標(biāo)準(zhǔn),并詳細(xì)介紹國內(nèi)有線電視的系統(tǒng)組成及QAM調(diào)制器的發(fā)展過程。 2.研究了QAM調(diào)制原理,其中包括信源編碼、TS流標(biāo)準(zhǔn)格式轉(zhuǎn)換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過程,包括能量擴(kuò)散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設(shè)計(jì),其中包括詳細(xì)研究了FPGA與AD9857的電路設(shè)計(jì)、在allegro下的PCB設(shè)計(jì)及光繪文件的制作,并做成成品。 4.簡單介紹了FPGA的開發(fā)流程。 5.深入研究了基于FPAG代碼開發(fā),其中主要包括I2C接口實(shí)現(xiàn),ASI到SPI的轉(zhuǎn)換,信道編碼中的TS流包處理、能量擴(kuò)散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼的實(shí)現(xiàn)及AD9857的FPGA控制使其實(shí)現(xiàn)四路QAM的調(diào)制。 6.介紹代碼測試、電路測試及系統(tǒng)指標(biāo)測試。 最終系統(tǒng)指標(biāo)測試表明基于FPGA與AD9857的四路DVB-C調(diào)制器基本達(dá)到了國標(biāo)的要求。

    標(biāo)簽: DVBC 調(diào)制器

    上傳時(shí)間: 2013-07-05

    上傳用戶:leehom61

  • 基于FPGA的三相六路信號(hào)發(fā)生器設(shè)計(jì)

    針對(duì)當(dāng)前市場上流行的高性能三相信號(hào)發(fā)生器價(jià)格昂貴,性價(jià)比低的問題。本課題開發(fā)了一種輸出精度較高,價(jià)格低廉的三相六路信號(hào)發(fā)生器。其中三路輸出為電壓信號(hào),另外三路輸出為電流信號(hào),從而模擬三相交流電,應(yīng)用于儀器的校...

    標(biāo)簽: FPGA 三相 信號(hào)發(fā)生器

    上傳時(shí)間: 2013-05-19

    上傳用戶:時(shí)代電子小智

  • 關(guān)于濾波電容_去耦電容_旁路電容作用

    關(guān)于濾波電容_去耦電容_旁路電容作用經(jīng)典講述!

    標(biāo)簽: 濾波電容 去耦電容 旁路電容

    上傳時(shí)間: 2013-04-24

    上傳用戶:suxuan110425

  • 用于FPGA的N+0.5分頻代碼

    用于FPGA的N+0.5分頻代碼,可以用來進(jìn)行非整數(shù)分頻!

    標(biāo)簽: FPGA 0.5 分頻 代碼

    上傳時(shí)間: 2013-08-06

    上傳用戶:weixiao99

  • proteus寫的實(shí)驗(yàn)程序例子1

    為優(yōu)秀的單片機(jī)仿真軟件proteus寫的實(shí)驗(yàn)程序例子\r\n不但可以仿真mcu,外圍器件也可以仿真\r\n多路開關(guān)的實(shí)驗(yàn)\r\n

    標(biāo)簽: proteus 實(shí)驗(yàn) 程序

    上傳時(shí)間: 2013-08-08

    上傳用戶:bpgfl

  • 針對(duì)Xilinx公司FPGA的硬件電路原理與具體實(shí)現(xiàn)方法

    文章介紹了系統(tǒng)的硬件電路原理與具體實(shí)現(xiàn)方法,其中主要包括載波恢\r\n復(fù)電路,PN 碼捕獲電路和跟蹤電路,并針對(duì)Xilinx 公司FPGA 的特點(diǎn),對(duì)各電\r\n路的實(shí)現(xiàn)進(jìn)行優(yōu)化設(shè)計(jì),在不影響系統(tǒng)穩(wěn)定性和精度的前提下,減少硬件資源\r\n消耗,提高硬件利用率。設(shè)計(jì)利用Verilog 硬件描述語言完成,通過后仿真驗(yàn)證\r\n電路正確性,并給出綜合結(jié)果。

    標(biāo)簽: Xilinx FPGA 硬件 電路原理

    上傳時(shí)間: 2013-08-09

    上傳用戶:qiaoyue

  • 對(duì)硅微諧振式加速度計(jì)的數(shù)據(jù)采集電路開展研究工作

    項(xiàng)目的研究內(nèi)容是對(duì)硅微諧振式加速度計(jì)的數(shù)據(jù)采集電路開展研究工作。硅微諧振式加速度計(jì)敏感結(jié)構(gòu)輸出的是兩路差分的頻率信號(hào),因此硅微諧振式加速度計(jì)數(shù)據(jù)采集電路完成的主要任務(wù)是測出兩路頻率信號(hào)的差值。測量要求是:實(shí)現(xiàn)10ms內(nèi)對(duì)中心諧振頻率為20kHz、標(biāo)度因數(shù)為100Hz/g、量程為±50g、分辨率為1mg的硅微諧振式加速度計(jì)輸出的頻率信號(hào)的測量,等效測量誤差為±1mg。電路的控制核心為單片機(jī),具有串行接口以便將測量結(jié)果傳送給PC機(jī)從而分析、保存測量結(jié)果。\\r\\n按研究內(nèi)容設(shè)計(jì)了軟硬件。軟件采用多周期同步法

    標(biāo)簽: 硅微 加速度計(jì) 數(shù)據(jù)采集電路 諧振式

    上傳時(shí)間: 2013-08-11

    上傳用戶:csgcd001

  • 采用FPGA通過BT_656接口實(shí)現(xiàn)傳輸4路視頻流的方法

    采用FPGA通過BT_656接口實(shí)現(xiàn)傳輸4路視頻流的方法

    標(biāo)簽: FPGA 656 BT 接口

    上傳時(shí)間: 2013-08-12

    上傳用戶:壞壞的華仔

  • 采用Altera公司的FPGA芯片,在MAX+plus II軟件平臺(tái)上實(shí)現(xiàn)多路HDLC電路

    采用Altera公司的FPGA芯片,在MAX+plus II軟件平臺(tái)上實(shí)現(xiàn)多路HDLC電路

    標(biāo)簽: Altera FPGA HDLC plus

    上傳時(shí)間: 2013-08-16

    上傳用戶:ommshaggar

主站蜘蛛池模板: 永城市| 资阳市| 鄄城县| 久治县| 青浦区| 灵石县| 贵南县| 依安县| 南投县| 华容县| 河津市| 自贡市| 白河县| 明溪县| 体育| 中牟县| 皋兰县| 砀山县| 木兰县| 红河县| 锡林郭勒盟| 页游| 高州市| 梅州市| 遵义县| 日照市| 拉萨市| 卓资县| 高唐县| 西林县| 嘉峪关市| 长阳| 丹棱县| 吉首市| 江华| 正蓝旗| 雷州市| 黑龙江省| 绩溪县| 腾冲县| 松阳县|