?? 運放技術資料

?? 資源總數:1743

?? 運放全部資料 (1743個)

設計了一種用于高速ADC中的高速高增益的全差分CMOS運算放大器。主運放采用帶開關電容共模反饋的折疊式共源共柵結構,利用增益提高和三支路電流基準技術實現一個可用于12~14 bit精度,100 MS/...

??

§5.1 頻率響應概述 §5.2 晶體管的高頻等效模型 §5.3 場效應管的高頻等效模型 §5.4 單管放大電路的頻率響應 §5.5 多級放大電路的頻率響應 §5.6 集成運放的頻率響應和頻率補償 §...

??

§4.1 概述 §4.2 集成運放中的電流源電路 §4.3 集成運放電路簡介 §4.4 集成運放的性能指標及低頻等效電路 §4.5 集成運放的種類及選擇 §4.6 集成運放的使用...

??

設計了一種用于高速ADC中的全差分套筒式運算放大器.從ADC的應用指標出發,確定了設計目標,利用開關電容共模反饋、增益增強等技術實現了一個可用于12 bit精度、100 MHz采樣頻率的高速流水線(P...

??

  虛短和虛斷的概念   由于運放的電壓放大倍數很大,一般通用型運算放大器的開環電壓放大倍數都在80 dB以上。而運放的輸出電壓是有限的,一般在 10 V~14 V。因此運放的差模輸入電壓不足1 mV...

??