LED_數(shù)碼管_編碼_驅動碼_查詢器_可改變連接引腳 自由改變接法,方便硬件連接后不用改硬件
上傳時間: 2013-11-30
上傳用戶:jing911003
* lcd1602顯示 遙控鍵值讀取器 * * lcd1602顯示 遙控器接p3.2 * * 喇叭接p3.7 繼電器接p1.0 * * 17(40h)鍵按下,繼電器吸合。19(04h)鍵按下,繼電器關閉。
上傳時間: 2014-01-22
上傳用戶:來茴
所 設計的 無線數(shù) 傳模塊 由單 片射 頻收發(fā) 器芯片 波器和壓控振蕩器組成。壓控振蕩器由片內的振蕩電路 nRF903、微控制器MSP430F1121和接 口芯片75LV4737A 和外接的LC諧振回路組成。要發(fā)射的數(shù)據(jù)通過DATA端 組 成 ,工作 在 915MHz國際通用的 ISM 頻 段 ; GMSK/ 輸入 。
上傳時間: 2013-12-18
上傳用戶:liglechongchong
直流伺服電機是由單片機發(fā)出的PWM驅動信號經(jīng)過放大后驅動電機動作。通過接在電機上的編碼器的反饋信號和前后極限位置傳感器判斷床體當前的縱向位置,實現(xiàn)了直流伺服電機的閉環(huán)控制。
上傳時間: 2014-01-06
上傳用戶:許小華
用89C51串行口外接CD4094移位寄存器擴展8位并行口,8位并行口的每位都接一個發(fā)光二極管,要求發(fā)光二極管從左到右以一定延遲輪流顯示,并不斷循環(huán)。
上傳時間: 2013-12-20
上傳用戶:pkkkkp
本例是將定時器1通道0(21腳)設為"跳變沿捕捉"(即電平發(fā)生變化時產(chǎn)生中斷), 驗證方法是將21腳不斷接高電平、低電平,此時指示燈PTA1狀態(tài)跟隨改變
上傳時間: 2017-08-02
上傳用戶:wxhwjf
飛思卡爾單片機仿真器使用手冊及其動態(tài)鏈接庫。飛思卡爾單片機學習專用。
上傳時間: 2013-12-19
上傳用戶:mpquest
"立體聲音頻延長器面板型"是我公司自主獨立開發(fā)的產(chǎn)品.它使用五類或五類以上非屏蔽雙絞線作為傳輸介質,采用ABS塑膠外殼,接線簡單方便,發(fā)送端與音頻信號源連接,接收端連接到揚聲器.成對使用,抗干擾能力強,音頻可以傳輸300米遠的距離。無需外接電源。
上傳時間: 2013-05-16
上傳用戶:Altman
指令集仿真器是目前嵌入式系統(tǒng)研究中一個極其重要的領域,一個靈活高效且準確度高的仿真器不僅可以實現(xiàn)對嵌入式系統(tǒng)硬件環(huán)境的仿真,而且是現(xiàn)代微處理器結構設計過程中性能評估的重要工具. 仿真器的性能已經(jīng)成為影響整個設計效率的重要因素,在現(xiàn)有的指令集仿真技術中,編譯型仿真技術雖然可以獲得高的仿真速度,但其對應用的假設過于嚴格,限制了其在商業(yè)領域中的應用;解釋型仿真器雖被普遍使用,但其缺點也很明顯,由于模擬過程中需要耗費大量時間用于指令譯碼,解釋型模擬器速度往往很有限,使用性能較低。由此可見,如何減少仿真過程中的指令譯碼時間,是提高仿真器的性能的關鍵。 本文旨在提出一個指令集仿真器的原型,重點解決指令解碼過程中的速度瓶頸,在其基礎可以進行擴充和改進,以適應不同硬件平臺的需要。文章首先從ARM指令集的指令功能和編碼格式入手,通過分析和比較找出了一般常用指令的編碼和實現(xiàn)規(guī)律,并在此基礎上進行了高級語言的描述,其后提出了改進版解釋型指令集仿真器的設計方案,包括為提高仿真器性能,減少譯碼時間,創(chuàng)新性的在流程設計中加入了預解碼的步驟,同時用自己設計的壓縮算法解決了因預解碼產(chǎn)生大量譯碼信息而帶來的內存過度消耗難題。接下來,描述了仿真器的實現(xiàn),包括指令的取指、譯碼、執(zhí)行等基本功能,并著重描述了如何通過劃分存儲域和存儲塊的方式模擬真實存儲器的讀寫訪問實現(xiàn)。 另外,需要特別指出的是,針對仿真器中普遍存在的調試難問題,本文從一線程序開發(fā)人員的角度,在調試模塊的設計中除了斷點設置、程序暫停、恢復等基本功能外,還添加了各類監(jiān)視設備和程序跟蹤的功能,以期能提高本仿真器的實用性。 在文章的結尾,提出了仿真器的驗證方案,并按照該方案對仿真器進行了功能和性能上的驗證,最后對進一步的工作進行了展望。
上傳時間: 2013-08-02
上傳用戶:宋桃子
研制發(fā)射微小衛(wèi)星,是我國利用空間技術服務經(jīng)濟建設、造福人類的重要途徑。現(xiàn)代微小衛(wèi)星在短短20年里能取得長足的發(fā)展,主要取決于微小衛(wèi)星自身的一系列特點:重量輕,體積小,成本低,性能高,安全可靠,發(fā)射方便、快捷靈活等。在衛(wèi)星通信系統(tǒng)中,由于傳輸信道的多徑和各種噪聲的影響,信號在接收端會引起差錯,通過信道編碼環(huán)節(jié),可對這些不可避免的差錯進行檢測和糾正。 在微小衛(wèi)星通信鏈路中,信道編碼器的任務是差錯控制。本文采用符合空間數(shù)據(jù)系統(tǒng)咨詢委員會CCSDS標準的鏈接碼進行信道編碼,即內碼為(2,1,6)的卷積碼,外碼為(255,223)的RS碼,中間進行交織操作。其中,里德-索羅蒙碼(簡稱RS碼)是一種重要的非二進制BCH碼,是分組碼中糾錯能力最強的糾錯碼,一次可以糾正多個突發(fā)錯誤,廣泛地用于空間通信中。 本文針對南京航空航天大學自行研制的微小衛(wèi)星通信分系統(tǒng)的技術要求,在用SystemView和C語言仿真的基礎上,用硬件描述語言Verilog設計了RS(255,223)編碼器和譯碼器,使用Modelsim軟件進行了功能仿真,并通過Xilinx公司的軟件ISE對設計進行綜合、布局布線,最后生成可下載的比特流文件下載到Xilinx公司的型號為XC3S2000的FPGA芯片中,完成了電路的設計并實現(xiàn)了編碼譯碼的功能,表明本文設計的信道編解碼器的正確性和實用性,滿足了微小衛(wèi)星通信分系統(tǒng)的技術要求。
上傳時間: 2013-08-01
上傳用戶:lili123