研制發(fā)射微小衛(wèi)星,是我國利用空間技術(shù)服務(wù)經(jīng)濟(jì)建設(shè)、造福人類的重要途徑。現(xiàn)代微小衛(wèi)星在短短20年里能取得長足的發(fā)展,主要取決于微小衛(wèi)星自身的一系列特點(diǎn):重量輕,體積小,成本低,性能高,安全可靠,發(fā)射方便、快捷靈活等。在衛(wèi)星通信系統(tǒng)中,由于傳輸信道的多徑和各種噪聲的影響,信號在接收端會引起差錯(cuò),通過信道編碼環(huán)節(jié),可對這些不可避免的差錯(cuò)進(jìn)行檢測和糾正。 在微小衛(wèi)星通信鏈路中,信道編碼器的任務(wù)是差錯(cuò)控制。本文采用符合空間數(shù)據(jù)系統(tǒng)咨詢委員會CCSDS標(biāo)準(zhǔn)的鏈接碼進(jìn)行信道編碼,即內(nèi)碼為(2,1,6)的卷積碼,外碼為(255,223)的RS碼,中間進(jìn)行交織操作。其中,里德-索羅蒙碼(簡稱RS碼)是一種重要的非二進(jìn)制BCH碼,是分組碼中糾錯(cuò)能力最強(qiáng)的糾錯(cuò)碼,一次可以糾正多個(gè)突發(fā)錯(cuò)誤,廣泛地用于空間通信中。 本文針對南京航空航天大學(xué)自行研制的微小衛(wèi)星通信分系統(tǒng)的技術(shù)要求,在用SystemView和C語言仿真的基礎(chǔ)上,用硬件描述語言Verilog設(shè)計(jì)了RS(255,223)編碼器和譯碼器,使用Modelsim軟件進(jìn)行了功能仿真,并通過Xilinx公司的軟件ISE對設(shè)計(jì)進(jìn)行綜合、布局布線,最后生成可下載的比特流文件下載到Xilinx公司的型號為XC3S2000的FPGA芯片中,完成了電路的設(shè)計(jì)并實(shí)現(xiàn)了編碼譯碼的功能,表明本文設(shè)計(jì)的信道編解碼器的正確性和實(shí)用性,滿足了微小衛(wèi)星通信分系統(tǒng)的技術(shù)要求。
資源簡介:基于PLD的RS碼編譯碼器設(shè)計(jì),用VHDL語言編寫,編譯通過,測試結(jié)果正確。
上傳時(shí)間: 2016-01-17
上傳用戶:13188549192
資源簡介:基于VHDL語言的HDB3碼編譯碼器的設(shè)計(jì) HDB3 碼的全稱是三階高密度雙極性碼,它是數(shù)字基帶傳輸中的一種重要碼型,具有頻譜中無直流分量、能量集中、提取位同步信息方便等優(yōu)點(diǎn)。HDB3 碼是在AMI碼(極性交替轉(zhuǎn)換碼)的基礎(chǔ)上發(fā)展起來的,解決了AMI碼在連0碼過多時(shí)...
上傳時(shí)間: 2015-12-21
上傳用戶:jeffery
資源簡介:研制發(fā)射微小衛(wèi)星,是我國利用空間技術(shù)服務(wù)經(jīng)濟(jì)建設(shè)、造福人類的重要途徑。現(xiàn)代微小衛(wèi)星在短短20年里能取得長足的發(fā)展,主要取決于微小衛(wèi)星自身的一系列特點(diǎn):重量輕,體積小,成本低,性能高,安全可靠,發(fā)射方便、快捷靈活等。在衛(wèi)星通信系統(tǒng)中,由于傳輸信...
上傳時(shí)間: 2013-08-01
上傳用戶:lili123
資源簡介:本文以Turbo碼編譯碼器的FPGA實(shí)現(xiàn)為目標(biāo),對Turbo碼的編譯碼算法和用硬件語言將其實(shí)現(xiàn)進(jìn)行了深入的研究。 首先,在理論上對Turbo碼的編譯碼原理進(jìn)行了介紹,確定了Max-log-MAF算法的譯碼算法,結(jié)合CCSDS標(biāo)準(zhǔn),在實(shí)現(xiàn)編碼器時(shí),針對標(biāo)準(zhǔn)中給定的幀長、碼率與交...
上傳時(shí)間: 2013-04-24
上傳用戶:haohaoxuexi
資源簡介:基于FPGA的Turbo碼編譯碼器實(shí)現(xiàn)基于FPGA的Turbo碼編譯碼器實(shí)現(xiàn)
上傳時(shí)間: 2013-06-13
上傳用戶:ippler8
資源簡介:基于SystemView的漢明碼編譯碼器的仿真
上傳時(shí)間: 2013-12-22
上傳用戶:wlcaption
資源簡介:針對固定碼長Turbo碼適應(yīng)性差的缺點(diǎn),以LTE為應(yīng)用背景,提出了一種幀長可配置的Turbo編譯碼器的FPGA實(shí)現(xiàn)方案。該設(shè)計(jì)可以依據(jù)具體的信道環(huán)境和速率要求調(diào)節(jié)信息幀長,平衡譯碼性能和系統(tǒng)時(shí)延。方案采用“自頂向下”的設(shè)計(jì)思想和“自底而上”的實(shí)現(xiàn)方法,對 Tu...
上傳時(shí)間: 2013-10-28
上傳用戶:d815185728
資源簡介:針對固定碼長Turbo碼適應(yīng)性差的缺點(diǎn),以LTE為應(yīng)用背景,提出了一種幀長可配置的Turbo編譯碼器的FPGA實(shí)現(xiàn)方案。該設(shè)計(jì)可以依據(jù)具體的信道環(huán)境和速率要求調(diào)節(jié)信息幀長,平衡譯碼性能和系統(tǒng)時(shí)延。方案采用“自頂向下”的設(shè)計(jì)思想和“自底而上”的實(shí)現(xiàn)方法,對 Tu...
上傳時(shí)間: 2013-10-08
上傳用戶:回電話#
資源簡介:基于FPGA自適應(yīng)高速RS編譯碼器的IP核設(shè)計(jì)
上傳時(shí)間: 2016-05-10
上傳用戶:asdkin
資源簡介:糾錯(cuò)碼技術(shù)是一種通過增加一定冗余信息來提高信息傳輸可靠性的有效方法。RS碼是一種典型的糾錯(cuò)碼,在線性分組碼中,它具有最強(qiáng)的糾錯(cuò)能力,既能糾正隨機(jī)錯(cuò)誤,也能糾正突發(fā)錯(cuò)誤,在深空通信、移動(dòng)通信、磁盤陣列、光存儲及數(shù)字視頻廣播(DVB)等系統(tǒng)中具有廣泛...
上傳時(shí)間: 2013-07-20
上傳用戶:xinshou123456
資源簡介:可靠通信要求消息從信源到信宿盡量無誤傳輸,這就要求通信系統(tǒng)具有很好的糾錯(cuò)能力,如使用差錯(cuò)控制編碼。自仙農(nóng)定理提出以來,先后有許多糾錯(cuò)編碼被相繼提出,例如漢明碼,BCH碼和RS碼等,而C。Berrou等人于1993年提出的Turbo碼以其優(yōu)異的糾錯(cuò)性能成為通信界...
上傳時(shí)間: 2013-04-24
上傳用戶:ziyu_job1234
資源簡介:三篇關(guān)于Viterbi FPGA編譯碼器的優(yōu)化設(shè)計(jì)文檔: 1、Viterbi譯碼器的FPGA設(shè)計(jì)實(shí)現(xiàn)與優(yōu)化.pdf 2、Viterbi譯碼器的低功耗設(shè)計(jì).pdf 3、基于FPGA的高速并行Viterbi譯碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
上傳時(shí)間: 2013-11-27
上傳用戶:邶刖
資源簡介:介紹用FPGA設(shè)計(jì)實(shí)現(xiàn)MIL-STD1553B部接口中的曼徹斯特碼編解碼器
上傳時(shí)間: 2013-08-30
上傳用戶:Amygdala
資源簡介:該程序是RS編譯碼器的MATLAB仿真程序,里面有對程序的詳細(xì)說明和解釋。包括編碼算法和譯法算法的原理,流程以及代碼實(shí)現(xiàn)。對掌握RS碼有非常好的學(xué)習(xí)價(jià)值。
上傳時(shí)間: 2013-12-31
上傳用戶:爺?shù)臍赓|(zhì)
資源簡介:本文在闡述卷積碼編解碼器基本工作原理的基礎(chǔ)上,提出了在MAX+PlusⅡ開發(fā)平臺上基于VHDL語言設(shè)計(jì)(2,1,6)卷積碼編解碼器的方法。
上傳時(shí)間: 2013-06-16
上傳用戶:zfh920401
資源簡介:用systemview做的一個(gè)Golay 碼編譯碼器,可以改成matlab的程序來用。
上傳時(shí)間: 2014-01-01
上傳用戶:LouieWu
資源簡介:該文件包含RS碼編譯碼的相關(guān)資料和兩個(gè)版本的C源碼,對進(jìn)行RS編碼和譯碼的同仁希望有幫助
上傳時(shí)間: 2015-12-09
上傳用戶:時(shí)代電子小智
資源簡介:cpld/FPGA RS(204,188)譯碼器的verilog程序
上傳時(shí)間: 2016-11-05
上傳用戶:tyler
資源簡介:精通verilog HDL語言編程源碼9——RS(204,188)譯碼器的設(shè)計(jì)
上傳時(shí)間: 2013-12-20
上傳用戶:獨(dú)孤求源
資源簡介:RS編譯碼器的DSP實(shí)現(xiàn),首先用MATLAB仿真,最后在DSP上實(shí)現(xiàn)
上傳時(shí)間: 2017-02-10
上傳用戶:D&L37
資源簡介:基于vhdl的hdb3編譯碼器的設(shè)計(jì)與實(shí)現(xiàn)
上傳時(shí)間: 2014-01-13
上傳用戶:2525775
資源簡介:卷積碼編譯碼器前段時(shí)間在學(xué)校做通信系統(tǒng)課程設(shè)計(jì),選了信道卷積碼編譯碼的課題,但在網(wǎng)上搜遍了也沒找到它的MatLab實(shí)現(xiàn),沒辦法,我只好在圖書館查資料自己解決了。這就是我課程設(shè)計(jì)論文的論證部分:
上傳時(shí)間: 2017-01-28
上傳用戶:evil
資源簡介:這是一個(gè)有關(guān)哈夫曼編/譯碼器的課程設(shè)計(jì), 原題參見青華大學(xué)出版社出版、嚴(yán)巍敏主編的數(shù)據(jù)結(jié)構(gòu)題集(c語言版)
上傳時(shí)間: 2014-01-27
上傳用戶:fandeshun
資源簡介:<Verilog HDL 語言編程》 RS(204,188)譯碼器的設(shè)計(jì)
上傳時(shí)間: 2013-11-30
上傳用戶:lizhen9880
資源簡介:IEEE802.16e中的BTC碼編譯碼方案.pdf,2
上傳時(shí)間: 2013-12-26
上傳用戶:kr770906
資源簡介:RS(204,188)譯碼器的設(shè)計(jì) 異步FIFO設(shè)計(jì) 偽隨即序列應(yīng)用設(shè)計(jì) CORDIC數(shù)字計(jì)算機(jī)的設(shè)計(jì) CIC的設(shè)計(jì) 除法器的設(shè)計(jì) 加羅華域的乘法器設(shè)計(jì)
上傳時(shí)間: 2017-01-24
上傳用戶:縹緲
資源簡介:huffman 編譯碼器的實(shí)現(xiàn),能夠做到壓縮率為80
上傳時(shí)間: 2013-12-26
上傳用戶:baiom
資源簡介:這是篇, 覺得甚是有用,大家共同學(xué)學(xué)。
上傳時(shí)間: 2013-08-31
上傳用戶:ming52900
資源簡介:這是篇<基于FPGA 的OFDM 寬帶數(shù)據(jù)通信同步系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)>, 覺得甚是有用,大家共同學(xué)學(xué)。
上傳時(shí)間: 2015-11-02
上傳用戶:253189838
資源簡介:JMS發(fā)送器的源碼 JMS發(fā)送器的源碼
上傳時(shí)間: 2013-12-14
上傳用戶:mikesering