研制發射微小衛星,是我國利用空間技術服務經濟建設、造福人類的重要途徑。現代微小衛星在短短20年里能取得長足的發展,主要取決于微小衛星自身的一系列特點:重量輕,體積小,成本低,性能高,安全可靠,發射方便、快捷靈活等。在衛星通信系統中,由于傳輸信道的多徑和各種噪聲的影響,信號在接收端會引起差錯,通過信道編碼環節,可對這些不可避免的差錯進行檢測和糾正。 在微小衛星通信鏈路中,信道編碼器的任務是差錯控制。本文采用符合空間數據系統咨詢委員會CCSDS標準的鏈接碼進行信道編碼,即內碼為(2,1,6)的卷積碼,外碼為(255,223)的RS碼,中間進行交織操作。其中,里德-索羅蒙碼(簡稱RS碼)是一種重要的非二進制BCH碼,是分組碼中糾錯能力最強的糾錯碼,一次可以糾正多個突發錯誤,廣泛地用于空間通信中。 本文針對南京航空航天大學自行研制的微小衛星通信分系統的技術要求,在用SystemView和C語言仿真的基礎上,用硬件描述語言Verilog設計了RS(255,223)編碼器和譯碼器,使用Modelsim軟件進行了功能仿真,并通過Xilinx公司的軟件ISE對設計進行綜合、布局布線,最后生成可下載的比特流文件下載到Xilinx公司的型號為XC3S2000的FPGA芯片中,完成了電路的設計并實現了編碼譯碼的功能,表明本文設計的信道編解碼器的正確性和實用性,滿足了微小衛星通信分系統的技術要求。
資源簡介:基于PLD的RS碼編譯碼器設計,用VHDL語言編寫,編譯通過,測試結果正確。
上傳時間: 2016-01-17
上傳用戶:13188549192
資源簡介:基于VHDL語言的HDB3碼編譯碼器的設計 HDB3 碼的全稱是三階高密度雙極性碼,它是數字基帶傳輸中的一種重要碼型,具有頻譜中無直流分量、能量集中、提取位同步信息方便等優點。HDB3 碼是在AMI碼(極性交替轉換碼)的基礎上發展起來的,解決了AMI碼在連0碼過多時...
上傳時間: 2015-12-21
上傳用戶:jeffery
資源簡介:研制發射微小衛星,是我國利用空間技術服務經濟建設、造福人類的重要途徑。現代微小衛星在短短20年里能取得長足的發展,主要取決于微小衛星自身的一系列特點:重量輕,體積小,成本低,性能高,安全可靠,發射方便、快捷靈活等。在衛星通信系統中,由于傳輸信...
上傳時間: 2013-08-01
上傳用戶:lili123
資源簡介:本文以Turbo碼編譯碼器的FPGA實現為目標,對Turbo碼的編譯碼算法和用硬件語言將其實現進行了深入的研究。 首先,在理論上對Turbo碼的編譯碼原理進行了介紹,確定了Max-log-MAF算法的譯碼算法,結合CCSDS標準,在實現編碼器時,針對標準中給定的幀長、碼率與交...
上傳時間: 2013-04-24
上傳用戶:haohaoxuexi
資源簡介:基于FPGA的Turbo碼編譯碼器實現基于FPGA的Turbo碼編譯碼器實現
上傳時間: 2013-06-13
上傳用戶:ippler8
資源簡介:基于SystemView的漢明碼編譯碼器的仿真
上傳時間: 2013-12-22
上傳用戶:wlcaption
資源簡介:針對固定碼長Turbo碼適應性差的缺點,以LTE為應用背景,提出了一種幀長可配置的Turbo編譯碼器的FPGA實現方案。該設計可以依據具體的信道環境和速率要求調節信息幀長,平衡譯碼性能和系統時延。方案采用“自頂向下”的設計思想和“自底而上”的實現方法,對 Tu...
上傳時間: 2013-10-28
上傳用戶:d815185728
資源簡介:針對固定碼長Turbo碼適應性差的缺點,以LTE為應用背景,提出了一種幀長可配置的Turbo編譯碼器的FPGA實現方案。該設計可以依據具體的信道環境和速率要求調節信息幀長,平衡譯碼性能和系統時延。方案采用“自頂向下”的設計思想和“自底而上”的實現方法,對 Tu...
上傳時間: 2013-10-08
上傳用戶:回電話#
資源簡介:基于FPGA自適應高速RS編譯碼器的IP核設計
上傳時間: 2016-05-10
上傳用戶:asdkin
資源簡介:糾錯碼技術是一種通過增加一定冗余信息來提高信息傳輸可靠性的有效方法。RS碼是一種典型的糾錯碼,在線性分組碼中,它具有最強的糾錯能力,既能糾正隨機錯誤,也能糾正突發錯誤,在深空通信、移動通信、磁盤陣列、光存儲及數字視頻廣播(DVB)等系統中具有廣泛...
上傳時間: 2013-07-20
上傳用戶:xinshou123456
資源簡介:可靠通信要求消息從信源到信宿盡量無誤傳輸,這就要求通信系統具有很好的糾錯能力,如使用差錯控制編碼。自仙農定理提出以來,先后有許多糾錯編碼被相繼提出,例如漢明碼,BCH碼和RS碼等,而C。Berrou等人于1993年提出的Turbo碼以其優異的糾錯性能成為通信界...
上傳時間: 2013-04-24
上傳用戶:ziyu_job1234
資源簡介:三篇關于Viterbi FPGA編譯碼器的優化設計文檔: 1、Viterbi譯碼器的FPGA設計實現與優化.pdf 2、Viterbi譯碼器的低功耗設計.pdf 3、基于FPGA的高速并行Viterbi譯碼器的設計與實現.pdf
上傳時間: 2013-11-27
上傳用戶:邶刖
資源簡介:介紹用FPGA設計實現MIL-STD1553B部接口中的曼徹斯特碼編解碼器
上傳時間: 2013-08-30
上傳用戶:Amygdala
資源簡介:該程序是RS編譯碼器的MATLAB仿真程序,里面有對程序的詳細說明和解釋。包括編碼算法和譯法算法的原理,流程以及代碼實現。對掌握RS碼有非常好的學習價值。
上傳時間: 2013-12-31
上傳用戶:爺的氣質
資源簡介:本文在闡述卷積碼編解碼器基本工作原理的基礎上,提出了在MAX+PlusⅡ開發平臺上基于VHDL語言設計(2,1,6)卷積碼編解碼器的方法。
上傳時間: 2013-06-16
上傳用戶:zfh920401
資源簡介:用systemview做的一個Golay 碼編譯碼器,可以改成matlab的程序來用。
上傳時間: 2014-01-01
上傳用戶:LouieWu
資源簡介:該文件包含RS碼編譯碼的相關資料和兩個版本的C源碼,對進行RS編碼和譯碼的同仁希望有幫助
上傳時間: 2015-12-09
上傳用戶:時代電子小智
資源簡介:cpld/FPGA RS(204,188)譯碼器的verilog程序
上傳時間: 2016-11-05
上傳用戶:tyler
資源簡介:精通verilog HDL語言編程源碼9——RS(204,188)譯碼器的設計
上傳時間: 2013-12-20
上傳用戶:獨孤求源
資源簡介:RS編譯碼器的DSP實現,首先用MATLAB仿真,最后在DSP上實現
上傳時間: 2017-02-10
上傳用戶:D&L37
資源簡介:基于vhdl的hdb3編譯碼器的設計與實現
上傳時間: 2014-01-13
上傳用戶:2525775
資源簡介:卷積碼編譯碼器前段時間在學校做通信系統課程設計,選了信道卷積碼編譯碼的課題,但在網上搜遍了也沒找到它的MatLab實現,沒辦法,我只好在圖書館查資料自己解決了。這就是我課程設計論文的論證部分:
上傳時間: 2017-01-28
上傳用戶:evil
資源簡介:這是一個有關哈夫曼編/譯碼器的課程設計, 原題參見青華大學出版社出版、嚴巍敏主編的數據結構題集(c語言版)
上傳時間: 2014-01-27
上傳用戶:fandeshun
資源簡介:<Verilog HDL 語言編程》 RS(204,188)譯碼器的設計
上傳時間: 2013-11-30
上傳用戶:lizhen9880
資源簡介:IEEE802.16e中的BTC碼編譯碼方案.pdf,2
上傳時間: 2013-12-26
上傳用戶:kr770906
資源簡介:RS(204,188)譯碼器的設計 異步FIFO設計 偽隨即序列應用設計 CORDIC數字計算機的設計 CIC的設計 除法器的設計 加羅華域的乘法器設計
上傳時間: 2017-01-24
上傳用戶:縹緲
資源簡介:huffman 編譯碼器的實現,能夠做到壓縮率為80
上傳時間: 2013-12-26
上傳用戶:baiom
資源簡介:這是篇, 覺得甚是有用,大家共同學學。
上傳時間: 2013-08-31
上傳用戶:ming52900
資源簡介:這是篇<基于FPGA 的OFDM 寬帶數據通信同步系統設計與實現>, 覺得甚是有用,大家共同學學。
上傳時間: 2015-11-02
上傳用戶:253189838
資源簡介:JMS發送器的源碼 JMS發送器的源碼
上傳時間: 2013-12-14
上傳用戶:mikesering