亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

遠程終端

  • TMS320F281X系列DSP的C語言頭文件和外設例程.zip

    TMS320F281X系列DSP的C語言頭文件和外設例程

    標簽: 281X 320F F281 TMS

    上傳時間: 2013-07-16

    上傳用戶:793212294

  • 串口通訊例程.rar

    單片機串口通信例程,對于初次接觸單片機串口編程的朋友是一個很好的借鑒-

    標簽: 串口通訊

    上傳時間: 2013-06-07

    上傳用戶:奇奇奔奔

  • 電流型雙端反激式開關電源的研究.rar

    該文主要研究開發(fā)了適用于電力有源濾波器、開關磁阻電機調速系統(tǒng)等現(xiàn)代電力電子裝置的開關穩(wěn)壓電源.該電源采用雙端反激式功率變換電路,降低了功率MOSFET截止期間的所承受電壓應力,減小了管子的耐壓要求.該文首先詳細分析了多輸出電流型雙端反激式開關電源的基本工作原理,并在此基礎上建立了一套系統(tǒng)的、準確的穩(wěn)態(tài)數(shù)學模型及動態(tài)小信號模型.根據(jù)所建立的數(shù)學模型,結合自動控制原理,對閉環(huán)控制系統(tǒng)進行了穩(wěn)定性分析研究,提出了穩(wěn)定運行條件,給出了閉環(huán)系統(tǒng)的參數(shù)設計.然后根據(jù)已建立的數(shù)學模型,利用MATLAB軟件仿真分析了系統(tǒng)的穩(wěn)定性,同時建立了PSPICE實時仿真電路模型,進行了深入細致的計算機仿真研究,驗證了理論設計的正確性、合理性.最后設計了一套38W、六路輸出的原理樣機,給出了相關的實驗波形和實驗結果分析.

    標簽: 電流型 雙端 反激式開關電源

    上傳時間: 2013-06-25

    上傳用戶:大三三

  • ICETEK-DM642-EDUlabv1.3.rar

    瑞泰開發(fā)板ICETEK-DM642的實驗例程 實驗5.1:發(fā)光二極管的顯示編程––––––––––––––––––– 85 實驗5.2:定時器控制發(fā)光二極管的顯示–––––––––––––––– 90 實驗5.3:音頻輸出––––––––––––––––––––––––– 94 實驗5.4:BSL 測試––––––––––––––––––––––––– 97 實驗5.5:FLASH 燒寫和程序自啟動(Boot Loader)–––––––––––99 第二章:基于 ICETEK-DM642-PCI 的基本圖象算法實現(xiàn)–––––––––––104 實驗5.6---實驗5.19:視頻驅動程序應用––––––––––––––––104 實驗5.20:視頻圖像處理-取反––––––––––––––––––––122 實驗5.21:視頻圖像處理-直方圖統(tǒng)計–––––––––––––––––124 實驗5.22:視頻圖像處理-直方圖均衡化增強––––––––––––––126 實驗5.23:視頻圖像處理-中值濾波–––––––––––––––––– 129 實驗5.24:視頻圖像處理-邊緣檢測(Sobel 算子)––––––––––––132 實驗5.25:視頻圖像處理-傅立葉變換––––––––––––––––– 136 實驗5.26:視頻圖像處理-彩色空間變換–––––––––––––––– 140 第三章:基于ICETEK-DM642-PCI 的FPGA 實現(xiàn)OSD 功能及圖象算法–––– 144 實驗5.27---實驗5.30:視頻圖像與圖形的疊加–––––––––––––144 第四章:基于ICETEK-DM642-PCI 的復雜圖象算法實現(xiàn)––––––––––– 148 實驗5.31:視頻圖像處理-H.263 編碼解碼––––––––––––––––148 實驗5.32:視頻圖像處理-JPEG2 編碼解碼–––––––––––––––153 實驗5.33:視頻圖像處理-MPEG2 編碼解碼–––––––––––––––157 實驗5.34:視頻圖像處理-運動圖像檢測––––––––––––––––162 第五章:基于ICETEK-DM642-PCI 的圖象網(wǎng)絡算法實現(xiàn)–––––––––––166 實驗5.35:視頻圖像處理-JPEG 網(wǎng)絡攝像機–––––––––––––––166 實驗5.36:視頻圖像處理-雙路JPEG 網(wǎng)絡攝像機–––––––––––––170 實驗5.37:視頻圖像處理-視頻網(wǎng)絡服務器––––––––––––––– 174 實驗5.38:視頻圖像處理-視頻網(wǎng)絡客戶端––––––––––––––– 179 第六章:基于ICETEK-DM642-PCI 的語音算法實現(xiàn):–––––––––––––184 實驗5.39:語音處理-數(shù)字回聲–––––––––––––––––––– 184 實驗5.40:語音處理-濾波處理–––––––––––––––––––– 187 實驗5.41:語音處理-濾波處理1––––––––––––––––––– 189 第七章:基于ICETEK-DM642-PCI 的上位機通訊實驗–––––––––––– 191 實驗5.42:通信-異步串口––––––––––––––––––––––191 實驗5.43:通信-PCI 總線–––––––––––––––––––––– 194 實驗 5.44:視頻圖像處理-生成圖像文件–––––––––––––––– 198

    標簽: ICETEK-DM EDUlabv 642

    上傳時間: 2013-05-31

    上傳用戶:zxianyu

  • 本質安全型單端反激變換器的分析與設計.rar

    應用于煤礦、石化等易燃易爆環(huán)境的電子設備必須滿足防爆的要求,本質安全型是最佳的防爆形式。本質安全型開關電源具有重量輕、體積小、制造工藝簡單、成本低、安全性能高等優(yōu)點,因而具有廣闊的發(fā)展前景。單端反激變換器是開關變換器的一種基本的拓撲結構,在實際中應用比較廣泛,因此對單端反激變換器進行本質安全特性分析是本質安全開關電源設計的重要基礎。本質安全型開關變換器的設計,主要是對變換器中的儲能元件進行設計,即變換器中的電感和輸出濾波電容進行設計。 本文對變換器的靜態(tài)特性進行了深入分析,指出反激變換器存在三種工作模式:CISM-CCM、IISM-CCM和DCM:得出了變換器工作在整個動態(tài)范圍內的最大輸出紋波電壓、最大電感電流和最大輸出短路釋放能量。對單端反激變換器的本質安全特性進行了分析,得出輸出本質安全型單端反激變換器的非爆炸判斷方法,并通過安全火花試驗裝置對變換器進行爆炸性試驗,驗證了輸出本安判據(jù)的正確性。得出輸出本質安全型單端反激變換器的設計方法,以同時滿足輸出紋波電壓和輸出本安要求作為約束條件,得到了本質安全型單端反激變換器電感、電容參數(shù)的設計范圍。給出了具體實例,并進行仿真和試驗研究,仿真和實驗結果驗證了理論分析的正確性和設計方法的可行性。

    標簽: 本質安全 單端反激

    上傳時間: 2013-06-25

    上傳用戶:水中浮云

  • FPGA中多標準可編程IO端口的設計.rar

    現(xiàn)場可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)是可編程邏輯器件的一種,它的出現(xiàn)是隨著微電子技術的發(fā)展,設計與制造集成電路的任務已不完全由半導體廠商來獨立承擔。系統(tǒng)設計師們更愿意自己設計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設計周期盡可能短,最好是在實驗室里就能設計出合適的ASIC芯片,并且立即投入實際應用之中。現(xiàn)在,F(xiàn)PGA已廣泛地運用于通信領域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內部進行邏輯功能的實現(xiàn)并把結果輸出給外部電路,并且根據(jù)需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現(xiàn)各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關于FPGA中多標準兼容可編程輸入輸出電路(Input/Output Block)的設計和實現(xiàn),該課題是成都華微電子系統(tǒng)有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設計出能夠兼容單端標準的I/O電路模塊;同時針對以前設計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構建雙端標準收發(fā)轉換電路,與單端標準比較,LVDS具有很多優(yōu)點: (1)LVDS傳輸?shù)男盘枖[幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數(shù)據(jù)傳輸。 (2)LVDS信號擺幅小,從而使得該結構可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內變化,也就是說LVDS允許收發(fā)兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發(fā)軟件ISE,設計完成了可以用于Virtex系列各低端型號FPGA的IOB結構,它有靈活的可配置性和出色的適應能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應性的優(yōu)點、可選的特性和考慮到被文件描述的硬件結構特征,這些特點可以改進和簡化系統(tǒng)級的設計,為最終的產品設計和生產打下基礎。設計中對包括20種IO標準在內的各電器參數(shù)按照用戶手冊描述進行仿真驗證,性能參數(shù)已達到預期標準。

    標簽: FPGA 標準 可編程

    上傳時間: 2013-05-15

    上傳用戶:shawvi

  • FPGA可配置端口電路的設計.rar

    可配置端口電路是FPGA芯片與外圍電路連接關鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉換,對外圍芯片的驅動,完成對芯片的測試功能以及對芯片電路保護等。 本文采用了自頂向下和自下向上的設計方法,依據(jù)可配置端口電路能實現(xiàn)的功能和工作原理,運用Cadence的設計軟件,結合華潤上華0.5μm的工藝庫,設計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設計的端口電路可以通過配置將它設置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設計的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機轉換的控制,對16種狀態(tài)機的轉換完成了行為級描述和實現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構架這一特點,設計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。達到對芯片電路測試設計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數(shù)據(jù)實現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結構來實現(xiàn)以上的功能,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。滿足設計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設置不同的上、下MOS管尺寸來調整電路的中點電壓,將端口電路設計成3.3V和5V兼容的電路,通過仿真性能上已完全達到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內,具有三態(tài)控制和驅動大負載的功能。通過對管子尺寸的大小設置和驅動大小的仿真表明:在實現(xiàn)TTL高電平輸出時,最大的驅動電流達到170mA,而對應的xilinx4006e的TTL高電平最大驅動電流為140mA[8];同樣,在實現(xiàn)CMOS高電平最大驅動電流達到200mA,而xilinx4006e的CMOS驅動電流達到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設計的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅動能力更加強大。

    標簽: FPGA 可配置 端口

    上傳時間: 2013-07-20

    上傳用戶:頂?shù)弥?/p>

  • 嵌入式USB總線器件端處理器的FPGA實現(xiàn)研究

      本文提出了一種適合于嵌入式SoC的USB器件端處理器的硬件實現(xiàn)結構。并主要研究了USB器件端處理器的RTL級實現(xiàn)及FPGA原型驗證、和ASIC實現(xiàn)研究,包括從模型建立、算法仿真、各個模塊的RTL級設計及仿真、FPGA的下載測試和ASIC的綜合分析。它的速度滿足預定的48MHz,等效門面積不超過1萬門,完全可應用于SOC設計中。  本文重點對嵌入式USB器件端處理器的FPGA實現(xiàn)作了研究。為了準確測試本處理器的運行情況,本文應用串口傳遞測試數(shù)據(jù)入FPGA開發(fā)板,測試模塊讀入測試數(shù)據(jù),發(fā)送入PC機的主機端。通過NI-VISA充當軟件端,檢驗測試數(shù)據(jù)的正確。     

    標簽: FPGA USB 嵌入式 器件

    上傳時間: 2013-07-24

    上傳用戶:1079836864

  • 中穎單片機SH88F516例程

    中穎單片機各個功能模塊的例程,能夠幫助朋友了解SINOWEALTH的單片機。

    標簽: F516 516 88F SH

    上傳時間: 2013-05-24

    上傳用戶:zhengjian

  • 單片機外圍電路設計例程

    外圍電路設計例程,有助于擴展對單片機的了解,使編程靈活應用

    標簽: 單片機 外圍電路設計

    上傳時間: 2013-07-26

    上傳用戶:3到15

主站蜘蛛池模板: 蒲江县| 阿鲁科尔沁旗| 上杭县| 固原市| 苍山县| 磐安县| 屯门区| 双桥区| 山西省| 屏东市| 大渡口区| 静宁县| 宜兰市| 武城县| 华亭县| 蒲城县| 蚌埠市| 溆浦县| 丹东市| 海南省| 海伦市| 扎囊县| 嘉祥县| 江门市| 永平县| 鹤壁市| 武鸣县| 获嘉县| 内乡县| 肥乡县| 桐柏县| 襄垣县| 景洪市| 洛川县| 安义县| 临城县| 安丘市| 乐都县| 景宁| 宜宾市| 景宁|