亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

醫(yī)(yī)用電氣設(shè)(shè)備 第1部分:安全通用要求

  • JPEG2000中小波變換的研究與FPGA實(shí)現(xiàn)

    JPEG2000是新一代圖像壓縮標(biāo)準(zhǔn),JPEG2000與傳統(tǒng)JPEG最大的不同,在于它放棄了JPEG所采用的以離散余弦變換(Discrete Cosine Transform)為主的區(qū)塊編碼方式,而采用以小波轉(zhuǎn)換(Wavelet Transform)為主的多解析編碼方式.離散小波變換算法是現(xiàn)代譜分析工具,在圖像處理與圖像分析領(lǐng)域正得到越來(lái)越廣泛的應(yīng)用.由于JPEG2000標(biāo)準(zhǔn)具有復(fù)雜的算法,全部用軟件來(lái)實(shí)現(xiàn)將會(huì)占用很大的處理器時(shí)間開(kāi)銷(xiāo)和內(nèi)存開(kāi)銷(xiāo),尤其對(duì)于實(shí)時(shí)圖像傳輸和處理系統(tǒng),因而用硬件電路來(lái)實(shí)現(xiàn)JPEG2000標(biāo)準(zhǔn)的部分或全部,就具有重要的意義,本課題的目的就是用硬件電路來(lái)實(shí)現(xiàn)JPEG2000標(biāo)準(zhǔn)中的離散小波變換部分,論文研究的主要工作就是設(shè)計(jì)了一個(gè)符合JPEG2000標(biāo)準(zhǔn)的、高性能的多級(jí)二維離散小波變換的硬件電路.論文研究的內(nèi)容主要分為兩部分,第一部分首先分析了JPEG2000標(biāo)準(zhǔn)和離散小波變換的原理,重點(diǎn)研究了離散小波變換的快速算法,包括第一代小波變換所采用的卷積算法和第二代小波變換所采用的提升算法,然后具體分析了離散小波變換在JPEG2000中的具體實(shí)現(xiàn).論文第二部分對(duì)兩種離散小波變換快速算法的硬件實(shí)現(xiàn)進(jìn)行了比較,并選擇卷積濾波算法作為硬件實(shí)現(xiàn)的對(duì)象,并采用Daubechies9/7小波基.然后具體設(shè)計(jì)了離散小波變換的各個(gè)模塊,所有的模塊都是有硬件描述語(yǔ)言(Verilog HDL)來(lái)實(shí)現(xiàn),經(jīng)過(guò)仿真和邏輯綜合,在一塊自行設(shè)計(jì)的FPGA開(kāi)發(fā)板上進(jìn)行了驗(yàn)證.仿真和驗(yàn)證的結(jié)果表明了該小波變換的硬件電路符合JPEG2000標(biāo)準(zhǔn),具有較高的速度和信噪比.

    標(biāo)簽: JPEG 2000 FPGA 小波變換

    上傳時(shí)間: 2013-04-24

    上傳用戶:h886166

  • 基于FPGA的DDS信號(hào)源的設(shè)計(jì)

    頻率合成技術(shù)廣泛應(yīng)用于通信、航空航天、儀器儀表等領(lǐng)域,目前,常用的頻率合成技術(shù)有直接頻率合成、鎖相頻率合成和直接數(shù)字頻率合成(DDS)等。其中DDS是一種新的頻率合成方法,是頻率合成的一次革命。全數(shù)字化的DDS技術(shù)由于具有頻率分辨率高、頻率切換速度快、相位噪聲低和頻率穩(wěn)定度高等優(yōu)點(diǎn)而成為現(xiàn)代頻率合成技術(shù)中的佼佼者。隨著數(shù)字集成電路、微電子技術(shù)和EDA技術(shù)的深入研究,DDS技術(shù)得到了飛速的發(fā)展。 DDS是把一系列數(shù)字量化形式的信號(hào)通過(guò)D/A轉(zhuǎn)換形成模擬量形式的信號(hào)的合成技術(shù)。主要是利用高速存儲(chǔ)器作查尋表,然后通過(guò)高速D/A轉(zhuǎn)換產(chǎn)生已經(jīng)用數(shù)字形式存入的正弦波(或其它任意波形)。一個(gè)典型的DDS系統(tǒng)應(yīng)包括以下三個(gè)部分:相位累加器可以時(shí)鐘的控制下完成相位的累加;相位一幅度碼轉(zhuǎn)換電路一般由ROM實(shí)現(xiàn);D/A轉(zhuǎn)換電路,將數(shù)字形式的幅度碼轉(zhuǎn)換成模擬信號(hào)。 現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)設(shè)計(jì)靈活、速度快,在數(shù)字專用集成電路的設(shè)計(jì)中得到了廣泛的應(yīng)用。本論文主要討論了如何利用FPGA來(lái)實(shí)現(xiàn)一個(gè)DDS系統(tǒng),該DDS系統(tǒng)的硬件結(jié)構(gòu)是以FPGA為核心實(shí)現(xiàn)的,使用Altera公司的Cyclone系列FPGA。 文章首先介紹了頻率合成器的發(fā)展,闡述了基于FPGA實(shí)現(xiàn)DDS技術(shù)的意義;然后介紹了DDS的基本理論;接著介紹了FPGA的基礎(chǔ)知識(shí)如結(jié)構(gòu)特點(diǎn)、開(kāi)發(fā)流程、使用工具等;隨后介紹了利用FPGA實(shí)現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結(jié)構(gòu)、優(yōu)化方法等。重點(diǎn)介紹DDS技術(shù)在FPGA中的實(shí)現(xiàn)方法,給出了部分VHDL源程序。采用該方法設(shè)計(jì)的DDS系統(tǒng)可以很容易地嵌入到其他系統(tǒng)中而不用外接專用DDS芯片,具有高性能、高性價(jià)比,電路結(jié)構(gòu)簡(jiǎn)單等特點(diǎn);接著對(duì)輸出信號(hào)頻譜進(jìn)行了分析,特別是對(duì)信號(hào)的相位截?cái)嗾`差和幅度量化誤差進(jìn)行了詳細(xì)的討論,由此得出了改善系統(tǒng)性能的幾種方法;最后給出硬件實(shí)物照片和測(cè)試結(jié)果,并對(duì)此作了一定的分析。

    標(biāo)簽: FPGA DDS 信號(hào)源

    上傳時(shí)間: 2013-04-24

    上傳用戶:yx007699

  • 線性調(diào)頻信號(hào)的脈沖壓縮系統(tǒng)

    本文完成了一種高速高性能數(shù)字脈沖壓縮處理器的設(shè)計(jì)和FPGA實(shí)現(xiàn),包括系統(tǒng)架構(gòu)設(shè)計(jì)、方案論證及仿真、算法實(shí)現(xiàn)、結(jié)果的測(cè)試等。 緒論部分首先闡明了本課題研究的背景和意義,概述了雷達(dá)數(shù)字脈沖壓縮系統(tǒng)的主要研究?jī)?nèi)容,關(guān)鍵技術(shù)及其發(fā)展趨勢(shì),然后介紹了數(shù)字脈沖壓縮系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)的要求,最后給出了本文的主要研究?jī)?nèi)容。 第二章敘述了線性調(diào)頻信號(hào)脈沖壓縮的基本原理,對(duì)系統(tǒng)設(shè)計(jì)的實(shí)現(xiàn)方法進(jìn)行了實(shí)時(shí)性方面的論證,并基于MATLAB做了仿真分析。 第三章從數(shù)字系統(tǒng)結(jié)構(gòu)化設(shè)計(jì)方面將本系統(tǒng)劃分為三個(gè)部分:輸入部分、脈壓計(jì)算部分、輸出部分,并在流程圖中對(duì)各部分所要實(shí)現(xiàn)的功能做了介紹。 第四章首先總結(jié)了數(shù)字脈沖壓縮的實(shí)現(xiàn)途徑;提出了基于自定制浮點(diǎn)數(shù)據(jù)格式和分時(shí)復(fù)用蝶型結(jié)構(gòu)的數(shù)字脈沖壓縮系統(tǒng)設(shè)計(jì)思想,對(duì)其關(guān)鍵技術(shù)進(jìn)行了深入的研究。 第五章對(duì)輸入輸出模塊的功能做了詳細(xì)的描述,設(shè)計(jì)了具體的結(jié)構(gòu)和電路。 第六章針對(duì)系統(tǒng)的測(cè)試驗(yàn)證,提出面向SOC的模塊驗(yàn)證和系統(tǒng)軟硬協(xié)同驗(yàn)證的驗(yàn)證策略。通過(guò)Link for Modelsim工具,實(shí)現(xiàn)MATAB與Modelsim之間對(duì)VHDL代碼的聯(lián)合仿真測(cè)試,通過(guò)在線邏輯分析工具ChipScope,完成系統(tǒng)的片上測(cè)試,并分析系統(tǒng)的性能,證明系統(tǒng)的可實(shí)用性。滿足設(shè)計(jì)的要求。 本文研制的數(shù)字脈沖壓縮處理器具有動(dòng)態(tài)范圍大、處理精度高、處理能力強(qiáng)、體積小、重量輕、實(shí)時(shí)性好的優(yōu)點(diǎn),為設(shè)計(jì)高性能的現(xiàn)代雷達(dá)信號(hào)處理系統(tǒng)提供了可靠的保證。

    標(biāo)簽: 線性調(diào)頻信號(hào) 脈沖壓縮

    上傳時(shí)間: 2013-07-01

    上傳用戶:lingduhanya

  • 基于FPGA的數(shù)據(jù)采集與處理技術(shù)的研究

    目前,數(shù)字信號(hào)處理廣泛應(yīng)用于通信、雷達(dá)、聲納、語(yǔ)音與圖像處理等領(lǐng)域,信號(hào)處理算法理論己趨于成熟,但其具體硬件實(shí)現(xiàn)方法卻值得探討。FPGA是近年來(lái)廣泛應(yīng)用的超大規(guī)模、超高速的可編程邏輯器件,由于其具有高集成度、高速、可編程等優(yōu)點(diǎn),大大推動(dòng)了數(shù)字系統(tǒng)設(shè)計(jì)的單片化、自動(dòng)化,縮短了單片數(shù)字系統(tǒng)的設(shè)計(jì)周期、提高了設(shè)計(jì)的靈活性和可靠性,在超高速信號(hào)處理和實(shí)時(shí)測(cè)控方面有非常廣泛的應(yīng)用。本文對(duì)FPGA的數(shù)據(jù)采集與處理技術(shù)進(jìn)行研究,基于FPGA在數(shù)據(jù)采樣控制和信號(hào)處理方面的高性能和單片系統(tǒng)發(fā)展的新熱點(diǎn),把FPGA作為整個(gè)數(shù)據(jù)采集與處理系統(tǒng)的控制核心。主要研究?jī)?nèi)容如下: FPGA的單片系統(tǒng)研究。針對(duì)數(shù)據(jù)采集與處理,對(duì)FPGA進(jìn)行選型,設(shè)計(jì)了基于FPGA的單片系統(tǒng)的結(jié)構(gòu)。把整個(gè)控制系統(tǒng)分為三個(gè)部分:多通道采樣控制模塊,數(shù)據(jù)處理模塊,存儲(chǔ)控制模塊。 多通道采樣控制模塊的設(shè)計(jì)。利用4片AD7506和一片AD7862對(duì)64路模擬量進(jìn)行周期采樣,分別設(shè)計(jì)了通道選擇控制模塊和A/D轉(zhuǎn)換控制模塊,并進(jìn)行了仿真,完成了基于FPGA的多通道采樣控制。 數(shù)據(jù)處理模塊的設(shè)計(jì)。FFT算法在數(shù)字信號(hào)處理中占有重要的地位,因此本文研究了FFT的硬件實(shí)現(xiàn)結(jié)構(gòu),提出了用FPGA實(shí)現(xiàn)FFT的一種設(shè)計(jì)思想,給出了總體實(shí)現(xiàn)框圖。分別設(shè)計(jì)了旋轉(zhuǎn)因子復(fù)數(shù)乘法器,碟形運(yùn)算單元,存儲(chǔ)器,控制器,并分別進(jìn)行了仿真。重點(diǎn)設(shè)計(jì)實(shí)現(xiàn)了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設(shè)計(jì)實(shí)現(xiàn)了蝶形處理單元中的旋轉(zhuǎn)因子乘法器,從而提高了蝶形處理器的運(yùn)算速度,降低了運(yùn)算復(fù)雜度。理論分析和仿真結(jié)果表明,狀態(tài)機(jī)控制器成功地對(duì)各個(gè)模塊進(jìn)行了有序、協(xié)調(diào)的控制。 存儲(chǔ)控制模塊的設(shè)計(jì)。利用閃存芯片K9K1G08UOA對(duì)采集處理后的數(shù)據(jù)進(jìn)行存儲(chǔ),設(shè)計(jì)了FPGA與閃存的硬件連接,設(shè)計(jì)了存儲(chǔ)控制模塊。 本文對(duì)FFT算法的硬件實(shí)現(xiàn)進(jìn)行了研究,結(jié)合單片系統(tǒng)的特點(diǎn),把整個(gè)系統(tǒng)分為多通道采樣控制模塊,數(shù)據(jù)處理模塊,存儲(chǔ)控制模塊進(jìn)行設(shè)計(jì)和仿真。設(shè)計(jì)采用VHDL編寫(xiě)程序的源代碼。仿真測(cè)試結(jié)果表明,此FPGA單片系統(tǒng)可完成對(duì)實(shí)時(shí)信號(hào)的高速采集與處理。

    標(biāo)簽: FPGA 數(shù)據(jù)采集 處理技術(shù)

    上傳時(shí)間: 2013-07-06

    上傳用戶:eclipse

  • Android應(yīng)用架構(gòu)原理與程式設(shè)計(jì)36計(jì)

    ·目 錄第一篇 良弓之子,必學(xué)為箕(框架) ~禮記.學(xué)記~第 1 章 認(rèn)識應(yīng)用框架, 141.1 何謂應(yīng)用框架1.2 框架的起源1.3 框架的分層1.4 框架的「無(wú)用之用」效果1.5 框架與OS 之關(guān)係:常見的迷思第 2 章 應(yīng)用框架魅力的泉源:反向溝通, 312.1 前言2.2 認(rèn)識反向溝通2.3 主

    標(biāo)簽: Android 架構(gòu) 程式設(shè)計(jì)

    上傳時(shí)間: 2013-05-23

    上傳用戶:181992417

  • dxp2004教程-附安裝方法

    附件有二個(gè)文當(dāng),都是dxp2004教程 ,第一部份DXP2004的相關(guān)快捷鍵,以及中英文對(duì)照的意思。第二部份細(xì)致的講解的如何使用DXP2004。 dxp2004教程第一部份: 目錄 1 快捷鍵 2 常用元件及封裝 7 創(chuàng)建自己的集成庫(kù) 12 板層介紹 14 過(guò)孔 15 生成BOM清單 16 頂層原理圖: 16 生成PCB 17 包地 18 電路板設(shè)計(jì)規(guī)則 18 PCB設(shè)計(jì)注意事項(xiàng) 20 畫(huà)板心得 22 DRC 規(guī)則英文對(duì)照 22 一、Error Reporting 中英文對(duì)照 22 A : Violations Associated with Buses 有關(guān)總線電氣錯(cuò)誤的各類型(共 12 項(xiàng)) 22 B :Violations Associated Components 有關(guān)元件符號(hào)電氣錯(cuò)誤(共 20 項(xiàng)) 22 C : violations associated with document 相關(guān)的文檔電氣錯(cuò)誤(共 10 項(xiàng)) 23 D : violations associated with nets 有關(guān)網(wǎng)絡(luò)電氣錯(cuò)誤(共 19 項(xiàng)) 23 E : Violations associated with others 有關(guān)原理圖的各種類型的錯(cuò)誤 (3 項(xiàng) ) 24 二、 Comparator 規(guī)則比較 24 A : Differences associated with components 原理圖和 PCB 上有關(guān)的不同 ( 共 16 項(xiàng) ) 24 B : Differences associated with nets 原理圖和 PCB 上有關(guān)網(wǎng)絡(luò)不同(共 6 項(xiàng)) 25 C : Differences associated with parameters 原理圖和 PCB 上有關(guān)的參數(shù)不同(共 3 項(xiàng)) 25 Violations  Associated withBuses欄 —總線電氣錯(cuò)誤類型 25 Violations Associated with Components欄 ——元件電氣錯(cuò)誤類型 26 Violations Associated  with documents欄 —文檔電氣連接錯(cuò)誤類型 27 Violations Associated with Nets欄 ——網(wǎng)絡(luò)電氣連接錯(cuò)誤類型 27 Violations Associated with Parameters欄 ——參數(shù)錯(cuò)誤類型 28 dxp2004教程第二部份 路設(shè)計(jì)自動(dòng)化( Electronic Design Automation ) EDA 指的就是將電路設(shè)計(jì)中各種工作交由計(jì)算機(jī)來(lái)協(xié)助完成。如電路圖( Schematic )的繪制,印刷電路板( PCB )文件的制作執(zhí)行電路仿真( Simulation )等設(shè)計(jì)工作。隨著電子工業(yè)的發(fā)展,大規(guī)模、超大規(guī)模集成電路的使用是電路板走線愈加精密和復(fù)雜。電子線路 CAD 軟件產(chǎn)生了, Protel 是突出的代表,它操作簡(jiǎn)單、易學(xué)易用、功能強(qiáng)大。 1.1 Protel 的產(chǎn)生及發(fā)展 1985 年 誕生 dos 版 Protel 1991 年 Protel for Widows 1998 年 Protel98 這個(gè) 32 位產(chǎn)品是第一個(gè)包含 5 個(gè)核心模塊的 EDA 工具 1999 年 Protel99 既有原理圖的邏輯功能驗(yàn)證的混合信號(hào)仿真,又有了 PCB 信號(hào)完整性 分析的板級(jí)仿真,構(gòu)成從電路設(shè)計(jì)到真實(shí)板分析的完整體系。 2000 年 Protel99se 性能進(jìn)一步提高,可以對(duì)設(shè)計(jì)過(guò)程有更大控制力。 2002 年 Protel DXP 集成了更多工具,使用方便,功能更強(qiáng)大。 1.2 Protel DXP 主要特點(diǎn) 1 、通過(guò)設(shè)計(jì)檔包的方式,將原理圖編輯、電路仿真、 PCB 設(shè)計(jì)及打印這些功能有機(jī)地結(jié)合在一起,提供了一個(gè)集成開(kāi)發(fā)環(huán)境。 2 、提供了混合電路仿真功能,為設(shè)計(jì)實(shí)驗(yàn)原理圖電路中某些功能模塊的正確與否提供了方便。 3 、提供了豐富的原理圖組件庫(kù)和 PCB 封裝庫(kù),并且為設(shè)計(jì)新的器件提供了封裝向?qū)С绦颍?jiǎn)化了封裝設(shè)計(jì)過(guò)程。 4 、提供了層次原理圖設(shè)計(jì)方法,支持“自上向下”的設(shè)計(jì)思想,使大型電路設(shè)計(jì)的工作組開(kāi)發(fā)方式成為可能。 5 、提供了強(qiáng)大的查錯(cuò)功能。原理圖中的 ERC (電氣法則檢查)工具和 PCB 的 DRC (設(shè)計(jì)規(guī)則檢查)工具能幫助設(shè)計(jì)者更快地查出和改正錯(cuò)誤。 6 、全面兼容 Protel 系列以前版本的設(shè)計(jì)文件,并提供了 OrCAD 格式文件的轉(zhuǎn)換功能。 7 、提供了全新的 FPGA 設(shè)計(jì)的功能,這好似以前的版本所沒(méi)有提供的功能。

    標(biāo)簽: 2004 dxp 教程 安裝方法

    上傳時(shí)間: 2013-10-22

    上傳用戶:qingzhuhu

  • COOLMOS__ICE2A系列的應(yīng)用研究

    由lnfineon Technologies (IT)公司推出的COOLMOS ICE2A165/2,65/365系列芯片是PWM+MOSFET二合一芯片,其優(yōu)點(diǎn)是:用它做開(kāi)關(guān)電源,無(wú)需加散熱器,在通用電網(wǎng)即可輸出20~50W 的功率;保護(hù)功能齊全;電路結(jié)構(gòu)簡(jiǎn)單;能自動(dòng)降低空載時(shí)的工作頻率,從而降低待機(jī)狀態(tài)的損耗,故在中小功率開(kāi)關(guān)電源中有著廣泛的應(yīng)用前景。

    標(biāo)簽: COOLMOS ICE 應(yīng)用研究

    上傳時(shí)間: 2013-11-09

    上傳用戶:chenjjer

  • 高等模擬集成電路

    近年來(lái),隨著集成電路工藝技術(shù)的進(jìn)步,電子系統(tǒng)的構(gòu)成發(fā)生了兩個(gè)重要的變化: 一個(gè)是數(shù)字信號(hào)處理和數(shù)字電路成為系統(tǒng)的核心,一個(gè)是整個(gè)電子系統(tǒng)可以集成在一個(gè)芯片上(稱為片上系統(tǒng))。這些變化改變了模擬電路在電子系統(tǒng)中的作用,并且影響著模擬集成電路的發(fā)展。 數(shù)字電路不僅具有遠(yuǎn)遠(yuǎn)超過(guò)模擬電路的集成規(guī)模,而且具有可編程、靈活、易于附加功能、設(shè)計(jì)周期短、對(duì)噪聲和制造工藝誤差的抗擾性強(qiáng)等優(yōu)點(diǎn),因而大多數(shù)復(fù)雜系統(tǒng)以數(shù)字信號(hào)處理和數(shù)字電路為核心已成為必然的趨勢(shì)。雖然如此,模擬電路仍然是電子系統(tǒng)中非常重要的組成部分。這是因?yàn)槲覀兘佑|到的外部世界的物理量主要都是模擬量,比如圖像、聲音、壓力、溫度、濕度、重量等,要將它們變換為數(shù)字信號(hào),需要模擬信號(hào)處理和數(shù)據(jù)轉(zhuǎn)換電路,如果這些電路性能不夠高,將會(huì)影響整個(gè)系統(tǒng)的性能。其次,系統(tǒng)中的許多功能不可能或很難用數(shù)字電路完成,如微弱信號(hào)放大,很高頻率和寬頻帶信號(hào)的實(shí)時(shí)處理等。因此,雖然模擬電路在系統(tǒng)中不再是核心,但作為固有的模擬世界與數(shù)字系統(tǒng)的接口,其地位和作用仍然十分重要。 片上系統(tǒng)要求將數(shù)字電路和模擬電路集成在一個(gè)芯片上,這希望模擬電路使用與數(shù)字電路相同的制造工藝。隨著MOS器件的線寬不斷減小,使MOS器件的性能不斷提高,MOS數(shù)字電路成為數(shù)字集成電路的主流,并因此促進(jìn)了MOS模擬集成電路的迅速發(fā)展。為了適應(yīng)電子系統(tǒng)功能的不斷擴(kuò)展和性能的不斷提高,對(duì)模擬電路在降低電源電壓、提高工作頻率、擴(kuò)大線性工作范圍和提高性能指標(biāo)的精度和穩(wěn)定度等方面提出更高要求,促進(jìn)了新電路技術(shù)的發(fā)展。 作為研究生課程的教材,本書(shū)內(nèi)容是在本科相關(guān)課程基礎(chǔ)上的深化和擴(kuò)展,同時(shí)涉及實(shí)際設(shè)計(jì)中需要考慮的一些問(wèn)題,重點(diǎn)介紹具有高工作頻率、低電源電壓和高工作穩(wěn)定性的新電路技術(shù)和在電子系統(tǒng)中占有重要地位的功能電路及其中的新技術(shù)。全書(shū)共7章,大致可分為三個(gè)部分。第一部分包括第1章和第7章。第1章為MOS模擬集成電路基礎(chǔ),比較全面地介紹MOS器件的工作原理和特性以及由MOS器件構(gòu)成的基本單元電路,為學(xué)習(xí)本教材其他內(nèi)容提供必要的知識(shí)。由于版圖設(shè)計(jì)與工藝參數(shù)對(duì)模擬集成電路性能的影響很大,因此第7章簡(jiǎn)單介紹制造MOS模擬集成電路的CMOS工藝過(guò)程和版圖設(shè)計(jì)技術(shù),讀者可以通過(guò)對(duì)該章所介紹的相關(guān)背景知識(shí)的了解,更深入地理解MOS器件和電路的特性,有助于更好地完成模擬集成電路的可實(shí)現(xiàn)性設(shè)計(jì)。第二部分為新電路技術(shù),由第2章、第3章和第5章的部分組成,包括近年來(lái)逐步獲得廣泛應(yīng)用的電流模電路、抽樣數(shù)據(jù)電路和對(duì)數(shù)域電路,它們?cè)谔岣吖ぷ黝l率、降低電源電壓、擴(kuò)大線性工作范圍和提高性能指標(biāo)的精度和穩(wěn)定度方面具有明顯的潛力,同時(shí)它們也引入了一些模擬電路的新概念。這些內(nèi)容有助于讀者開(kāi)拓提高電路性能方面的思路。第2章介紹電流模電路的工作原理、特點(diǎn)和典型電路。與傳統(tǒng)的以電壓作為信號(hào)載體的電路不同,這是一種以電流作為信號(hào)載體的電路,雖然在電路中電壓和電流總是共同存在并相互作用的,但由于信號(hào)載體不同,不僅電路性能不同而且電路結(jié)構(gòu)也不同。第3章介紹抽樣數(shù)據(jù)電路的特點(diǎn)和開(kāi)關(guān)電容與開(kāi)關(guān)電流電路的工作原理、分析方法與典型電路。抽樣數(shù)據(jù)電路類似于數(shù)字電路,處理的是時(shí)間離散信號(hào),又類似于模擬電路,處理的是幅度連續(xù)信號(hào),它比模擬電路具有穩(wěn)定準(zhǔn)確的時(shí)間常數(shù),解決了模擬電路實(shí)際應(yīng)用中的一大障礙。對(duì)數(shù)域電路在第5章中結(jié)合其在濾波器中的應(yīng)用介紹,這類電路除具有良好的電性能外,還提出了一種利用器件的非線性特性實(shí)現(xiàn)線性電路的新思路。第三部分介紹幾個(gè)模擬電路的功能模塊,它們是電子系統(tǒng)中的關(guān)鍵組成部分,并且與信號(hào)和信號(hào)處理聯(lián)系密切,有助于在信號(hào)和電路間形成整體觀念。這部分包括第4章至第6章。第4章介紹數(shù)據(jù)轉(zhuǎn)換電路的技術(shù)指標(biāo)和高精度與高速度轉(zhuǎn)換電路的構(gòu)成、工作原理、特點(diǎn)和典型電路。第5章介紹模擬集成濾波器的設(shè)計(jì)方法和主要類型,包括連續(xù)時(shí)間濾波器、對(duì)數(shù)域?yàn)V波器和抽樣數(shù)據(jù)濾波器。第6章介紹通信系統(tǒng)中的收發(fā)器與射頻前端電路,包括收信器、發(fā)信器的技術(shù)指標(biāo)、結(jié)構(gòu)和典型電路。因?yàn)檩d波通信系統(tǒng)傳輸?shù)氖悄M信號(hào),射頻前端電路的性能對(duì)整個(gè)通信系統(tǒng)有直接的影響,所以射頻集成電路已成為重要的研究課題。 〖〗高等模擬集成電路〖〗〖〗前言〖〗〖〗本書(shū)是在為研究生開(kāi)設(shè)的“高等模擬集成電路”課程講義的基礎(chǔ)上整理而成,由董在望主編,第1、4、7章由李冬梅編寫(xiě),第6章由王志華編寫(xiě),第5章由李永明和董在望編寫(xiě),第2、3章由董在望編寫(xiě),李國(guó)林參加了部分章節(jié)的校核工作。 本書(shū)可作為信息與通信工程和電子科學(xué)與技術(shù)學(xué)科相關(guān)課程的研究生教材或教學(xué)參考書(shū),也可作為本科教學(xué)參考書(shū)或選修課教材和供相關(guān)專業(yè)的工程技術(shù)人員參考。 清華大學(xué)出版社多位編輯為本書(shū)的出版做了卓有成效的工作,深致謝意。 限于編者水平,難免有錯(cuò)誤和疏漏之處,歡迎批評(píng)指正。 目錄 1.1MOS器件基礎(chǔ)及器件模型 1.1.1結(jié)構(gòu)及工作原理 1.1.2襯底調(diào)制效應(yīng) 1.1.3小信號(hào)模型 1.1.4亞閾區(qū)效應(yīng) 1.1.5短溝效應(yīng) 1.1.6SPICE模型 1.2基本放大電路 1.2.1共源(CS)放大電路 1.2.2共漏(CD)放大電路 1.2.3共柵(CG)放大電路 1.2.4共源共柵(CSCG)放大電路 1.2.5差分放大電路 1.3電流源電路 1.3.1二極管連接的MOS器件 1.3.2基本鏡像電流源 1.3.3威爾遜電流源 1.3.4共源共柵電流源 1.3.5有源負(fù)載放大電路 1.4運(yùn)算放大器 1.4.1運(yùn)算放大器的主要參數(shù) 1.4.2單級(jí)運(yùn)算放大器 1.4.3兩級(jí)運(yùn)算放大器 1.4.4共模反饋(CMFB) 1.4.5運(yùn)算放大器的頻率補(bǔ)償 1.5模擬開(kāi)關(guān) 1.5.1導(dǎo)通電阻 1.5.2電荷注入與時(shí)鐘饋通 1.6帶隙基準(zhǔn)電壓源 1.6.1工作原理 1.6.2與CMOS工藝兼容的帶隙基準(zhǔn)電壓源 思考題 2電流模電路 2.1概述 2.1.1電流模電路的概念 2.1.2電流模電路的特點(diǎn) 2.2基本電流模電路 2.2.1電流鏡電路 2.2.2電流放大器 2.2.3電流模積分器 2.3電流模功能電路 2.3.1跨導(dǎo)線性電路 2.3.2電流傳輸器 2.4從電壓模電路變換到電流模電路 2.5電流模電路中的非理想效應(yīng) 2.5.1MOSFET之間的失配 2.5.2寄生電容對(duì)頻率特性的影響 思考題 3抽樣數(shù)據(jù)電路 3.1開(kāi)關(guān)電容電路和開(kāi)關(guān)電流電路的基本分析方法 3.1.1開(kāi)關(guān)電容電路的時(shí)域分析 3.1.2開(kāi)關(guān)電流電路的時(shí)域分析 3.1.3抽樣數(shù)據(jù)電路的頻域分析 3.2開(kāi)關(guān)電容電路 3.2.1開(kāi)關(guān)電容單元電路 3.2.2開(kāi)關(guān)電容電路的特點(diǎn) 3.2.3非理想因素的影響 3.3開(kāi)關(guān)電流電路 3.3.1開(kāi)關(guān)電流單元電路 3.3.2開(kāi)關(guān)電流電路的特點(diǎn) 3.3.3非理想因素的影響 思考題 4A/D轉(zhuǎn)換器與D/A轉(zhuǎn)換器 4.1概述 4.1.1電子系統(tǒng)中的A/D與D/A轉(zhuǎn)換 4.1.2A/D與D/A轉(zhuǎn)換器的基本原理 4.1.3A/D與D/A轉(zhuǎn)換器的性能指標(biāo) 4.1.4A/D與D/A轉(zhuǎn)換器的分類 4.1.5A/D與D/A轉(zhuǎn)換器中常用的數(shù)碼類型 4.2高速A/D轉(zhuǎn)換器 4.2.1全并行結(jié)構(gòu)A/D轉(zhuǎn)換器 4.2.2兩步結(jié)構(gòu)A/D轉(zhuǎn)換器 4.2.3插值與折疊結(jié)構(gòu)A/D轉(zhuǎn)換器 4.2.4流水線結(jié)構(gòu)A/D轉(zhuǎn)換器 4.2.5交織結(jié)構(gòu)A/D轉(zhuǎn)換器 4.3高精度A/D轉(zhuǎn)換器 4.3.1逐次逼近型A/D轉(zhuǎn)換器 4.3.2雙斜率積分型A/D轉(zhuǎn)換器 4.3.3過(guò)采樣ΣΔA/D轉(zhuǎn)換器 4.4D/A轉(zhuǎn)換器 4.4.1電阻型D/A轉(zhuǎn)換器 4.4.2電流型D/A轉(zhuǎn)換器 4.4.3電容型D/A轉(zhuǎn)換器 思考題 5集成濾波器 5.1引言 5.1.1濾波器的數(shù)學(xué)描述 5.1.2濾波器的頻率特性 5.1.3濾波器設(shè)計(jì)的逼近方法 5.2連續(xù)時(shí)間濾波器 5.2.1連續(xù)時(shí)間濾波器的設(shè)計(jì)方法 5.2.2跨導(dǎo)電容(GmC)連續(xù)時(shí)間濾波器 5.2.3連續(xù)時(shí)間濾波器的片上自動(dòng)調(diào)節(jié)電路 5.3對(duì)數(shù)域?yàn)V波器 5.3.1對(duì)數(shù)域電路概念及其特點(diǎn) 5.3.2對(duì)數(shù)域電路基本單元 5.3.3對(duì)數(shù)域?yàn)V波器 5.4抽樣數(shù)據(jù)濾波器 5.4.1設(shè)計(jì)方法 5.4.2SZ域映射 5.4.3開(kāi)關(guān)電容電路轉(zhuǎn)換為開(kāi)關(guān)電流電路的方法 思考題 6收發(fā)器與射頻前端電路 6.1通信系統(tǒng)中的射頻收發(fā)器 6.2集成收信器 6.2.1外差式接收與鏡像信號(hào) 6.2.2復(fù)數(shù)信號(hào)處理 6.2.3收信器前端結(jié)構(gòu) 6.3集成發(fā)信器 6.3.1上變換器 6.3.2發(fā)信器結(jié)構(gòu) 6.4收發(fā)器的技術(shù)指標(biāo) 6.4.1噪聲性能 6.4.2靈敏度 6.4.3失真特性與線性度 6.4.4動(dòng)態(tài)范圍 6.5射頻電路設(shè)計(jì) 6.5.1晶體管模型與參數(shù) 6.5.2噪聲 6.5.3集成無(wú)源器件 6.5.4低噪聲放大器 6.5.5混頻器 6.5.6頻率綜合器 6.5.7功率放大器 思考題 7CMOS集成電路制造工藝及版圖設(shè)計(jì) 7.1集成電路制造工藝簡(jiǎn)介 7.1.1單晶生長(zhǎng)與襯底制備 7.1.2光刻 7.1.3氧化 7.1.4擴(kuò)散及離子注入 7.1.5化學(xué)氣相淀積(CVD) 7.1.6接觸與互連 7.2CMOS工藝流程與集成電路中的元件 7.2.1硅柵CMOS工藝流程 7.2.2CMOS集成電路中的無(wú)源元件 7.2.3CMOS集成電路中的寄生效應(yīng) 7.3版圖設(shè)計(jì) 7.3.1硅柵CMOS集成電路的版圖構(gòu)成 7.3.2版圖設(shè)計(jì)規(guī)則 7.3.3CMOS版圖設(shè)計(jì)技術(shù) 思考題

    標(biāo)簽: 模擬集成電路

    上傳時(shí)間: 2013-11-13

    上傳用戶:chengxin

  • ADC的九個(gè)關(guān)鍵指標(biāo)

        模擬轉(zhuǎn)換器性能不只依賴分辨率規(guī)格   大量的模數(shù)轉(zhuǎn)換器(ADC)使人們難以選擇最適合某種特定應(yīng)用的ADC器件。工程師們選擇ADC時(shí),通常只注重位數(shù)、信噪比(SNR)、諧波性能,但是其它規(guī)格也同樣重要。本文將介紹ADC器件最易受到忽視的九項(xiàng)規(guī)格,并說(shuō)明它們是如何影響ADC性能的。   1. SNR比分辨率更為重要。   ADC規(guī)格中最常見(jiàn)的是所提供的分辨率,其實(shí)該規(guī)格并不能表明ADC器件的任何能力。但可以用位數(shù)n來(lái)計(jì)算ADC的理論SNR:   不 過(guò)工程師也許并不知道,熱噪聲、時(shí)鐘抖動(dòng)、差分非線性(DNL)誤差以及其它參數(shù)異常都會(huì)限制ADC器件的SNR。對(duì)于高性能高分辨率轉(zhuǎn)換器尤其如此。一 些數(shù)據(jù)表提供有效位數(shù)(ENOB)規(guī)格,它描述了ADC器件所能提供的有效位數(shù)。為了計(jì)算ADC的ENOB值,應(yīng)把測(cè)量的SNR值放入上述公式,并求解 n。

    標(biāo)簽: ADC 指標(biāo)

    上傳時(shí)間: 2014-12-22

    上傳用戶:z240529971

  • DRAM內(nèi)存模塊的設(shè)計(jì)技術(shù)

    第二部分:DRAM 內(nèi)存模塊的設(shè)計(jì)技術(shù)..............................................................143第一章 SDR 和DDR 內(nèi)存的比較..........................................................................143第二章 內(nèi)存模塊的疊層設(shè)計(jì).............................................................................145第三章 內(nèi)存模塊的時(shí)序要求.............................................................................1493.1 無(wú)緩沖(Unbuffered)內(nèi)存模塊的時(shí)序分析.......................................1493.2 帶寄存器(Registered)的內(nèi)存模塊時(shí)序分析...................................154第四章 內(nèi)存模塊信號(hào)設(shè)計(jì).................................................................................1594.1 時(shí)鐘信號(hào)的設(shè)計(jì).......................................................................................1594.2 CS 及CKE 信號(hào)的設(shè)計(jì)..............................................................................1624.3 地址和控制線的設(shè)計(jì)...............................................................................1634.4 數(shù)據(jù)信號(hào)線的設(shè)計(jì)...................................................................................1664.5 電源,參考電壓Vref 及去耦電容.........................................................169第五章 內(nèi)存模塊的功耗計(jì)算.............................................................................172第六章 實(shí)際設(shè)計(jì)案例分析.................................................................................178 目前比較流行的內(nèi)存模塊主要是這三種:SDR,DDR,RAMBUS。其中,RAMBUS內(nèi)存采用阻抗受控制的串行連接技術(shù),在這里我們將不做進(jìn)一步探討,本文所總結(jié)的內(nèi)存設(shè)計(jì)技術(shù)就是針對(duì)SDRAM 而言(包括SDR 和DDR)。現(xiàn)在我們來(lái)簡(jiǎn)單地比較一下SDR 和DDR,它們都被稱為同步動(dòng)態(tài)內(nèi)存,其核心技術(shù)是一樣的。只是DDR 在某些功能上進(jìn)行了改進(jìn),所以DDR 有時(shí)也被稱為SDRAM II。DDR 的全稱是Double Data Rate,也就是雙倍的數(shù)據(jù)傳輸率,但是其時(shí)鐘頻率沒(méi)有增加,只是在時(shí)鐘的上升和下降沿都可以用來(lái)進(jìn)行數(shù)據(jù)的讀寫(xiě)操作。對(duì)于SDR 來(lái)說(shuō),市面上常見(jiàn)的模塊主要有PC100/PC133/PC166,而相應(yīng)的DDR內(nèi)存則為DDR200(PC1600)/DDR266(PC2100)/DDR333(PC2700)。

    標(biāo)簽: DRAM 內(nèi)存模塊 設(shè)計(jì)技術(shù)

    上傳時(shí)間: 2014-01-13

    上傳用戶:euroford

主站蜘蛛池模板: 精河县| 宁夏| 沁阳市| 富蕴县| 安西县| 田东县| 玛曲县| 湘西| 光泽县| 博罗县| 红原县| 乌兰县| 绍兴市| 眉山市| 社旗县| 陆良县| 广元市| 鹤峰县| 图们市| 武定县| 新兴县| 柯坪县| 旬阳县| 轮台县| 绩溪县| 凤翔县| 育儿| 开封市| 云龙县| 叙永县| 张家口市| 英山县| 天祝| 仁寿县| 黔西县| 开封市| 海安县| 肃宁县| 叶城县| 龙海市| 绿春县|