基本誤差 在相關國標、規程規定的參比條件下,輸出電流為50mA~120A裝置的最大允許誤差(含標準表)小于0.01%,輸出電流為1mA~50mA裝置的最大允許誤差(含標準表)小于0.015%。 可實現三只三相電能表的三相四線及三相三線的誤差測量;可測試無功電能基本誤差。 1.2.3.2 測量重復性 裝置的測量重復性用實驗標準差表征,在進行不少于10次的重復測量,其測量結果的標準偏差估計值s不超過0.001%。 1.2.3.3 輸出電量 1.2.3.3.1 電壓電流量程 輸出電壓范圍:3×(57.7V~380V); 每檔電壓輸出瞬間及相位切換時不允許有尖峰。每檔電壓輸出上限達120%Un。 輸出電流范圍:3×(0.001A~100A); 輸出電流范圍上限要求達到120A。每檔電流輸出瞬間及相位切換時不允許有尖峰。每檔電流輸出上限達120%In。 1.2.3.3.2 輸出負載容量 三表位:電壓輸出:每相≥150VA 電流輸出: 每相≥300VA 1.2.3.3.3 輸出電量調節 (1) 電壓、電流調節: 調節范圍:0%~120% 調節細度:優于0.005%。 (2) 相位調節: 調節范圍:0°~360° 調節細度:優于0.01°。 (3) 頻率調節: 調節范圍:45Hz~65Hz 調節細度:優于0.001Hz。 1.2.3.3.4 輸出功率穩定度:<0.005% / 3min . 穩定度按JJG597的5.2.3.13方法計算。 1.2.3.3.5 輸出電壓電流失真度 裝置輸出電壓電流失真度范圍:小于0.1%。 1.2.3.3.6起動電流:裝置具有起動電流調整、測量功能,能輸出0.5mA的起動電流。 起動電流的測量誤差≤ ?5%,起動功率的測量誤差 ≤ ?10%。 1.2.3.3.7三相電量對稱性 任一相(或線)電壓和相(或線)電壓平均值之差不大于±0.1%;各相電流與其平均值之差不大于±0.2%;任一相電壓與對應相電流間的相位角之差不大于0.5°;任一相電壓(電流)與另一相電壓(電流)間相位角與120°之差不大于0.5°。 1.2.3.4 多路隔離輸出的裝置各路輸出負載影響應符合JJG597—2005中 3.8條的規定。 1.2.3.5 確定同名端鈕間電位差應符合JJG597—2005中3.9條的規定。 1.2.3.6 多路輸出的一致性應符合JJG597—2005中3.7條的規定。 1.2.3.7 監視示值的誤差 監視儀表應有足夠的測量范圍,電壓示值誤差限為±0.2%,電流、功率示值誤差限為±0.2%,相位示值誤差限為±0.3°,頻率示值誤差限為±0.1%,啟動電流和啟動功率的監視示值誤差不超過5%(啟動電流為1mA時的監視示值誤差也不應超過5%)。各監視示值的分辨力應不超過其對應誤差限的1/5。 1.2.3.8 具有消除自激的功能。可自動消除開機或關機時產生的尖脈沖。 1.2.3.9 裝置的磁場 由裝置產生的在被檢表位置的磁感應強度不大于下列數值: I≤10A時,B≤0.0025mT; I=200A時,B≤0.05mT;10A到200A之間的磁感應強度極限值可按內插法求得。 1.2.3.10 電磁兼容性 (1)電磁騷擾的抗擾度 裝置的設計能保證在傳導和輻射的電磁騷擾以及靜電放電的影響下不損壞或不受實質性影響(如元器件損毀、控制系統死機、精度出現變化等影響正常檢定工作的現象),騷擾量為靜電放電、射頻電磁場。 (2)無線電干擾抑制 裝置不發生能干擾其他設備的傳導和輻射噪聲。 1.2.3.11 穩定性變差 (1)短期穩定性變差 裝置基本誤差合格的同時,在15min內的基本誤差最大變化值(連續測量7h),不大于裝置對應最大允許誤差的20%。 (2)檢定周期內變差 檢定周期內裝置基本誤差合格的同時,其最大變化值,不大于0.01%。 1.2.3.12 安全 裝置的絕緣強度試驗要求和與安全有關的結構要求符合GB 4793.1的規定。 1.2.3.13 脈沖輸出 同時檢測三路被檢脈沖:顯示當前誤差平均誤差和標準偏差;同時檢測的被檢脈沖的常數、工作方式和脈沖個數,可完全不同;誤差測量所需要的輸入參數的位數,應能覆蓋目前各種標準表和的檢測需要。對每一表位應有高頻、低頻脈沖信號的BNC接收端口,能接收≤600kHz的有/無源脈沖(5-30V脈沖幅值)。 1.2.3.14供電電源 供電電源在3×220V/380V?10?,50Hz?2Hz裝置正常工作。
上傳時間: 2021-06-15
上傳用戶:li091122
庫卡機器人培訓資料,介紹庫卡機器人坐標系示教器等,侵權刪掉,請諒解。
上傳時間: 2021-09-29
上傳用戶:kele不可
一款形象、直觀的電路仿真軟件;免安裝,解壓縮后直接點擊下圖所示圖標運行。
上傳時間: 2021-10-20
上傳用戶:溜達溜達
VHDL語言100例 VHDL學習資料VHDL 編程要點VHDL編程心得體會:100vhdl例子VHDL 編程要注意問題.docVHDL——按鍵消抖.docVHDL電路簡化.docVHDL編程心得體會.pdfvhd開發的官方手冊.pdf第1例 帶控制端口的加法器第2例 無控制端口的加法器第3例 乘法器第4例 比較器第5例 二路選擇器第6例 寄存器第7例 移位寄存器第8例 綜合單元庫第9例 七值邏輯與基本數據類型第10例 函數第11例 七值邏輯線或分辨函數第12例 轉換函數第13例 左移函數第14例 七值邏輯程序包第15例 四輸入多路器第16例 目標選擇器第17例 奇偶校驗器第18例 映射單元庫及其使用舉第19例 循環邊界常數化測試第20例 保護保留字第21例 進程死鎖 第22例 振蕩與死鎖第23例 振蕩電路第24例 分辨信號與分辨函數第25例 信號驅動源第26例 屬性TRANSACTION和分辨信號第27例 塊保護及屬性EVENT,第28例 形式參數屬性的測試第29例 進程和并發語句第30例 信號發送與接收第31例 中斷處理優先機制建模第32例 過程限定第33例 整數比較器及其測試第34例 數據總線的讀寫第35例 基于總線的數據通道第36例 基于多路器的數據通道第37例 四值邏輯函數第38例 四值邏輯向量按位或運算第39例 生成語句描述規則結構第40例 帶類屬的譯碼器描述第41例 帶類屬的測試平臺第42例 行為與結構的混合描述第43例 四位移位寄存器第44例 寄存/計數器第45例 順序過程調用第46例 VHDL中generic缺省值的使用第47例 無輸入元件的模擬第48例 測試激勵向量的編寫第49例 delta延遲例釋第50例 慣性延遲分析第51例 傳輸延遲驅動優先第52例 多倍(次)分頻器第53例 三位計數器與測試平臺第54例 分秒計數顯示器的行為描述6第55例 地址計數器第56例 指令預讀計數器第57例 加.c減.c乘指令的譯碼和操作第58例 2-4譯碼器結構描述第59例 2-4譯碼器行為描述第60例 轉換函數在元件例示中的應用第61例 基于同一基類型的兩分辨類型的賦值相容問題第62例 最大公約數的計算第63例 最大公約數七段顯示器編碼第64例 交通燈控制器第65例 空調系統有限狀態自動機第66例 FIR濾波器第67例 五階橢圓濾波器第68例 鬧鐘系統的控制第69例 鬧鐘系統的譯碼第70例 鬧鐘系統的移位寄存器第71例 鬧鐘系統的鬧鐘寄存器和時間計數器第72例 鬧鐘系統的顯示驅動器第73例 鬧鐘系統的分頻器第74例 鬧鐘系統的整體組裝第75例 存儲器第76例 電機轉速控制器第77例 神經元計算機第78例ccAm2901四位微處理器的ALU輸入第79例ccAm2901四位微處理器的ALU第80例ccAm2901四位微處理器的RAM第81例ccAm2901四位微處理器的寄存器第82例ccAm2901四位微處理器的輸出與移位第83例ccAm2910四位微程序控制器中的多路選擇器第84例ccAm2910四位微程序控制器中的計數器/寄存器第85例ccAm2910四位微程序控制器的指令計數器第86例ccAm2910四位微程序控制器的堆棧第87例 Am2910四位微程序控制器的指令譯碼器第88例 可控制計數器第89例 四位超前進位加法器第90例 實現窗口搜索算法的并行系統(1)——協同處理器第91例 實現窗口搜索算法的并行系統(2)——序列存儲器第92例 實現窗口搜索算法的并行系統(3)——字符串存儲器第93例 實現窗口搜索算法的并行系統(4)——頂層控制器第94例 MB86901流水線行為描述組成框架第95例 MB86901寄存器文件管理的描述第96例 MB86901內ALU的行為描述第97例 移位指令的行為描述第98例 單周期指令的描述第99例 多周期指令的描述第100例 MB86901流水線行為模型
標簽: vhdl
上傳時間: 2021-10-21
上傳用戶:ttalli
散熱設計的一些基本原則 從有利于散熱的角度出發,印制版最好是直立安裝,板與板之間的距離一般不應小于2cm,而且器件在印制版上的排列方式應遵循一定的規則: ·對于采用自由對流空氣冷卻的設備,最好是將集成電路(或其它器件)按縱長方式排列,如圖3示;對于采用強制空氣冷卻的設備,最好是將集成電路(或其它器件)按橫長方式排列. ·同一塊印制板上的器件應盡可能按其發熱量大小及散熱程度分區排列,發熱量小或耐熱性差的器件(如小信號晶體管、小規模集成電路、電解電容等)放在冷卻氣流的最上流(入口處),發熱量大或耐熱性好的器件(如功率晶體管、大規模集成電路等)放在冷卻氣流最下游. ·在水平方向上,大功率器件盡量靠近印制板邊沿布置,以便縮短傳熱路徑;在垂直方向上,大功率器件盡量靠近印制板上方布置,以便減少這些器件工作時對其它器件溫度的影響. ·對溫度比較敏感的器件最好安置在溫度最低的區域(如設備的底部),千萬不要將它放在發熱器件的正上方,多個器件最好是在水平面上交錯布局.
標簽: 開關電源
上傳時間: 2021-10-27
上傳用戶:fliang
設計高速電路必須考慮高速訊 號所引發的電磁干擾、阻抗匹配及串音等效應,所以訊號完整性 (signal integrity)將是考量設計電路優劣的一項重要指標,電路日異複雜必須仰賴可 靠的軟體來幫忙分析這些複雜的效應,才比較可能獲得高品質且可靠的設計, 因此熟悉軟體的使用也將是重要的研究項目之一。另外了解高速訊號所引發之 各種效應(反射、振鈴、干擾、地彈及串音等)及其克服方法也是研究高速電路 設計的重點之一。目前高速示波器的功能越來越多,使用上很複雜,必須事先 進修學習,否則無法全盤了解儀器之功能,因而無法有效發揮儀器的量測功能。 其次就是高速訊號量測與介面的一些測試規範也必須熟悉,像眼圖分析,探針 效應,抖動(jitter)測量規範及高速串列介面量測規範等實務技術,必須充分 了解研究學習,進而才可設計出優良之教學教材及教具。
標簽: 高速電路
上傳時間: 2021-11-02
上傳用戶:jiabin
四路20秒聲光顯示計分搶答器Multisim14仿真源文件+設計文檔資料摘要數字搶答器由主體電路與擴展電路組成。優先編碼電路、鎖存器、譯碼電路將參賽隊的輸入信號在顯示器上輸出;用控制電路和主持人開關啟動報警電路,以上兩部分組成主體電路。通過定時電路和譯碼電路將秒脈沖產生的信號在顯示器上輸出實現計時功能,構成擴展電路。經過布線、焊接、調試等工作后數字搶答器成形。關鍵字:開關陣列電路;觸發鎖存電路;解鎖電路;編碼電路;顯示電路一,設計目的本設計是利用已學過的數電知識,設計的4人搶答器。(1)重溫自己已學過的數電知識;(2)掌握數字集成電路的設計方法和原理;(3)通過完成該設計任務掌握實際問題的邏輯分析,學會對實際問題進行邏輯狀態分配、化簡;(4)掌握數字電路各部分電路與總體電路的設計、調試、模擬仿真方法。二,整體設計(一)設計任務與要求:1.搶答器同時供4名選手或4個代表隊比賽,分別用4個按鈕S0 ~ S3表示。2.設置一個系統清除和搶答控制開關S,該開關由主持人控制。3.搶答器具有鎖存與顯示功能。即選手按動按鈕,鎖存相應的編號,并在LED數碼管上顯示,同時揚聲器發出報警聲響提示。選手搶答實行優先鎖存,優先搶答選手的編號一直保持到主持人將系統清除為止。4.參賽選手在設定的時間內進行搶答,搶答有效,定時器停止工作,顯示器上顯示選手的編號和搶答的時間,并保持到主持人將系統清除為止。5.如果定時時間已到,無人搶答,本次搶答無效。(二)設計原理與參考電路搶答器的組成框圖搶答器的一般組成框圖如下圖所示。它主要由開關陣列電路、觸發鎖存電路、解鎖電路、編碼電路和顯示電路等幾部分組成。
上傳時間: 2021-11-06
上傳用戶:
積分運算電路的分析方法與加法電路差不多,反相積分運算電路如圖1 所示。根據虛地有 , 于是 由此可見,輸出電壓為輸入電壓對時間的積分,負號表明輸出電壓和輸入電壓在相位上是相反的。當輸入信號是階躍直流電壓UI 時,電容將以近似恒流的方式進行充電,輸出電壓與時間成線性關系
標簽: 運算放大器
上傳時間: 2021-11-25
上傳用戶:bluedrops
示波器是利用電子示波管的特性,將人眼無法直接觀測的交變電信號轉換成圖像,顯示在熒光屏上以便測量的電子測量儀器。它是觀察數字電路實驗現象、分析實驗中 的問題、測量實驗結果必不可少的重要儀器。示波器由示波管和電源系統、同步系統、X軸偏轉系統、Y軸偏轉系統、延遲掃描系統、標準信號源組成。
標簽: 示波器
上傳時間: 2021-11-27
上傳用戶:得之我幸78
1.STM32 電機控制SDK 概述STM32 電機控制SDK 包含以下項目:? STM32 電機控制固件? STM32 電機控制WB? STM32 電機控制分析儀? 現有文檔? STM32 電機控制固件的參考文檔此軟件包作為將上述所有項目安裝在用戶計算機中的可執行軟件提供。STM32 電機控制 SDK 取決于STM32Cube 和STM32CubeMx。因此,必須在SDK 之前安裝STM32CubeMx 版本4.24.0 或更高版本。有關STM32CubeMx 的更多信息,2.電機控制固件PMSM FOC 軟件庫提供了用于驅動永磁同步電機(PMSM)的高性能、完善的磁場定向控制(FOC)策略實現。借助這種方法可實現電磁轉矩( Te )調節,并在一定程度上,通過控制兩個電流 iqs 和 ids 來實現弱磁控制功能,這兩個電流值由定子的電流經數學變換得來。這種控制方式使PMSM 類似于直流電機控制那樣簡單,即兩個控制電流量分別相當于直流電機的電樞電流和勵磁電流。因此,可以這樣說,FOC 包含與轉子磁通同相位和正交相位的定子電流控制與定向。這也就意味著,要有一種有效的測量定子電流和轉子位置的方法。FOC 算法的結構如圖 5. 基本FOC 算法結構,轉矩控制中所示。3.應用編程接口4電機控制項目的剖析
上傳時間: 2021-12-28
上傳用戶:jason_vip1