verilog編寫基于fpga的鑒相器模塊
標簽: verilog fpga 編寫 模塊
上傳時間: 2013-08-19
上傳用戶:18752787361
VCO和移相器適合3G的頻率使用
標簽: vco 移相器
上傳時間: 2014-12-23
上傳用戶:水口鴻勝電器
介紹一種以AT89C51單片機為核心器件,采用晶閘管實現交一交變頻的無環流靜止進相器。論述了這種靜止進相器的硬件結構,I:作原理,補償方法。這種進相器進相補償效果明顯,具有很好的實用價值。
標簽: C2051 2051 89C AT
上傳時間: 2013-11-23
上傳用戶:leixinzhuo
7400 2輸入端四與非門 7401 集電極開路2輸入端四與非門 7402 2輸入端四或非門 7403 集電極開路2輸入端四與非門 7404 六反相器 7405 集電極開路六反相器 7406 集電極開路六反相高壓驅動器 7407 集電極開路六正相高壓驅動器 7408 2輸入端四與門 7409 集電極開路2輸入端四與門 7410 3輸入端3與非門 74107 帶清除主從雙J-K觸發器 74109 帶預置清除正觸發雙J-K觸發器 7411 3輸入端3與門 74112 帶預置清除負觸發雙J-K觸發器 7412 開路輸出3輸入端三與非門 74121 單穩態多諧振蕩器 74122 可再觸發單穩態多諧振蕩器 74123 雙可再觸發單穩態多諧振蕩器 74125 三態輸出高有效四總線緩沖門 74126 三態輸出低有效四總線緩沖門 7413 4輸入端雙與非施密特觸發器 74132 2輸入端四與非施密特觸發器 74133 13輸入端與非門 74136 四異或門 74138 3-8線譯碼器/復工器 74139 雙2-4線譯碼器/復工器 7414 六反相施密特觸發器 74145 BCD—十進制譯碼/驅動器 7415 開路輸出3輸入端三與門 74150 16選1數據選擇/多路開關 74151 8選1數據選擇器 74153 雙4選1數據選擇器 74154 4線—16線譯碼器
標簽: 輸入端 7400 7401 7402
上傳時間: 2014-01-10
上傳用戶:jackgao
FPGA數字移相器,編程環境為QUIRTE2,編程語言采用硬件描述語言vhdl
標簽: QUIRTE FPGA vhdl 數字移相器
上傳時間: 2013-12-19
上傳用戶:songrui
電路由CD4069六反相器和74LS30八輸入一輸出與非門,可控硅電路組成的六路斷路,二路閉路多路報警器,
標簽: 4069 電路 CD 30
上傳時間: 2015-08-23
上傳用戶:CHINA526
數字邊沿鑒相器 verilog源程序
標簽: verilog 數字 鑒相器 源程序
上傳時間: 2014-12-07
上傳用戶:爺的氣質
DPLL由 鑒相器 模K加減計數器 脈沖加減電路 同步建立偵察電路 模N分頻器 構成. 整個系統的中心頻率(即signal_in和signal_out的碼速率的2倍) 為clk/8/N. 模K加減計數器的K值決定DPLL的精度和同步建立時間,K越大,則同步建立時間長,同步精度高.反之則短,低.
標簽: signal_out signal_in DPLL 模
上傳時間: 2013-12-26
上傳用戶:希醬大魔王
上傳時間: 2016-08-09
介紹數字鎖相環的基本結構,詳細分析基于FPGA的數字鎖相環的鑒相器、環路濾波器、壓控振蕩器各部分的實現方法,并給出整個數字鎖相環的實現原理圖。仿真結果表明,分析合理,設計正確。
標簽: FPGA 數字鎖相環 分 基本結構
上傳時間: 2016-08-12
上傳用戶:xiaoyunyun
蟲蟲下載站版權所有 京ICP備2021023401號-1