VIP專區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(44)資源包含以下內(nèi)容:1. 凌陽(yáng)單片機(jī)擴(kuò)展8255 為用戶在中提供一個(gè)I/O 擴(kuò)展的方法.2. 利用單片機(jī)的定時(shí)器.3. music接管0.5W揚(yáng)聲器,就可以唱歌了,如果你覺(jué)得不好聽(tīng),就調(diào)節(jié)一下與時(shí)間有關(guān)了延遲涵數(shù),看看有何變化..4. VHDL應(yīng)用與開(kāi)發(fā)實(shí)踐 VHDL應(yīng)用與開(kāi)發(fā)實(shí)踐.5. JamVM是一種很優(yōu)秀的嵌入式Java虛擬機(jī).6. OK系列PCI圖象卡編程程序,MFC方式,壓縮形式.7. 一種有效控制溫度的智能溫度記錄儀.8. 這是關(guān)于VxWorks下IPv6協(xié)議的實(shí)現(xiàn)的碩士論文,歡迎分享.9. 很適用的PS/2源程序,歡迎大家下載. 目前比較流行.10. 汗諾塔.11. 手持點(diǎn)菜設(shè)備得一個(gè)嵌入式系統(tǒng).12. 51 與fifoidt7202的控制編程 供大家參考.13. 8254 和串口 的程序 實(shí)際工程項(xiàng)目作了少許刪改 大家參考.14. 這是一個(gè)4*4鍵盤控制液晶顯示器的匯編語(yǔ)言程序。是用MICROCHIP的MPLAB IDE編寫的。附有硬件連接方式。.15. 這是用PIC單片機(jī)控制鍵盤和APR9600芯片.16. 51單片機(jī)程序源碼.17. 這是一個(gè)在minigui下面用來(lái)實(shí)現(xiàn)曲線動(dòng)態(tài)顯示功能的一段代碼.18. 該段代碼實(shí)現(xiàn)了在arm2410的平臺(tái)下使用gprs模塊實(shí)現(xiàn)收發(fā)短消息.19. 該程序?qū)崿F(xiàn)公園導(dǎo)游功能.20. 此程序?qū)崿F(xiàn)了表達(dá)式求值.21. 5個(gè)單片機(jī)程序。TCP_IP.c帶注解:凌陽(yáng)單片機(jī)的。dds.c51:51單片機(jī).22. 嵌入式系統(tǒng)及實(shí)時(shí)軟件開(kāi)發(fā),好書希望大家喜歡.23. 嵌入式系統(tǒng)中Bootloader的設(shè)計(jì)與實(shí)現(xiàn).24. 用神經(jīng)網(wǎng)絡(luò)來(lái)跟蹤博弈過(guò)程.25. 用maxplus2實(shí)現(xiàn)的一種通用邏輯模塊.26. 星光s3c44b0 ARM開(kāi)發(fā)板的一些比較好的供學(xué)習(xí)的示例程序.27. TI TMS320C5000的算法設(shè)計(jì)標(biāo)準(zhǔn) 有源碼.28. ucos gui原代碼.29. cirrus的ep7312的各個(gè)測(cè)試程序.30. 一個(gè)在TI的MSP430單片機(jī)上移植UCOS2操作系統(tǒng)的例子.31. 一個(gè)在430單片機(jī)上移植UCGUI的例子.32. PLD編程筆記 使用abel語(yǔ)言的有關(guān)個(gè)人心得筆記.33. 關(guān)于pld編程筆記的進(jìn)一步補(bǔ)充。 對(duì)前文錯(cuò)誤有些糾正.34. 介紹ispexpert的使用方法.35. 步進(jìn)電機(jī)的和序.36. N6221的單片程序.37. LED燈的一些源碼.38. LCD液晶的應(yīng)用程序.39. 步進(jìn)電機(jī)的源代碼.40. 串口通信的程序源代碼.
標(biāo)簽: 機(jī)床 夾具 設(shè)計(jì)手冊(cè)
上傳時(shí)間: 2013-05-29
上傳用戶:eeworm
隨著電力電子裝置越加廣泛的投入使用,電能得到了更加充分的應(yīng)用,但是伴隨而來(lái)的是越來(lái)越多的非線性、沖擊性負(fù)載的投入使用,電網(wǎng)中諧波污染日益嚴(yán)重,在針對(duì)此類諧波抑制和無(wú)功補(bǔ)償裝置的研究中,電力有源濾波器APF得到了廣泛應(yīng)用. 與傳統(tǒng)無(wú)源濾波器比較,有源電力濾波器具有動(dòng)態(tài)響應(yīng)特性好,濾波特性不受系統(tǒng)阻抗的影響等優(yōu)勢(shì).而APF所采用的諧波電流檢測(cè)方法,直接決定了諧波的檢測(cè)精度和跟蹤速度,是決定諧波補(bǔ)償特性的關(guān)鍵.本論文重點(diǎn)研究了諧波電流檢測(cè)方法. 在眾多有源濾波器的諧波及無(wú)功電流檢測(cè)算法中,基于三相瞬時(shí)無(wú)功功率理論的應(yīng)用最為廣泛.應(yīng)用此理論的i<,p>-i<,q>島檢測(cè)方法計(jì)算簡(jiǎn)單,具有較好實(shí)時(shí)性,適合電流快速檢測(cè)的優(yōu)點(diǎn);但同時(shí)也存在很多局限性. 本文首先通過(guò)分析、比較總結(jié)出各類APF的優(yōu)缺點(diǎn)和適用性,系統(tǒng)地研究了有源電力濾波器的兩個(gè)關(guān)鍵技術(shù):諧波電流檢測(cè)和PWM信號(hào)發(fā)生器的控制策略;在此基礎(chǔ)上,針對(duì)在負(fù)載電流有較大突變時(shí)補(bǔ)償電路會(huì)產(chǎn)生較大畸變影響補(bǔ)償效果的問(wèn)題,以及三相電壓畸變時(shí)i<,p>-i<,q>檢測(cè)法存在的誤差等問(wèn)題,從基于DSP控制的三相四線制并聯(lián)型有源電力濾波器的結(jié)構(gòu)出發(fā)進(jìn)行優(yōu)化設(shè)計(jì),提出了一種改進(jìn)的i<,p>-i<,q>檢測(cè)法,在該檢測(cè)法中增加了平衡.APF直流側(cè)電容總電壓和上下電容電壓的閉環(huán)控制,以消除負(fù)載電流突變時(shí)產(chǎn)生的畸變;并采用一種新穎的基于低通濾波的A相正序電壓提取單元來(lái)代替原始的i<,p>-i<,q>檢測(cè)法的PLL鎖相環(huán),在三相電壓畸變情況下仍可以正確提取A相正序電壓,以精確檢測(cè)出諧波和無(wú)功電流. 最后通過(guò)MATLAB6.5對(duì)系統(tǒng)進(jìn)行了仿真驗(yàn)證,仿真結(jié)果表明該算法能有效保證檢測(cè)效果的實(shí)時(shí)性和精確性,證明了該算法的可行性.
標(biāo)簽: 有源電力濾波器 無(wú)功補(bǔ)償 控制
上傳時(shí)間: 2013-04-24
上傳用戶:jackgao
近年來(lái),以電池作為電源的微電子產(chǎn)品得到廣泛使用,因而迫切要求采用低電源電壓的模擬電路來(lái)降低功耗。目前低電壓、低功耗的模擬電路設(shè)計(jì)技術(shù)正成為微電子行業(yè)研究的熱點(diǎn)之一。 在模擬集成電路中,運(yùn)算放大器是最基本的電路,所以設(shè)計(jì)低電壓、低功耗的運(yùn)算放大器非常必要。在實(shí)現(xiàn)低電壓、低功耗設(shè)計(jì)的過(guò)程中,必須考慮電路的主要性能指標(biāo)。由于電源電壓的降低會(huì)影響電路的性能,所以只實(shí)現(xiàn)低壓、低功耗的目標(biāo)而不實(shí)現(xiàn)優(yōu)良的性能(如高速)是不大妥當(dāng)?shù)摹?論文對(duì)國(guó)內(nèi)外的低電壓、低功耗模擬電路的設(shè)計(jì)方法做了廣泛的調(diào)查研究,分析了這些方法的工作原理和各自的優(yōu)缺點(diǎn),在吸收這些成果的基礎(chǔ)上設(shè)計(jì)了一個(gè)3.3 V低功耗、高速、軌對(duì)軌的CMOS/BiCMOS運(yùn)算放大器。在設(shè)計(jì)輸入級(jí)時(shí),選擇了兩級(jí)直接共源一共柵輸入級(jí)結(jié)構(gòu);為穩(wěn)定運(yùn)放輸出共模電壓,設(shè)計(jì)了共模負(fù)反饋電路,并進(jìn)行了共模回路補(bǔ)償;在偏置電路設(shè)計(jì)中,電流鏡負(fù)載并不采用傳統(tǒng)的標(biāo)準(zhǔn)共源-共柵結(jié)構(gòu),而是采用適合在低壓工況下的低壓、寬擺幅共源-共柵結(jié)構(gòu);為了提高效率,在設(shè)計(jì)時(shí)采用了推挽共源極放大器作為輸出級(jí),輸出電壓擺幅基本上達(dá)到了軌對(duì)軌;并采用帶有調(diào)零電阻的密勒補(bǔ)償技術(shù)對(duì)運(yùn)放進(jìn)行頻率補(bǔ)償。 采用標(biāo)準(zhǔn)的上華科技CSMC 0.6μpm CMOS工藝參數(shù),對(duì)整個(gè)運(yùn)放電路進(jìn)行了設(shè)計(jì),并通過(guò)了HSPICE軟件進(jìn)行了仿真。結(jié)果表明,當(dāng)接有5 pF負(fù)載電容和20 kΩ負(fù)載電阻時(shí),所設(shè)計(jì)的CMOS運(yùn)放的靜態(tài)功耗只有9.6 mW,時(shí)延為16.8ns,開(kāi)環(huán)增益、單位增益帶寬和相位裕度分別達(dá)到82.78 dB,52.8 MHz和76°,而所設(shè)計(jì)的BiCMOS運(yùn)放的靜態(tài)功耗達(dá)到10.2 mW,時(shí)延為12.7 ns,開(kāi)環(huán)增益、單位增益帶寬和相位裕度分別為83.3 dB、75 MHz以及63°,各項(xiàng)技術(shù)指標(biāo)都達(dá)到了設(shè)計(jì)要求。
標(biāo)簽: CMOSBiCMOS 低壓 低功耗
上傳時(shí)間: 2013-06-29
上傳用戶:saharawalker
Scaler是平板顯示器件(FPD,F(xiàn)lat Panel Display)中的重要組成部分,它將輸入源圖像信號(hào)轉(zhuǎn)換成與顯示屏固定分辨率一致的信號(hào),并控制其顯示在顯示屏上。本文在研究圖像縮放算法和scaler在FPD中工作過(guò)程的基礎(chǔ)上,采用自上而下(Top-down)的設(shè)計(jì)方法,給出了scaler的設(shè)計(jì)及FPGA驗(yàn)證。該scaler支持不同分辨率圖像的縮放,且縮放模式可調(diào),也可以以IP core的形式應(yīng)用于相關(guān)圖像處理芯片中。 圖像縮放內(nèi)核是scaler的核心部分,它是scaler中的主要運(yùn)算單元,完成圖像縮放的基本功能,它所采用的核心算法以及所使用的結(jié)構(gòu)設(shè)計(jì)決定著縮放性能的優(yōu)劣,也是控制芯片成本的關(guān)鍵。因此,本文從縮放內(nèi)核的結(jié)構(gòu)入手,對(duì)scaler的總體結(jié)構(gòu)進(jìn)行了設(shè)計(jì);通過(guò)對(duì)圖像縮放中常用算法的深入研究提出了一種新的優(yōu)化算法——矩形窗縮放算法,并對(duì)其計(jì)算進(jìn)行分析和簡(jiǎn)化,降低了計(jì)算的復(fù)雜度。FPGA設(shè)計(jì)中,采用列縮放與行縮放分開(kāi)處理的結(jié)構(gòu),使用雙口RAM作為兩次縮放間的數(shù)據(jù)緩沖區(qū)。使用這種結(jié)構(gòu)的優(yōu)勢(shì)在于:行列縮放可以同時(shí)進(jìn)行,數(shù)據(jù)處理的可靠性高、速度快:內(nèi)核結(jié)構(gòu)簡(jiǎn)單明了,數(shù)據(jù)緩沖區(qū)大小合適,便于設(shè)計(jì)。此外,本文還介紹了其他輔助模塊的設(shè)計(jì),包括DVI接口信號(hào)處理模塊、縮放參數(shù)計(jì)算與控制模塊以及輸出信號(hào)檢測(cè)與時(shí)序?yàn)V波模塊。 本設(shè)計(jì)使用Verilog HDL對(duì)各模塊進(jìn)行了RTL級(jí)描述,并使用Quartus II7.2進(jìn)行了邏輯仿真,最后使用Altera公司的FPGA芯片來(lái)進(jìn)行驗(yàn)證。通過(guò)邏輯驗(yàn)證和系統(tǒng)仿真,證明該scaler的設(shè)計(jì)達(dá)到了預(yù)期的目標(biāo)。對(duì)于不同分辨率的圖像,均可以在顯示屏上得到穩(wěn)定的顯示。
上傳時(shí)間: 2013-05-30
上傳用戶:xiaowei314
運(yùn)放外接元器件等效電路分析
上傳時(shí)間: 2013-11-18
上傳用戶:playboys0
產(chǎn)品概要: 3GHz射頻信號(hào)源模塊GR6710是軟件程控的虛擬儀器模塊,可以通過(guò)測(cè)控軟件產(chǎn)生9kHz到3GHz的射頻信號(hào)源和AM/FM/CW調(diào)制輸出,具有CPCI、PXI、SPI、RS232、RS485和自定義IO接口。 產(chǎn)品描述: 3GHz射頻信號(hào)源模塊GR6710是軟件程控的虛擬儀器模塊,可以通過(guò)測(cè)控軟件產(chǎn)生9kHz到3GHz的射頻信號(hào)源和AM/FM/CW調(diào)制輸出,還可以通過(guò)IQ選件實(shí)現(xiàn)其它任意調(diào)制輸出。GR6710既可程控發(fā)生點(diǎn)頻信號(hào)和掃頻信號(hào),也支持內(nèi)部調(diào)制和外部調(diào)制。GR6710可安裝于3U/6U背板上工作,也可以獨(dú)立供電工作,使用靈活。該模塊可用于通信測(cè)試、校準(zhǔn)信號(hào)源。 技術(shù)指標(biāo) 頻率特性 頻率范圍:9kHz~3GHz,500KHz以下指標(biāo)不保證 頻率分辨率:3Hz,1Hz(載頻<10MHz時(shí)) 頻率穩(wěn)定度:晶振保證 電平特性 電平范圍:-110dBm~+10dBm 電平分辨率:0.5dB 電平準(zhǔn)確度:≤±2.5dB@POWER<-90dBm,≤±1.5dB@POWER>-90dBm 輸出關(guān)斷功能 頻譜純度 諧波:9KHz~200MHz≥20dBc,200MHz~3GHz≥30dBc 非諧波:≤80dBc典型值(偏移10kHz,載頻<1GHz),≥68dBc(偏移10kHz,其它載頻), 鎖相環(huán)小數(shù)分頻雜散≥64dBc(偏移10kHz) SSB相噪: ≤-98dBc/Hz 偏移20kHz(500MHz) ≤-102dBc/Hz 偏移20kHz(1GHz) ≤-90dBc/Hz 偏移20kHz(>1GHz) 調(diào)制輸出:調(diào)幅AM、調(diào)頻FM、脈沖CW,其它調(diào)制輸出可以通過(guò)IQ選件實(shí)現(xiàn) 調(diào)制源:內(nèi)、外 參考時(shí)鐘輸入和輸出:10MHz,14dBm 控制接口:CPCI、PXI、SPI、RS232、RS485、自定義GPIO 射頻和時(shí)鐘連接器:SMA-K 電源接口:背板供電、獨(dú)立供電 可選 電源及其功耗:+5V DC、±12V DC(紋波≤2%輸出電壓),≤38W 結(jié)構(gòu)尺寸:3U高度4槽寬度(100mm×160mm×82mm,不含連接器部分) 工作環(huán)境:商業(yè)級(jí)溫度和工業(yè)級(jí)溫度 可選,振動(dòng)、沖擊、可靠性、MTBF 測(cè)控軟件功能:射頻信號(hào)發(fā)生、調(diào)制信號(hào)輸出、跳頻/掃頻信號(hào)發(fā)生、支持WindowsXP系統(tǒng) 成功案例: 通信綜測(cè)儀器內(nèi)部的信號(hào)源模塊 無(wú)線電監(jiān)測(cè)設(shè)備內(nèi)部的信號(hào)校準(zhǔn)模塊 無(wú)線電通信測(cè)試儀器的調(diào)制信號(hào)發(fā)生
標(biāo)簽: 3GHz 6710 GR 射頻信號(hào)源
上傳時(shí)間: 2013-11-13
上傳用戶:s363994250
基于0.25gm PHEMT工藝,給出了兩個(gè)高增益K 波段低噪聲放大器.放大器設(shè)計(jì)中采用了三級(jí)級(jí)聯(lián)增加?xùn)艑挼碾娐方Y(jié)構(gòu),通過(guò)前級(jí)源極反饋電感的恰當(dāng)選取獲得較高的增益和較低的噪聲;采用直流偏置上加阻容網(wǎng)絡(luò),用來(lái)消除低頻增益和振蕩;三級(jí)電路通過(guò)電阻共用一組正負(fù)電源,使用方便,且電路性能較好,輸入輸出駐波比小于2.0;功率增益達(dá)24dB;噪聲系數(shù)小于3.5dB.兩個(gè)放大器都有較高的動(dòng)態(tài)范圍和較小的面積,放大器ldB壓縮點(diǎn)輸出功率大于15dBm;芯片尺寸為1mm×2mm×0.1mm.該放大器可以應(yīng)用在24GHz汽車?yán)走_(dá)前端和26.5GHz本地多點(diǎn)通信系統(tǒng)中.
上傳時(shí)間: 2014-12-23
上傳用戶:masochism
PCB 布線原則連線精簡(jiǎn)原則連線要精簡(jiǎn),盡可能短,盡量少拐彎,力求線條簡(jiǎn)單明了,特別是在高頻回路中,當(dāng)然為了達(dá)到阻抗匹配而需要進(jìn)行特殊延長(zhǎng)的線就例外了,例如蛇行走線等。安全載流原則銅線的寬度應(yīng)以自己所能承載的電流為基礎(chǔ)進(jìn)行設(shè)計(jì),銅線的載流能力取決于以下因素:線寬、線厚(銅鉑厚度)、允許溫升等,下表給出了銅導(dǎo)線的寬度和導(dǎo)線面積以及導(dǎo)電電流的關(guān)系(軍品標(biāo)準(zhǔn)),可以根據(jù)這個(gè)基本的關(guān)系對(duì)導(dǎo)線寬度進(jìn)行適當(dāng)?shù)目紤]。印制導(dǎo)線最大允許工作電流(導(dǎo)線厚50um,允許溫升10℃)導(dǎo)線寬度(Mil) 導(dǎo)線電流(A) 其中:K 為修正系數(shù),一般覆銅線在內(nèi)層時(shí)取0.024,在外層時(shí)取0.048;T 為最大溫升,單位為℃;A 為覆銅線的截面積,單位為mil(不是mm,注意);I 為允許的最大電流,單位是A。電磁抗干擾原則電磁抗干擾原則涉及的知識(shí)點(diǎn)比較多,例如銅膜線的拐彎處應(yīng)為圓角或斜角(因?yàn)楦哳l時(shí)直角或者尖角的拐彎會(huì)影響電氣性能)雙面板兩面的導(dǎo)線應(yīng)互相垂直、斜交或者彎曲走線,盡量避免平行走線,減小寄生耦合等。一、 通常一個(gè)電子系統(tǒng)中有各種不同的地線,如數(shù)字地、邏輯地、系統(tǒng)地、機(jī)殼地等,地線的設(shè)計(jì)原則如下:1、 正確的單點(diǎn)和多點(diǎn)接地在低頻電路中,信號(hào)的工作頻率小于1MHZ,它的布線和器件間的電感影響較小,而接地電路形成的環(huán)流對(duì)干擾影響較大,因而應(yīng)采用一點(diǎn)接地。當(dāng)信號(hào)工作頻率大于10MHZ 時(shí),如果采用一點(diǎn)接地,其地線的長(zhǎng)度不應(yīng)超過(guò)波長(zhǎng)的1/20,否則應(yīng)采用多點(diǎn)接地法。2、 數(shù)字地與模擬地分開(kāi)若線路板上既有邏輯電路又有線性電路,應(yīng)盡量使它們分開(kāi)。一般數(shù)字電路的抗干擾能力比較強(qiáng),例如TTL 電路的噪聲容限為0.4~0.6V,CMOS 電路的噪聲容限為電源電壓的0.3~0.45 倍,而模擬電路只要有很小的噪聲就足以使其工作不正常,所以這兩類電路應(yīng)該分開(kāi)布局布線。3、 接地線應(yīng)盡量加粗若接地線用很細(xì)的線條,則接地電位會(huì)隨電流的變化而變化,使抗噪性能降低。因此應(yīng)將地線加粗,使它能通過(guò)三倍于印制板上的允許電流。如有可能,接地線應(yīng)在2~3mm 以上。4、 接地線構(gòu)成閉環(huán)路只由數(shù)字電路組成的印制板,其接地電路布成環(huán)路大多能提高抗噪聲能力。因?yàn)榄h(huán)形地線可以減小接地電阻,從而減小接地電位差。二、 配置退藕電容PCB 設(shè)計(jì)的常規(guī)做法之一是在印刷板的各個(gè)關(guān)鍵部位配置適當(dāng)?shù)耐伺弘娙荩伺弘娙莸囊话闩渲迷瓌t是:?電電源的輸入端跨½10~100uf的的電解電容器,如果印制電路板的位置允許,采Ó100uf以以上的電解電容器抗干擾效果會(huì)更好¡���?原原則上每個(gè)集成電路芯片都應(yīng)布置一¸0.01uf~`0.1uf的的瓷片電容,如遇印制板空隙不夠,可Ã4~8個(gè)個(gè)芯片布置一¸1~10uf的的鉭電容(最好不用電解電容,電解電容是兩層薄膜卷起來(lái)的,這種卷起來(lái)的結(jié)構(gòu)在高頻時(shí)表現(xiàn)為電感,最好使用鉭電容或聚碳酸醞電容)。���?對(duì)對(duì)于抗噪能力弱、關(guān)斷時(shí)電源變化大的器件,ÈRA、¡ROM存存儲(chǔ)器件,應(yīng)在芯片的電源線和地線之間直接接入退藕電容¡���?電電容引線不能太長(zhǎng),尤其是高頻旁路電容不能有引線¡三¡過(guò)過(guò)孔設(shè)¼在高ËPCB設(shè)設(shè)計(jì)中,看似簡(jiǎn)單的過(guò)孔也往往會(huì)給電路的設(shè)計(jì)帶來(lái)很大的負(fù)面效應(yīng),為了減小過(guò)孔的寄生效應(yīng)帶來(lái)的不利影響,在設(shè)計(jì)中可以盡量做到£���?從從成本和信號(hào)質(zhì)量?jī)煞矫鎭?lái)考慮,選擇合理尺寸的過(guò)孔大小。例如¶6- 10層層的內(nèi)存模¿PCB設(shè)設(shè)計(jì)來(lái)說(shuō),選Ó10/20mi((鉆¿焊焊盤)的過(guò)孔較好,對(duì)于一些高密度的小尺寸的板子,也可以嘗試使Ó8/18Mil的的過(guò)孔。在目前技術(shù)條件下,很難使用更小尺寸的過(guò)孔了(當(dāng)孔的深度超過(guò)鉆孔直徑µ6倍倍時(shí),就無(wú)法保證孔壁能均勻鍍銅);對(duì)于電源或地線的過(guò)孔則可以考慮使用較大尺寸,以減小阻抗¡���?使使用較薄µPCB板板有利于減小過(guò)孔的兩種寄生參數(shù)¡���? PCB板板上的信號(hào)走線盡量不換層,即盡量不要使用不必要的過(guò)孔¡���?電電源和地的管腳要就近打過(guò)孔,過(guò)孔和管腳之間的引線越短越好¡���?在在信號(hào)換層的過(guò)孔附近放置一些接地的過(guò)孔,以便為信號(hào)提供最近的回路。甚至可以ÔPCB板板上大量放置一些多余的接地過(guò)孔¡四¡降降低噪聲與電磁干擾的一些經(jīng)Ñ?能能用低速芯片就不用高速的,高速芯片用在關(guān)鍵地方¡?可可用串一個(gè)電阻的方法,降低控制電路上下沿跳變速率¡?盡盡量為繼電器等提供某種形式的阻尼,ÈRC設(shè)設(shè)置電流阻尼¡?使使用滿足系統(tǒng)要求的最低頻率時(shí)鐘¡?時(shí)時(shí)鐘應(yīng)盡量靠近到用該時(shí)鐘的器件,石英晶體振蕩器的外殼要接地¡?用用地線將時(shí)鐘區(qū)圈起來(lái),時(shí)鐘線盡量短¡?石石英晶體下面以及對(duì)噪聲敏感的器件下面不要走線¡?時(shí)時(shí)鐘、總線、片選信號(hào)要遠(yuǎn)ÀI/O線線和接插件¡?時(shí)時(shí)鐘線垂直ÓI/O線線比平行ÓI/O線線干擾小¡? I/O驅(qū)驅(qū)動(dòng)電路盡量靠½PCB板板邊,讓其盡快離¿PC。。對(duì)進(jìn)ÈPCB的的信號(hào)要加濾波,從高噪聲區(qū)來(lái)的信號(hào)也要加濾波,同時(shí)用串終端電阻的辦法,減小信號(hào)反射¡? MCU無(wú)無(wú)用端要接高,或接地,或定義成輸出端,集成電路上該接電源、地的端都要接,不要懸空¡?閑閑置不用的門電路輸入端不要懸空,閑置不用的運(yùn)放正輸入端接地,負(fù)輸入端接輸出端¡?印印制板盡量使Ó45折折線而不Ó90折折線布線,以減小高頻信號(hào)對(duì)外的發(fā)射與耦合¡?印印制板按頻率和電流開(kāi)關(guān)特性分區(qū),噪聲元件與非噪聲元件呀距離再遠(yuǎn)一些¡?單單面板和雙面板用單點(diǎn)接電源和單點(diǎn)接地、電源線、地線盡量粗¡?模模擬電壓輸入線、參考電壓端要盡量遠(yuǎn)離數(shù)字電路信號(hào)線,特別是時(shí)鐘¡?對(duì)¶A/D類類器件,數(shù)字部分與模擬部分不要交叉¡?元元件引腳盡量短,去藕電容引腳盡量短¡?關(guān)關(guān)鍵的線要盡量粗,并在兩邊加上保護(hù)地,高速線要短要直¡?對(duì)對(duì)噪聲敏感的線不要與大電流,高速開(kāi)關(guān)線并行¡?弱弱信號(hào)電路,低頻電路周圍不要形成電流環(huán)路¡?任任何信號(hào)都不要形成環(huán)路,如不可避免,讓環(huán)路區(qū)盡量小¡?每每個(gè)集成電路有一個(gè)去藕電容。每個(gè)電解電容邊上都要加一個(gè)小的高頻旁路電容¡?用用大容量的鉭電容或聚酷電容而不用電解電容做電路充放電儲(chǔ)能電容,使用管狀電容時(shí),外殼要接地¡?對(duì)對(duì)干擾十分敏感的信號(hào)線要設(shè)置包地,可以有效地抑制串?dāng)_¡?信信號(hào)在印刷板上傳輸,其延遲時(shí)間不應(yīng)大于所有器件的標(biāo)稱延遲時(shí)間¡環(huán)境效應(yīng)原Ô要注意所應(yīng)用的環(huán)境,例如在一個(gè)振動(dòng)或者其他容易使板子變形的環(huán)境中采用過(guò)細(xì)的銅膜導(dǎo)線很容易起皮拉斷等¡安全工作原Ô要保證安全工作,例如要保證兩線最小間距要承受所加電壓峰值,高壓線應(yīng)圓滑,不得有尖銳的倒角,否則容易造成板路擊穿等。組裝方便、規(guī)范原則走線設(shè)計(jì)要考慮組裝是否方便,例如印制板上有大面積地線和電源線區(qū)時(shí)(面積超¹500平平方毫米),應(yīng)局部開(kāi)窗口以方便腐蝕等。此外還要考慮組裝規(guī)范設(shè)計(jì),例如元件的焊接點(diǎn)用焊盤來(lái)表示,這些焊盤(包括過(guò)孔)均會(huì)自動(dòng)不上阻焊油,但是如用填充塊當(dāng)表貼焊盤或用線段當(dāng)金手指插頭,而又不做特別處理,(在阻焊層畫出無(wú)阻焊油的區(qū)域),阻焊油將掩蓋這些焊盤和金手指,容易造成誤解性錯(cuò)誤£SMD器器件的引腳與大面積覆銅連接時(shí),要進(jìn)行熱隔離處理,一般是做一¸Track到到銅箔,以防止受熱不均造成的應(yīng)力集Ö而導(dǎo)致虛焊£PCB上上如果有¦12或或方Ð12mm以以上的過(guò)孔時(shí),必須做一個(gè)孔蓋,以防止焊錫流出等。經(jīng)濟(jì)原則遵循該原則要求設(shè)計(jì)者要對(duì)加工,組裝的工藝有足夠的認(rèn)識(shí)和了解,例È5mil的的線做腐蝕要±8mil難難,所以價(jià)格要高,過(guò)孔越小越貴等熱效應(yīng)原則在印制板設(shè)計(jì)時(shí)可考慮用以下幾種方法:均勻分布熱負(fù)載、給零件裝散熱器,局部或全局強(qiáng)迫風(fēng)冷。從有利于散熱的角度出發(fā),印制板最好是直立安裝,板與板的距離一般不應(yīng)小Ó2c,,而且器件在印制板上的排列方式應(yīng)遵循一定的規(guī)則£同一印制板上的器件應(yīng)盡可能按其發(fā)熱量大小及散熱程度分區(qū)排列,發(fā)熱量小或耐熱性差的器件(如小信號(hào)晶體管、小規(guī)模集³電路、電解電容等)放在冷卻氣流的最上(入口處),發(fā)熱量大或耐熱性好的器件(如功率晶體管、大規(guī)模集成電路等)放在冷卻Æ流最下。在水平方向上,大功率器件盡量靠近印刷板的邊沿布置,以便縮短傳熱路徑;在垂直方向上,大功率器件盡量靠近印刷板上方布置£以便減少這些器件在工作時(shí)對(duì)其他器件溫度的影響。對(duì)溫度比較敏感的器件最好安置在溫度最低的區(qū)域(如設(shè)備的µ部),千萬(wàn)不要將它放在發(fā)熱器件的正上方,多個(gè)器件最好是在水平面上交錯(cuò)布局¡設(shè)備內(nèi)印制板的散熱主要依靠空氣流動(dòng),所以在設(shè)計(jì)時(shí)要研究空氣流動(dòng)的路徑,合理配置器件或印制電路板。采用合理的器件排列方式,可以有效地降低印制電路的溫升。此外通過(guò)降額使用,做等溫處理等方法也是熱設(shè)計(jì)中經(jīng)常使用的手段¡
上傳時(shí)間: 2013-11-24
上傳用戶:氣溫達(dá)上千萬(wàn)的
計(jì)一種基于Howland電流源電路的精密壓控電流源,論述了該精密壓控電流源的原理。該電路以V/I轉(zhuǎn)換電路作為核心,Howland電流源做為誤差補(bǔ)償電路,進(jìn)一步提高了電流源的精度,使絕對(duì)誤差仿真值達(dá)到nA級(jí),實(shí)際電路測(cè)量值絕對(duì)誤差達(dá)到?滋A級(jí),得到高精度的壓控電流源。仿真和實(shí)驗(yàn)測(cè)試均證明該方案是可行的。
上傳時(shí)間: 2014-12-24
上傳用戶:sklzzy
介紹了一種在大功率運(yùn)放()PA549基礎(chǔ)上的數(shù)控精密恒流源設(shè)計(jì)方法。該方法采用閉環(huán)控制,大功率運(yùn)放提高了輸出電流,同時(shí)具有過(guò)溫、電流過(guò)載保護(hù)功能,輸出電流精度達(dá)到0.05000.
上傳時(shí)間: 2013-11-18
上傳用戶:x18010875091
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1