本文介紹了單片K型熱電偶放大與數(shù)字轉(zhuǎn)換器MAX6675的使用方法。
標(biāo)簽: 熱電偶 放大 數(shù)字轉(zhuǎn)換器
上傳時(shí)間: 2013-05-21
上傳用戶:wxhwjf
max6675溫度采集代碼,本代碼使用了6個(gè)IO口,同時(shí)讀入4路溫度。max6675使用的是K型熱電偶,使用十分方便。
標(biāo)簽: 6675 max C代碼
上傳時(shí)間: 2013-08-06
上傳用戶:rocwangdp
《深入理解Android:卷I》,講述android開(kāi)發(fā)中的要點(diǎn),免分分享個(gè)大家!
標(biāo)簽: Android
上傳時(shí)間: 2013-04-24
上傳用戶:diamondsGQ
用于FPGA的N+0.5分頻代碼,可以用來(lái)進(jìn)行非整數(shù)分頻!
標(biāo)簽: FPGA 0.5 分頻 代碼
上傳用戶:weixiao99
文章介紹了系統(tǒng)的硬件電路原理與具體實(shí)現(xiàn)方法,其中主要包括載波恢\r\n復(fù)電路,PN 碼捕獲電路和跟蹤電路,并針對(duì)Xilinx 公司FPGA 的特點(diǎn),對(duì)各電\r\n路的實(shí)現(xiàn)進(jìn)行優(yōu)化設(shè)計(jì),在不影響系統(tǒng)穩(wěn)定性和精度的前提下,減少硬件資源\r\n消耗,提高硬件利用率。設(shè)計(jì)利用Verilog 硬件描述語(yǔ)言完成,通過(guò)后仿真驗(yàn)證\r\n電路正確性,并給出綜合結(jié)果。
標(biāo)簽: Xilinx FPGA 硬件 電路原理
上傳時(shí)間: 2013-08-09
上傳用戶:qiaoyue
項(xiàng)目的研究?jī)?nèi)容是對(duì)硅微諧振式加速度計(jì)的數(shù)據(jù)采集電路開(kāi)展研究工作。硅微諧振式加速度計(jì)敏感結(jié)構(gòu)輸出的是兩路差分的頻率信號(hào),因此硅微諧振式加速度計(jì)數(shù)據(jù)采集電路完成的主要任務(wù)是測(cè)出兩路頻率信號(hào)的差值。測(cè)量要求是:實(shí)現(xiàn)10ms內(nèi)對(duì)中心諧振頻率為20kHz、標(biāo)度因數(shù)為100Hz/g、量程為±50g、分辨率為1mg的硅微諧振式加速度計(jì)輸出的頻率信號(hào)的測(cè)量,等效測(cè)量誤差為±1mg。電路的控制核心為單片機(jī),具有串行接口以便將測(cè)量結(jié)果傳送給PC機(jī)從而分析、保存測(cè)量結(jié)果。\\r\\n按研究?jī)?nèi)容設(shè)計(jì)了軟硬件。軟件采用多周期同步法
標(biāo)簽: 硅微 加速度計(jì) 數(shù)據(jù)采集電路 諧振式
上傳時(shí)間: 2013-08-11
上傳用戶:csgcd001
采用FPGA通過(guò)BT_656接口實(shí)現(xiàn)傳輸4路視頻流的方法
標(biāo)簽: FPGA 656 BT 接口
上傳時(shí)間: 2013-08-12
上傳用戶:壞壞的華仔
采用Altera公司的FPGA芯片,在MAX+plus II軟件平臺(tái)上實(shí)現(xiàn)多路HDLC電路
標(biāo)簽: Altera FPGA HDLC plus
上傳時(shí)間: 2013-08-16
上傳用戶:ommshaggar
:針對(duì)現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)芯片的特點(diǎn),研究FPGA中雙向端口I/O的設(shè)計(jì),同時(shí)給出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設(shè)計(jì)方法,選用Xilinx的Spartan2E芯片設(shè)計(jì)一個(gè)多通道圖像信號(hào)處理系統(tǒng)。
標(biāo)簽: FPGA 雙向端口
上傳時(shí)間: 2013-08-17
上傳用戶:xiaoyunyun
一個(gè)關(guān)于4CAN卡的硬件程序,用VHDL編寫(xiě).就是4路CAN總線
標(biāo)簽: VHDL CAN 硬件 程序
上傳時(shí)間: 2013-08-20
上傳用戶:jiiszha
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1