數(shù)字超聲診斷設(shè)備在臨床診斷中應(yīng)用十分廣泛,研制全數(shù)字化的醫(yī)療儀器已成為趨勢(shì)。盡管很多超聲成像儀器設(shè)計(jì)制造中使用了數(shù)字化技術(shù),但是我們可以說(shuō)現(xiàn)代VLSI 和EDA 技術(shù)在其中并沒(méi)有得到充分有效的應(yīng)用。隨著現(xiàn)代電子信息技術(shù)的發(fā)展,PLD 在很多與B 型超聲成像或多普勒超聲成像有關(guān)的領(lǐng)域都得到了較好的應(yīng)用,例如數(shù)字通信和相控雷達(dá)領(lǐng)域。 在研究現(xiàn)代超聲成像原理的基礎(chǔ)上,我們首先介紹了常見(jiàn)的數(shù)字超聲成像儀器的基本結(jié)構(gòu)和模塊功能,同時(shí)也介紹了現(xiàn)代FPGA 和EDA 技術(shù)。隨后我們?cè)敿?xì)分析討論了B 超中,全數(shù)字化波束合成器的關(guān)鍵技術(shù)和實(shí)現(xiàn)手段。我們?cè)O(shè)計(jì)實(shí)現(xiàn)了片內(nèi)高速異步FIFO 以降低采樣率,仿真結(jié)果表明資源使用合理且訪問(wèn)時(shí)間很小。正交檢波方法既能給出灰度超聲成像所需要的回波的幅值信息,也能給出多普勒超聲成像所需要的回波的相移信息。我們?cè)O(shè)計(jì)實(shí)現(xiàn)了基于直接數(shù)字頻率合成原理的數(shù)控振蕩器,能夠給出一對(duì)幅值和相位較平衡的正交信號(hào),且在FPGA 片內(nèi)實(shí)現(xiàn)方案簡(jiǎn)單廉價(jià)。數(shù)控振蕩器輸出波形的頻率可動(dòng)態(tài)控制且精度較高,對(duì)于隨著超聲在人體組織深度上的穿透衰減,導(dǎo)致回波中心頻率下移的聲學(xué)物理現(xiàn)象,可視作將回波接收機(jī)的中心頻率同步動(dòng)態(tài)變化進(jìn)行補(bǔ)償。 還設(shè)計(jì)實(shí)現(xiàn)了B 型數(shù)字超聲診斷儀前端發(fā)射波束聚焦和掃描控制子系統(tǒng)。在單片F(xiàn)PGA 芯片內(nèi)部設(shè)計(jì)實(shí)現(xiàn)了聚焦延時(shí)、脈寬和重復(fù)頻率可動(dòng)態(tài)控制的發(fā)射驅(qū)動(dòng)脈沖產(chǎn)生器、線掃控制、探頭激勵(lì)控制、功能碼存儲(chǔ)等功能模塊,功能仿真和時(shí)序分析結(jié)果表明該子系統(tǒng)為設(shè)計(jì)實(shí)現(xiàn)高速度、高精度、高集成度的全數(shù)字化超聲診斷設(shè)備打下了良好的基礎(chǔ),將加快其研發(fā)和制造進(jìn)程,為生物醫(yī)學(xué)電子、醫(yī)療設(shè)備和超聲診斷等方面帶來(lái)新思路。
標(biāo)簽: FPGA 全數(shù)字 中的應(yīng)用 超聲診斷儀
上傳時(shí)間: 2013-06-18
上傳用戶:hfmm633
目前國(guó)內(nèi)井下水泵電機(jī)多數(shù)采用傳統(tǒng)的人工進(jìn)行控制,即人工加繼電器進(jìn)行控制的方法。這種方法控制線路復(fù)雜,設(shè)備運(yùn)行的自動(dòng)化程度低,可靠性差,工人勞動(dòng)強(qiáng)度大,應(yīng)急能力差等缺點(diǎn)。針對(duì)當(dāng)前國(guó)家對(duì)煤礦企業(yè)安全生產(chǎn)要求的不斷提高和企業(yè)自身發(fā)展所遇到的實(shí)際問(wèn)題,研制了基于ARM的煤礦井下水泵電機(jī)網(wǎng)絡(luò)監(jiān)控系統(tǒng),不僅可以完成水位檢測(cè)、軸溫檢測(cè)、流量檢測(cè)、水泵起動(dòng)、停止及其過(guò)程控制,而且還可以進(jìn)行數(shù)據(jù)傳輸、處理等工作。它具有以下特點(diǎn):水位實(shí)時(shí)在線檢測(cè)與顯示;水泵啟動(dòng)與停止控制;多臺(tái)水泵實(shí)時(shí)“輪班工作制”;根據(jù)涌水量大小和用電“避峰就谷”原則,控制投入運(yùn)行的水泵臺(tái)數(shù);與監(jiān)控中心聯(lián)網(wǎng),實(shí)行集中控制。 本文所設(shè)計(jì)的監(jiān)控系統(tǒng)由監(jiān)控中心、監(jiān)控終端和遠(yuǎn)程訪問(wèn)三部分組成,分別介紹了監(jiān)控系統(tǒng)的硬件設(shè)計(jì)、電機(jī)保護(hù)算法設(shè)計(jì)、系統(tǒng)通訊網(wǎng)絡(luò)的設(shè)計(jì)和監(jiān)控系統(tǒng)軟件的設(shè)計(jì)。 監(jiān)控系統(tǒng)的硬件設(shè)計(jì)主要針對(duì)監(jiān)控終端的硬件設(shè)計(jì),它采用S3C440X作為監(jiān)控終端的處理芯片。根據(jù)監(jiān)測(cè)的主要參數(shù)如水泵電機(jī)電流、電壓、水泵開(kāi)停狀態(tài)、電機(jī)溫度、井底水倉(cāng)水位、水泵出口流量的實(shí)際特點(diǎn),通過(guò)ARM芯片的快速處理運(yùn)算能力,實(shí)時(shí)計(jì)算出水泵的三相有功功率和無(wú)功功率、功率因數(shù)等參量,井底水倉(cāng)的水位和水泵出水口的流量、水泵的三相電壓和電流準(zhǔn)確值。把處理運(yùn)算的結(jié)果通過(guò)以太網(wǎng)傳到監(jiān)控中心進(jìn)行存儲(chǔ)、顯示和打印,同時(shí)監(jiān)控中心根據(jù)傳上來(lái)的結(jié)果進(jìn)行判斷,然后根據(jù)判斷的情況確定是否需要給監(jiān)控終端發(fā)送控制命令。 電機(jī)保護(hù)算法設(shè)計(jì)方面,主要針對(duì)系統(tǒng)數(shù)據(jù)采集的特點(diǎn),對(duì)相電流、相電壓進(jìn)行交流信號(hào)采樣。對(duì)采樣后的數(shù)據(jù)運(yùn)用快速傅立葉變換(FFT)進(jìn)行數(shù)值計(jì)算,獲得了高精度的測(cè)量。 系統(tǒng)通訊網(wǎng)絡(luò)的設(shè)計(jì)主要針對(duì)系統(tǒng)兩層通訊網(wǎng)絡(luò)的協(xié)議進(jìn)行分析與設(shè)計(jì)。監(jiān)控中心軟件采用基于Basic的可視化的程序設(shè)計(jì)語(yǔ)言Visual Basic6.0進(jìn)行開(kāi)發(fā)。客戶端利用計(jì)算機(jī)網(wǎng)絡(luò)技術(shù),使用B/S模式遠(yuǎn)程實(shí)現(xiàn)對(duì)系統(tǒng)運(yùn)行數(shù)據(jù)的傳輸,以便可以查詢實(shí)時(shí)數(shù)據(jù)和歷史數(shù)據(jù),實(shí)現(xiàn)資源共享。
標(biāo)簽: ARM 煤礦井下 水泵電機(jī) 網(wǎng)絡(luò)監(jiān)控系統(tǒng)
上傳時(shí)間: 2013-06-25
上傳用戶:q123321
射頻識(shí)別技術(shù)(RFID)是一種通過(guò)電磁耦合方式工作的無(wú)線識(shí)別系統(tǒng),具有保密性強(qiáng)、無(wú)接觸式信息傳遞等特點(diǎn),目前廣泛應(yīng)用于物流、公共交通、門(mén)禁控制等與人們生活密切相關(guān)的方方面面。 本論文的目的是開(kāi)發(fā)出一款讀卡終端設(shè)備,支持IS014443標(biāo)準(zhǔn)中規(guī)定的TypeA、Type B兩種類型的卡,具有高級(jí)擴(kuò)展功能,也可以在硬件基礎(chǔ)上進(jìn)行增減,以適應(yīng)不同場(chǎng)合的需要。 讀卡器設(shè)計(jì)中采用嵌入式芯片為處理核心,讀卡功能采用射頻讀卡芯片實(shí)現(xiàn)。讀卡器終端具有網(wǎng)絡(luò)接口、USB接口和觸摸屏接口。軟件上采用移植嵌入式系統(tǒng)并添加任務(wù)的模式實(shí)現(xiàn)讀卡器的各功能。通過(guò)對(duì)軟硬件的調(diào)試實(shí)現(xiàn)了RYID讀卡器原理樣機(jī)的硬件與軟件平臺(tái)構(gòu)律。
上傳時(shí)間: 2013-06-12
上傳用戶:450976175
各種封裝的常用芯片和元器件的protel集成庫(kù),方便項(xiàng)目開(kāi)發(fā)
標(biāo)簽: protel dxp 元件 集成庫(kù)
上傳時(shí)間: 2013-06-05
上傳用戶:tzl1975
傳統(tǒng)PLC使用時(shí)會(huì)出現(xiàn)一些問(wèn)題,如程序死循環(huán)、程序跑飛、需要龐大的編譯系統(tǒng)作支持和不能實(shí)現(xiàn)精確位置控制等等;而發(fā)展到OPENPLC后,這些問(wèn)題依然存在。為了更好地解決這些問(wèn)題,本文提出一種全新的可編程控制器現(xiàn)場(chǎng)集成技術(shù),用FPGA來(lái)實(shí)現(xiàn)PLC的功能,拋棄傳統(tǒng)PLC“程序”的概念,以“硬件線路”來(lái)實(shí)現(xiàn)控制功能,不論在經(jīng)濟(jì)上還是在性能上都具有更大的優(yōu)勢(shì)。 本課題在對(duì)國(guó)內(nèi)外可編程控制器,重點(diǎn)是HardPLC的開(kāi)發(fā)和應(yīng)用的進(jìn)展進(jìn)行概述和分析的基礎(chǔ)上,系統(tǒng)開(kāi)展了HardPLC組成模塊原理及其仿真模擬的研究。本研究的主要貢獻(xiàn)為: 1.對(duì)比分析了CPLD和FPGA的性能特點(diǎn),闡明了Xilinx公司FPGA芯片結(jié)構(gòu)的兩個(gè)創(chuàng)新概念,指出了其優(yōu)越性能的結(jié)構(gòu)基礎(chǔ); 2.系統(tǒng)分析了用HardPLC實(shí)現(xiàn)控制系統(tǒng)時(shí)的一些通用模塊,對(duì)每個(gè)模塊的工作原理進(jìn)行了深入的探討,用VHDL語(yǔ)言建立了每個(gè)模塊的模型,在此基礎(chǔ)上進(jìn)行了仿真、綜合,為進(jìn)一步研究可編程控制器的現(xiàn)場(chǎng)集成奠定了基礎(chǔ); 3.在仿真綜合的基礎(chǔ)上,用所建立的模型完成了特定邏輯控制系統(tǒng)的控制要求,充分展示了其實(shí)際應(yīng)用的可行性; 4.在分析Xilinx公司SPARTANII系列FPGA芯片配置模式的基礎(chǔ)上,確定了應(yīng)用于實(shí)際的基于CPLD控制的FPGA芯片SlaveParallel配置模式。 本課題研究建立的模型對(duì)于開(kāi)發(fā)具有我國(guó)自主知識(shí)產(chǎn)權(quán)的HardPLC組成IP庫(kù)具有一定的理論意義;對(duì)特定系統(tǒng)的控制實(shí)現(xiàn),充分展示了基于FPGA的可編程控制器現(xiàn)場(chǎng)集成技術(shù)可以廣泛應(yīng)用于工控領(lǐng)域,加大推廣力度和建立更多的IP庫(kù),在許多應(yīng)用場(chǎng)合可以取代傳統(tǒng)的PLC控制系統(tǒng),為工控領(lǐng)域提供高可靠、低價(jià)格、簡(jiǎn)單易操作的解決方案,這將帶來(lái)巨大的社會(huì)經(jīng)濟(jì)效益;所確定的FPGA芯片配置模式可廣泛應(yīng)用于對(duì)FPGA芯片配置數(shù)據(jù)的加載,在實(shí)踐生產(chǎn)中具有重要的實(shí)用價(jià)值。
標(biāo)簽: FPGA 可編程控制器 集成技術(shù) 應(yīng)用研究
上傳時(shí)間: 2013-05-30
上傳用戶:dtvboyy
ASIC對(duì)產(chǎn)品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對(duì)較低,運(yùn)算速度也受到限制.常規(guī)ASIC的硬件具有速度優(yōu)勢(shì)和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統(tǒng)硬件(CHW)相比,具有一定可配置特性的場(chǎng)可編程門(mén)陣列(FPGA)的出現(xiàn),使建立在可再配置硬件基礎(chǔ)上的進(jìn)化硬件(EHW)成為智能硬件電路設(shè)計(jì)的一種新方法.作為進(jìn)化算法和可編程器件技術(shù)相結(jié)合的產(chǎn)物,可重構(gòu)FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實(shí)現(xiàn)方法.論文認(rèn)為面向分類的專用類可重構(gòu)FPGA(ASR-FPGA)的研究,可使可重構(gòu)電路粒度劃分的針對(duì)性更強(qiáng)、設(shè)計(jì)更易實(shí)現(xiàn).論文研究的可重構(gòu)FPGA的BCH通訊糾錯(cuò)碼進(jìn)化電路是一類ASR-FPGA電路的具體方法,具有一定的實(shí)用價(jià)值.論文所做的工作主要包括:(1)BCH編譯碼電路的設(shè)計(jì)——求取實(shí)驗(yàn)用BCH碼的生成多項(xiàng)式和校驗(yàn)多項(xiàng)式及其相應(yīng)的矩陣并構(gòu)造實(shí)驗(yàn)用BCH碼;(2)建立基于可重構(gòu)FPGA的基核——構(gòu)造具有可重構(gòu)特性的硬件功能單元,以此作為可重構(gòu)BCH碼電路的設(shè)計(jì)基礎(chǔ);(3)構(gòu)造實(shí)現(xiàn)可重構(gòu)BCH糾錯(cuò)碼電路的方法——建立可重構(gòu)糾錯(cuò)碼硬件電路算法并進(jìn)行實(shí)驗(yàn)驗(yàn)證;(4)在可重構(gòu)糾錯(cuò)碼電路基礎(chǔ)上,構(gòu)造進(jìn)化硬件控制功能塊的結(jié)構(gòu),完成各進(jìn)化RLA控制模塊的驗(yàn)證和實(shí)現(xiàn).課題是將可重構(gòu)BCH碼的編譯碼電路的實(shí)現(xiàn)作為一類ASR-FPGA的研究目標(biāo),主要成果是根據(jù)可編程邏輯電路的特點(diǎn),選擇一種可編程樹(shù)的電路模型,并將它作為可重構(gòu)FPGA電路的基核T;通過(guò)對(duì)循環(huán)BCH糾錯(cuò)碼的構(gòu)造原理和電路結(jié)構(gòu)的研究,將基核模型擴(kuò)展為能滿足糾錯(cuò)碼電路需要的糾錯(cuò)碼基本功能單元T;以T作為再劃分的基本單元,對(duì)FPGA進(jìn)行"格式化",使T規(guī)則排列在FPGA上,通過(guò)對(duì)T的控制端的不同配置來(lái)實(shí)現(xiàn)糾錯(cuò)碼的各個(gè)功能單元;在可重構(gòu)基核的基礎(chǔ)上提出了糾錯(cuò)碼重構(gòu)電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進(jìn)化硬件描述語(yǔ)言,通過(guò)轉(zhuǎn)換為相應(yīng)的VHDL語(yǔ)言描述以實(shí)現(xiàn)硬件電路;采用RLA模型的有限狀態(tài)機(jī)FSM方式實(shí)現(xiàn)了可重構(gòu)糾錯(cuò)碼電路的EHW的各個(gè)控制功能塊.在實(shí)驗(yàn)方面,利用Xilinx FPGA開(kāi)發(fā)系統(tǒng)中的VHDL語(yǔ)言和電路圖相結(jié)合的設(shè)計(jì)方法建立了循環(huán)糾錯(cuò)碼基核單元的可重構(gòu)模型,進(jìn)行循環(huán)糾錯(cuò)BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進(jìn)行了FPGA實(shí)現(xiàn).課題在研究模型上選取的是比較基本的BCH糾錯(cuò)碼電路,立足于解決基于可重構(gòu)FPGA核的設(shè)計(jì)的基本問(wèn)題.課題的研究成果及其總結(jié)的一套ASR-FPGA進(jìn)化硬件電路的設(shè)計(jì)方法對(duì)實(shí)際的進(jìn)化硬件設(shè)計(jì)具有一定的實(shí)際指導(dǎo)意義,提出的基于專用類基核FPGA電路結(jié)構(gòu)的研究方法為新型進(jìn)化硬件的器件結(jié)構(gòu)的設(shè)計(jì)也可提供一種借鑒.
標(biāo)簽: FPGA 可重構(gòu) 通訊 糾錯(cuò)
上傳時(shí)間: 2013-07-01
上傳用戶:myworkpost
北京航空航天大學(xué)出版社,深入淺出ARM7--LPC213x214x下冊(cè),周立功等編著。本書(shū)全面介紹了以LPC213x/LPC214x兩個(gè)系列ARM芯片為硬件平臺(tái)的各種應(yīng)用開(kāi)發(fā),詳細(xì)分析了嵌入式實(shí)時(shí)操作系統(tǒng)μC/OS-II在ARM7上的移植和應(yīng)用。第101-180頁(yè)。
上傳時(shí)間: 2013-06-11
上傳用戶:tianjinfan
數(shù)字超聲診斷設(shè)備在臨床診斷中應(yīng)用十分廣泛,研制全數(shù)字化的醫(yī)療儀器已成為趨勢(shì)。盡管很多超聲成像儀器設(shè)計(jì)制造中使用了數(shù)字化技術(shù),但是我們可以說(shuō)現(xiàn)代VLSI 和EDA 技術(shù)在其中并沒(méi)有得到充分有效的應(yīng)用。隨著現(xiàn)代電子信息技術(shù)的發(fā)展,PLD 在很多與B 型超聲成像或多普勒超聲成像有關(guān)的領(lǐng)域都得到了較好的應(yīng)用,例如數(shù)字通信和相控雷達(dá)領(lǐng)域。 在研究現(xiàn)代超聲成像原理的基礎(chǔ)上,我們首先介紹了常見(jiàn)的數(shù)字超聲成像儀器的基本結(jié)構(gòu)和模塊功能,同時(shí)也介紹了現(xiàn)代FPGA 和EDA 技術(shù)。隨后我們?cè)敿?xì)分析討論了B 超中,全數(shù)字化波束合成器的關(guān)鍵技術(shù)和實(shí)現(xiàn)手段。我們?cè)O(shè)計(jì)實(shí)現(xiàn)了片內(nèi)高速異步FIFO 以降低采樣率,仿真結(jié)果表明資源使用合理且訪問(wèn)時(shí)間很小。正交檢波方法既能給出灰度超聲成像所需要的回波的幅值信息,也能給出多普勒超聲成像所需要的回波的相移信息。我們?cè)O(shè)計(jì)實(shí)現(xiàn)了基于直接數(shù)字頻率合成原理的數(shù)控振蕩器,能夠給出一對(duì)幅值和相位較平衡的正交信號(hào),且在FPGA 片內(nèi)實(shí)現(xiàn)方案簡(jiǎn)單廉價(jià)。數(shù)控振蕩器輸出波形的頻率可動(dòng)態(tài)控制且精度較高,對(duì)于隨著超聲在人體組織深度上的穿透衰減,導(dǎo)致回波中心頻率下移的聲學(xué)物理現(xiàn)象,可視作將回波接收機(jī)的中心頻率同步動(dòng)態(tài)變化進(jìn)行補(bǔ)償。 還設(shè)計(jì)實(shí)現(xiàn)了B 型數(shù)字超聲診斷儀前端發(fā)射波束聚焦和掃描控制子系統(tǒng)。在單片F(xiàn)PGA 芯片內(nèi)部設(shè)計(jì)實(shí)現(xiàn)了聚焦延時(shí)、脈寬和重復(fù)頻率可動(dòng)態(tài)控制的發(fā)射驅(qū)動(dòng)脈沖產(chǎn)生器、線掃控制、探頭激勵(lì)控制、功能碼存儲(chǔ)等功能模塊,功能仿真和時(shí)序分析結(jié)果表明該子系統(tǒng)為設(shè)計(jì)實(shí)現(xiàn)高速度、高精度、高集成度的全數(shù)字化超聲診斷設(shè)備打下了良好的基礎(chǔ),將加快其研發(fā)和制造進(jìn)程,為生物醫(yī)學(xué)電子、醫(yī)療設(shè)備和超聲診斷等方面帶來(lái)新思路。
標(biāo)簽: 全數(shù)字 中的應(yīng)用 超聲診斷儀
上傳時(shí)間: 2013-05-30
上傳用戶:tonyshao
·內(nèi)容簡(jiǎn)介本書(shū)由淺入深、全面系統(tǒng)地介紹了DSP芯片的基本原理、開(kāi)發(fā)和應(yīng)用。首先介紹了目前廣泛應(yīng)用的DSP芯片的基本結(jié)構(gòu)和特征,以及定點(diǎn)和浮點(diǎn)DSP處理中的一些關(guān)鍵問(wèn)題;其次介紹了目前應(yīng)用最廣的TI DSP芯片中的TMS320C5000系列及其硬件結(jié)構(gòu)、匯編指令和尋址方式;然后介紹了基于C和匯編語(yǔ)言的開(kāi)發(fā)方法、芯片的開(kāi)發(fā)工具及使用,重點(diǎn)介紹了CCS集成開(kāi)發(fā)環(huán)境:較為詳細(xì)地介紹了DSP系統(tǒng)的軟硬件設(shè)計(jì)方
上傳時(shí)間: 2013-04-24
上傳用戶:阿四AIR
EAGLE是一款多媒體處理器。EAGLE集成了帶有DSP特性的32位EISC CPU處理器、H.264解碼器、JPEG解碼器、2D圖像引擎、聲音混音器、具有OSD功能的CRT控制器、視頻編碼器、視頻解碼接口模塊、USB主/從和通用I/O外設(shè)接口。視頻芯片和聲音芯片的集成使得基于EAGLE的系統(tǒng)開(kāi)發(fā)成本、時(shí)間、復(fù)雜度都大大縮減,系統(tǒng)的開(kāi)發(fā)僅僅需要增加存儲(chǔ)器和I/O設(shè)備例如LCD panel,flash等等就可完成,幫助系統(tǒng)設(shè)計(jì)師降低設(shè)計(jì)難度和減少設(shè)計(jì)時(shí)間。
標(biāo)簽: PKM 32 AG 芯片數(shù)據(jù)
上傳時(shí)間: 2013-06-27
上傳用戶:星仔
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1