《DSP集成開發環境CCS開發指南》教材,簡體中文.part1
上傳時間: 2013-11-23
上傳用戶:破曉sunshine
CCS工作在Windows操作系統下,類似于VC++的集成開發環境,采用圖形接口界面,有編輯工具和工程管理工具。它將匯編器、鏈接器、C/C++編譯器、建庫工具等集成在一個統一的開發平臺中。
上傳時間: 2013-10-08
上傳用戶:阿四AIR
摘 要: 針對三峽水輪機葉片坑內移動式修焊機器人的作業過程測控問題, 研制了一種基于雙數字信號處理器的嵌入式視覺反饋控制系統。 采用功能單元模塊化設計思想和疊層積木式裝配結構, 該系統將基于TM S320DM 642 的圖像采集與處理、 基于TM S320L F2812 的運動控制與參數調整、 數字視頻輸入、 模擬視頻輸入、 模擬視頻輸出、 數字視頻輸出、 電源變換等功能模塊集成在170mm×57mm×40mm 的空間尺寸內。該系統可以安裝在移動式修復機器人上、 脫離工控機獨立工作, 適用于M IG、T IG、CO 2 等多種焊接工藝方法的過程監控、 焊縫跟蹤和焊縫成形實時控制。 關鍵詞: 移動式修焊機器人; 雙數字信號處理器嵌入式系統; 視覺反饋控制
上傳時間: 2013-10-08
上傳用戶:xinhaoshan2016
Xilinx UltraScale™ 架構針對要求最嚴苛的應用,提供了前所未有的ASIC級的系統級集成和容量。 UltraScale架構是業界首次在All Programmable架構中應用最先進的ASIC架構優化。該架構能從20nm平面FET結構擴展至16nm鰭式FET晶體管技術甚至更高的技術,同 時還能從單芯片擴展到3D IC。借助Xilinx Vivado®設計套件的分析型協同優化,UltraScale架構可以提供海量數據的路由功能,同時還能智能地解決先進工藝節點上的頭號系統性能瓶頸。 這種協同設計可以在不降低性能的前提下達到實現超過90%的利用率。 UltraScale架構的突破包括: • 幾乎可以在晶片的任何位置戰略性地布置類似于ASIC的系統時鐘,從而將時鐘歪斜降低達50% • 系統架構中有大量并行總線,無需再使用會造成時延的流水線,從而可提高系統速度和容量 • 甚至在要求資源利用率達到90%及以上的系統中,也能消除潛在的時序收斂問題和互連瓶頸 • 可憑借3D IC集成能力構建更大型器件,并在工藝技術方面領先當前行業標準整整一代 • 能在更低的系統功耗預算范圍內顯著提高系統性能,包括多Gb串行收發器、I/O以及存儲器帶寬 • 顯著增強DSP與包處理性能 賽靈思UltraScale架構為超大容量解決方案設計人員開啟了一個全新的領域。
標簽: UltraScale Xilinx 架構
上傳時間: 2013-11-17
上傳用戶:皇族傳媒
WP369可擴展式處理平臺-各種嵌入式系統的理想解決方案 :Delivering unrivaled levels of system performance,flexibility, scalability, and integration to developers,Xilinx's architecture for a new Extensible Processing Platform is optimized for system power, cost, and size. Based on ARM's dual-core Cortex™-A9 MPCore processors and Xilinx’s 28 nm programmable logic,the Extensible Processing Platform takes a processor-centric approach by defining a comprehensive processor system implemented with standard design methods. This approach provides Software Developers a familiar programming environment within an optimized, full featured,powerful, yet low-cost, low-power processing platform.
上傳時間: 2013-10-22
上傳用戶:685
賽靈思的新型可擴展式處理平臺架構可為開發人員提供無與倫比的系統性能、靈活性、可擴展性和集成度,并為降低系統功耗、成本和縮小尺寸進行了精心優化。 可擴展式處理平臺基于 ARM 的雙核 Cortex™-A9MPCore 處理器以及賽靈思的 28nm 可編程邏輯之上,采用以處理器為核心的設計方案,并能定義通過標準設計方法實施的綜合處理器系統。這種方案可為軟件開發人員在功能齊備且強大的優化型低成本低功耗處理平臺上提供熟悉的編程環境。
上傳時間: 2013-11-20
上傳用戶:杏簾在望
針對固定碼長Turbo碼適應性差的缺點,以LTE為應用背景,提出了一種幀長可配置的Turbo編譯碼器的FPGA實現方案。該設計可以依據具體的信道環境和速率要求調節信息幀長,平衡譯碼性能和系統時延。方案采用“自頂向下”的設計思想和“自底而上”的實現方法,對 Turbo編譯碼系統模塊化設計后優化統一,經時序仿真驗證后下載配置到Altera公司Stratix III系列的EP3SL150F1152C2N中。測試結果表明,系統運行穩健可靠,并具有良好的移植性;集成化一體設計,為LTE標準下Turbo碼 ASIC的開發提供了參考。
上傳時間: 2013-10-28
上傳用戶:d815185728
采用集成了以太網控制器的PIC18F97J60高性能單片機,提出并實現了一種新型的集成以太網接口的壓力檢測儀表。根據PIC18F97J60單片機的特點和工作原理,設計了壓力傳感器信號調理電路、Butterworth低通濾波器電路和以太網接口電路,開發了基于以太網協議棧的應用程序。實際使用表明,該壓力檢測儀表可以直接接入以太網,實現了兼容TCP/IP協議和UDP協議兩種報文格式的壓力檢測數據實時在線讀取與網絡傳輸功能。
上傳時間: 2014-05-25
上傳用戶:familiarsmile
長期演進技術(LTE)是新一代無線移動通信系統核心技術,如何不斷地完善和增強LTE系統的功能成為當前的研究熱點之一。相對于LTE系統的開發,測試更是必不可少的階段。在完成LTE系統網絡層層三的協議開發后,利用有限的設備資源及仿真工具,搭建一個小規模系統集成測試平臺以檢驗代碼中的漏洞和缺陷,從而對于提高LTE的系統性能和完善LTE系統的功能具有重要的意義。
上傳時間: 2013-11-02
上傳用戶:realabc
發射部分采用鎖相環式頻率合成器技術, MC145152和MC12022芯片組成鎖相環。接收部分以超大規模AM/FM立體聲收音集成芯片CXA1238S為主體
上傳時間: 2014-01-01
上傳用戶:ouyang426