亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

集成電路設計

集成電路設計(Integratedcircuitdesign,ICdesign),亦可稱之為超大規(guī)模集成電路設計(VLSIdesign),是指以集成電路、超大規(guī)模集成電路為目標的設計流程。集成電路設計涉及對電子器件(例如晶體管、電阻器、電容器等)、器件間互連線模型的建立。所有的器件和互連線都需安置在一塊半導體襯底材料之上,這些組件通過半導體器件制造工藝(例如光刻等)安置在單一的硅襯底上,從而形成電路。
  • 基于FPGA的計算機可編程外圍接口芯片的設計與實現(xiàn)

    隨著電子技術和EDA技術的發(fā)展,大規(guī)模可編程邏輯器件PLD(Programmable Logic Device)、現(xiàn)場可編程門陣列FPGA(Field Programmable Gates Array)完全可以取代大規(guī)模集成電路芯片,實現(xiàn)計算機可編程接口芯片的功能,并可將若干接口電路的功能集成到一片PLD或FPGA中.基于大規(guī)模PLD或FPGA的計算機接口電路不僅具有集成度高、體積小和功耗低等優(yōu)點,而且還具有獨特的用戶可編程能力,從而實現(xiàn)計算機系統(tǒng)的功能重構.該課題以Altera公司FPGA(FLEX10K)系列產(chǎn)品為載體,在MAX+PLUSⅡ開發(fā)環(huán)境下采用VHDL語言,設計并實現(xiàn)了計算機可編程并行接芯片8255的功能.設計采用VHDL的結構描述風格,依據(jù)芯片功能將系統(tǒng)劃分為內核和外圍邏輯兩大模塊,其中內核模塊又分為RORT A、RORT B、OROT C和Control模塊,每個底層模塊采用RTL(Registers Transfer Language)級描述,整體生成采用MAX+PLUSⅡ的圖形輸入法.通過波形仿真、下載芯片的測試,完成了計算機可編程并行接芯片8255的功能.

    標簽: FPGA 計算機 可編程 外圍接口

    上傳時間: 2013-06-08

    上傳用戶:asddsd

  • 基于FPGA的水下遠程遙控解碼電路的設計與研究

    隨著計算機和集成電路技術的不斷發(fā)展,基于EDA技術的芯片設計正在成為電子系統(tǒng)設計的主流.現(xiàn)場可編程門陣列(FPGA)作為一種可編程專用集成電路(ASIC)已經(jīng)廣泛應用于計算機、通信、航空航天等各個領域.一般來講,FPGA多用于高速通信和高速信號處理領域,以發(fā)揮其處理速度快的特點,本文將其應用于一低速低功耗系統(tǒng)——某水下遠程遙控接收系統(tǒng),主要用其在頻域來實現(xiàn)水下遠程遙控的解碼,取得了令人滿意的效果.該文主要做了以下幾方面的工作.首先,深入研究和分析了在頻域實現(xiàn)水下遠程遙控解碼的原理并進行了遙控指令編碼設計;其次,用ALTERA公司的CYCLONE系列FPGA芯片完成了水下遠程遙控FPGA解碼芯片的設計工作,包括硬件描述語言(VHDL)編碼、電路前后仿真、綜合和布局布線工作,并對設計的FPGA解碼芯片進行了初步的功耗估算:最后設計制作了一塊FPGA解碼芯片電路驗證測試板,并完成了電路調試和測試.實驗測試結果表明,用FPGA實現(xiàn)水下遠程遙控解碼電路的方案是可行的,可以有效地縮小系統(tǒng)體積、提高系統(tǒng)可靠性,在保證系統(tǒng)性能情況下做到更低的功耗,還可以實現(xiàn)在系統(tǒng)配置和編程,使得系統(tǒng)的調試、升級和維護更加靈活方便.

    標簽: FPGA 遠程遙控 解碼電路

    上傳時間: 2013-06-03

    上傳用戶:zoushuiqi

  • 手把手教你學AVR單片機C程序設計實驗程序

    目錄 第1章 概述 1.1 采用C語言提高編制單片機應用程序的效率 1.2 C語言具有突出的優(yōu)點 1.3 AvR單片機簡介 1.4 AvR單片機的C編譯器簡介 第2章 學習AVR單片機C程序設計所用的軟件及實驗器材介紹 2.1 IAR Enlbedded Workbench IDE C語言編譯器 2.2 AVR Studio集成開發(fā)環(huán)境 2.3 PonyProg2000下載軟件及SL—ISP下載軟件 2.4 AVR DEM0單片機綜合實驗板 2.5 AvR單片機JTAG仿真器 2.6 并口下載器 2.7 通用型多功能USB編程器 第3章 AvR單片機開發(fā)軟件的安裝及第一個入門程序 3.1 安裝IAR for AVR 4.30集成開發(fā)環(huán)境 3.2 安裝AVR Studio集成開發(fā)環(huán)境 3.3 安裝PonyProg2000下載軟件 3.4 安裝SLISP下載軟件 3.5 AvR單片機開發(fā)過程 3.6 第一個AVR入門程序 第4章 AVR單片機的主要特性及基本結構 4.1 ATMEGA16(L)單片機的產(chǎn)品特性 4.2 ATMEGA16(L)單片機的基本組成及引腳配置 4.3 AvR單片機的CPU內核 4.4 AvR的存儲器 4.5 系統(tǒng)時鐘及時鐘選項 4.6 電源管理及睡眠模式 4.7 系統(tǒng)控制和復位 4.8 中斷 第5章 C語言基礎知識 5.1 C語言的標識符與關鍵字 5.2 數(shù)據(jù)類型 5.3 AVR單片機的數(shù)據(jù)存儲空間 5.4 常量、變量及存儲方式 5.5 數(shù)組 5.6 C語言的運算 5.7 流程控制 5.8 函數(shù) 5.9 指針 5.10 結構體 5.11 共用體 5.12 中斷函數(shù) 第6章 ATMEGA16(L)的I/O端口使用 6.1 ATMEGAl6(L)的I/O端口 6.2 ATMEGAl6(L)中4組通用數(shù)字I/O端口的應用設置 6.3 ATMEGA16(L)的I/O端口使用注意事項 6.4 ATMEGAl6(L)PB口輸出實驗 6.5 8位數(shù)碼管測試 6.6 獨立式按鍵開關的使用 6.7 發(fā)光二極管的移動控制(跑馬燈實驗) 6.8 0~99數(shù)字的加減控制 6.9 4×4行列式按鍵開關的使用 第7章 ATMEGAl6(L)的中斷系統(tǒng)使用 7.1 ATMEGA16(L)的中斷系統(tǒng) 7.2 相關的中斷控制寄存器 7.3 INT1外部中斷實驗 7.4 INTO/INTl中斷計數(shù)實驗 7.5 INTO/INTl中斷嵌套實驗 7.6 2路防盜報警器實驗 7.7 低功耗睡眠模式下的按鍵中斷 7.8 4×4行列式按鍵的睡眠模式中斷喚醒設計 第8章 ATMEGAl6(L)驅動16×2點陣字符液晶模塊 8.1 16×2點陣字符液晶顯示器概述 8.2 液晶顯示器的突出優(yōu)點 8.3 16×2字符型液晶顯示模塊(LCM)特性 8.4 16×2字符型液晶顯示模塊(LCM)引腳及功能 8.5 16×2字符型液晶顯示模塊(LCM)的內部結構 8.6 液晶顯示控制驅動集成電路HD44780特點 8.7 HD44780工作原理 8.8 LCD控制器指令 8.9 LCM工作時序 8.10 8位數(shù)據(jù)傳送的ATMEGAl6(L)驅動16×2點陣字符液晶模塊的子函數(shù) 8.11 8位數(shù)據(jù)傳送的16×2 LCM演示程序1 8.12 8位數(shù)據(jù)傳送的16×2 LCM演示程序2 8.13 4位數(shù)據(jù)傳送的ATMEGA16(L)驅動16×2點陣字符液晶模塊的子函數(shù) 8.14 4位數(shù)據(jù)傳送的16×2 LCM演示程序 第9章 ATMEGA16(L)的定時/計數(shù)器 9.1 預分頻器和多路選擇器 9.2 8位定時/計時器T/C0 9.3 8位定時/計數(shù)器0的寄存器 9.4 16位定時/計數(shù)器T/C1 9.5 16位定時/計數(shù)器1的寄存器 9.6 8位定時/計數(shù)器T/C2 9.7 8位T/C2的寄存器 9.8 ICC6.31A C語言編譯器安裝 9.9 定時/計數(shù)器1的計時實驗 9.10 定時/計數(shù)器0的中斷實驗 9.11 4位顯示秒表實驗 9.12 比較匹配中斷及定時溢出中斷的測試實驗 9.13 PWM測試實驗 9.14 0~5 V數(shù)字電壓調整器 9.15 定時器(計數(shù)器)0的計數(shù)實驗 9.16 定時/計數(shù)器1的輸入捕獲實驗 ......

    標簽: AVR 手把手 單片機 C程序

    上傳時間: 2013-07-30

    上傳用戶:yepeng139

  • 基于FPGA的8位增強型CPU設計與驗證

    隨著信息技術的發(fā)展,系統(tǒng)級芯片SoC(System on a Chip)成為集成電路發(fā)展的主流。SoC技術以其成本低、功耗小、集成度高的優(yōu)勢正廣泛地應用于嵌入式系統(tǒng)中。通過對8位增強型CPU內核的研究及其在FPGA(Field Programmable Gate Arrav)上的實現(xiàn),對SoC設計作了初步研究。 在對Intel MCS-8051的匯編指令集進行了深入地分析的基礎上,按照至頂向下的模塊化的高層次設計流程,對8位CPU進行了頂層功能和結構的定義與劃分,并逐步細化了各個層次的模塊設計,建立了具有CPU及定時器,中斷,串行等外部接口的模型。 利用5種尋址方式完成了8位CPU的數(shù)據(jù)通路的設計規(guī)劃。利用有限狀態(tài)機及微程序的思想完成了控制通路的各個層次模塊的設計規(guī)劃。利用組合電路與時序電路相結合的思想完成了定時器,中斷以及串行接口的規(guī)劃。采用邊沿觸發(fā)使得一個機器周期對應一個時鐘周期,執(zhí)行效率提高。使用硬件描述語言實現(xiàn)了各個模塊的設計。借助EDA工具ISE集成開發(fā)環(huán)境完成了各個模塊的編程、調試和面向FPGA的布局布線;在Synplify pro綜合工具中完成了綜合;使用Modelsim SE仿真工具對其進行了完整的功能仿真和時序仿真。 設計了一個通用的擴展接口控制器對原有的8位處理器進行擴展,加入高速DI,DO以及SPI接口,增強了8位處理器的功能,可以用于現(xiàn)有單片機進行升級和擴展。 本設計的CPU全面兼容MCS-51匯編指令集全部的111條指令,在時鐘頻率和指令的執(zhí)行效率指標上均優(yōu)于傳統(tǒng)的MCS-51內核。本設計以硬件描述語言代碼形式存在可與任何綜合庫、工藝庫以及FPGA結合開發(fā)出用戶需要的固核和硬核,可讀性好,易于擴展使用,易于升級,比較有實用價值。本設計通過FPGA驗證。

    標簽: FPGA CPU 8位 增強型

    上傳時間: 2013-04-24

    上傳用戶:jlyaccounts

  • 基于ARM和DSP的便攜式超聲波無損探傷儀的設計

    隨著超聲檢測理論逐漸成熟,以及現(xiàn)代集成電路的快速發(fā)展,超聲檢測技術以其快速、準確、無污染、低成本等特點,成為國內外應用廣泛、發(fā)展迅速、使用頻率最高的一種無損檢測技術。其中超聲儀器的發(fā)展水平直接影響著超聲檢測技術的發(fā)展。數(shù)字化、圖像化、小型化和實時化等是超聲檢測儀器的發(fā)展趨勢。傳統(tǒng)的超聲檢測系統(tǒng)中,PC機存在難以適應惡劣的工作環(huán)境,體積大,攜帶不方便,功耗大,數(shù)據(jù)傳輸率不高等問題,并且大部分便攜式超聲探傷儀缺乏對復雜數(shù)字信號處理算法的支持,因此開發(fā)與設計一種高性能、小型化的便攜式超聲探傷檢測系統(tǒng)尤為重要。 ARM的數(shù)字信號處理能力和DSP的系統(tǒng)控制能力都有其各自弱點,所以文中提出了一種基于ARM與DSP雙CPU方案的便攜式超聲探傷儀,充分利用了ARM與DSP的處理性能,接口簡單。ARM利用DSP的主機接口與DSP通信,不會打斷DSP的正常運行。本方案為復雜的信號處理算法提供硬件支持,可以有效的提高便攜式超聲探傷儀器的信號處理能力。 超聲探傷回波中的缺陷信號往往與系統(tǒng)的電噪聲、金屬組織噪聲混在一起,影響超聲檢測回波的信噪比。粗晶材料由于其微觀結構對超聲的強烈散射,造成嚴重的材料噪聲和信號衰減,致使超聲檢測靈敏度和信噪比嚴重下降。目前,對粗晶材料的檢測仍然是超聲檢測技術的一大難題。采用信號處理技術提高超聲檢測能力和信噪比是無損檢測領域的重要研究課題。本文在設計具備復雜信號處理能力的便攜式探傷儀的基礎上,進行了適合在便攜式儀器上實現(xiàn)的小波變換算法的研究,嘗試提高便攜式儀器對粗晶材料缺陷的檢測能力。

    標簽: ARM DSP 便攜式 儀的設計

    上傳時間: 2013-04-24

    上傳用戶:cuibaigao

  • 基于ARM平臺的嵌入式網(wǎng)絡控制器的設計與實現(xiàn)

    隨著計算機技術、通信技術、集成電路技術和控制技術的發(fā)展,傳統(tǒng)的工業(yè)控制領域正經(jīng)歷著一場前所未有的變革,開始向網(wǎng)絡化方向發(fā)展。本文即從未來工業(yè)控制網(wǎng)絡發(fā)展的需要出發(fā),設計并實現(xiàn)了以S3C2410微處理器為核心的嵌入式網(wǎng)絡控制器。 本文以S3C2410-32 位微處理為核心,設計并實現(xiàn)了具有1路以太網(wǎng)接口、1路 USB Host 接口、1路USB Device 接口、3路RS232串口、1個CAN總線擴展卡、1個RS485擴展卡、1個RS422擴展卡使用、8路A/D、1路D/A、4路 PWM、一個 240×320TFT LCD 顯示觸摸屏的功能強大的嵌入式網(wǎng)絡控制器。并在此基礎上,結合嵌入式操作系統(tǒng)Windows CE建立了一個嵌入式軟件開發(fā)平臺。 在深入研究和分析CANopen協(xié)議的基礎上,實現(xiàn)了基于Windows CE 的嵌入式 CANopen 協(xié)議棧,大大提高了嵌入式網(wǎng)絡控制器在現(xiàn)場總線上的通信和控制能力,為新型的網(wǎng)絡控制算法研究提供了實驗平臺。在探討了TCP/IP協(xié)議的基礎上研究了基于 Windows CE 的嵌入式 TCP/IP 協(xié)議棧,掌握了Windows CE 平臺的網(wǎng)絡 Socket 通信編程,使控制器能夠通過以太網(wǎng)接到Intranet或Intemet上。 在完成嵌入式網(wǎng)絡控制器硬件與軟件設計的基礎上,將控制器應用到了網(wǎng)絡化的嵌入式數(shù)控系統(tǒng)的中央數(shù)控單元中,實現(xiàn)數(shù)控系統(tǒng)等數(shù)控設備小型化、網(wǎng)絡化和集成化的需要。并以此為基礎,結合計算機控制實驗室建設,構建了三層(信息層、控制層和設備層)工業(yè)網(wǎng)絡實驗平臺,實現(xiàn)了實驗室設備真正的網(wǎng)絡互連,為網(wǎng)絡控制研究提供了一個高性能的平臺。

    標簽: ARM 嵌入式網(wǎng)絡 控制器

    上傳時間: 2013-06-10

    上傳用戶:hzy5825468

  • JTAG邊界掃描在FPGA中的應用及電路設計

    邊界掃描技術是一種應用于數(shù)字集成電路器件的標準化可測試性設計方法,它提供了對電路板上元件的功能、互連及相互間影響進行測試的一種新方案,極大地方便了系統(tǒng)電路的測試。本文基于IEEE 1149.1標準剖析了JTAG邊界掃描測試的精髓,分析了其組成,功能與時序控制等關鍵技術。 應用在FPGA芯片中的邊界掃描電路側重于電路板級測試,兼顧芯片功能測試,同時提供JTAG下載方式。針對在FPGA芯片中的應用特點,設計了一種邊界掃描電路,應用于自行設計的FPGA結構之中。除了基本的測試功能外,加入了對FPGA芯片進行配置、回讀以及用戶自定義測試等功能。 通過仿真驗證,所設計的邊界掃描電路可實現(xiàn)FPGA芯片的測試、配置和回讀等功能,并符合IEEE 11491.1邊界掃描標準的規(guī)定,達到設計要求。

    標簽: JTAG FPGA 邊界掃描 中的應用

    上傳時間: 2013-04-24

    上傳用戶:372825274

  • 基于FPGA的32位RISC處理器設計與實現(xiàn)

    隨著SOC技術、IP技術以及集成電路技術的發(fā)展,RISC軟核處理器的研究與開發(fā)設計開始受到了人們的重視。基于FPGA的RISC軟核處理器在各個行業(yè)開始得到了廣泛的應用,特別是在一些基于FPGA的嵌入式系統(tǒng)中有著越來越廣泛的應用前景。 該論文在研究了大量國內外技術文獻的基礎上,總結了RISC處理器發(fā)展的現(xiàn)狀與水平。認真分析了RISC處理器的基本結構,包括總線結構,流水線處理的原理,以及流水線數(shù)據(jù)通路和流水線控制的原理;并詳細分析了該設計采用的指令集——MIPS指令集的內在結構。設計出了一個32位RISC軟核處理器,這個軟核處理器采用五級流水線結構,能完成加法、減法、邏輯與、邏輯或、左移右移等算術邏輯操作,以及它們的組合操作。通過軟件仿真和在Altera的FPGA開發(fā)板上進行驗證,證明了所設計的32位RISC處理器能準確的執(zhí)行所選用的MIPS指令集,運行速度能達到30MHz,功能良好。 通過對所設計對象特點及其可行性的研究,選用了Altera公司QuartusⅡ軟件作為設計與仿真驗證的環(huán)境。在設計方法上,該課題采用了自頂向下的設計方法。在設計過程中采用了邊設計邊驗證這種設計與驗證相結合的設計流程,大大提高了設計的可靠性。該課題在設計過程中還提出了兩個有效的設計思路:第一是在32位寄存器的設計中利用FPGA的內部RAM資源來設計,減少了傳輸延時,提高了運行速度,并大大減少了對FPGA內部資源的占用;第二是在系統(tǒng)架構上采用了柔性化的設計方法,使得設計可以根據(jù)實際的需求適當?shù)脑鰷p相應的部件,以達到需求與性能的統(tǒng)一。這兩個方法都有效地解決了設計中出現(xiàn)的問題,提高了處理器的性能。

    標簽: FPGA RISC 處理器

    上傳時間: 2013-07-21

    上傳用戶:caozhizhi

  • 諧波信號發(fā)生器的研究與設計

    隨著頻率合成理論和高速大規(guī)模集成電路的發(fā)展,信號發(fā)生器作為一類重要的儀器,在通信、檢測、導航等領域有著廣泛的應用。特別是在高壓電力系統(tǒng)的檢測領域,常常需要模擬電網(wǎng)諧波的標準信號源對檢測設備的性能進行校驗,例如高壓電力線路的相位檢測,避雷器的性能檢測,用戶電能表的性能校驗等。為此,本文圍繞一種新型的參數(shù)可調諧波信號發(fā)生器進行了研究和設計,課題得到了常州市科技攻關項目的資助。 本文首先論述了頻率合成技術的發(fā)展,并將直接數(shù)字頻率合成技術與傳統(tǒng)的頻率合成技術進行了比較。然后深入研究了DDS的工作原理和基本結構,從頻域角度分析了理想?yún)?shù)和實際參數(shù)兩種情況下DDS的輸出頻譜。在此基礎上,詳細分析了引起輸出雜散的三個主要因素,并對DDS的雜散抑制方法進行了仿真研究。最后對參數(shù)可調諧波信號發(fā)生器進行了軟硬件設計。 在系統(tǒng)設計的過程中,本文以Altera公司的FPGA芯片EPF10K70RC240-2為核心,利用開發(fā)工具MAX+PLUSⅡ并結合硬件描述語言VHDL設計了一種頻率、相位、幅度、諧波比例可調的諧波信號發(fā)生器。詳細闡述了該信號發(fā)生器的體系結構,并進行了軟硬件的設計和具體電路的實現(xiàn)。實驗結果表明,系統(tǒng)的性能指標均達到了設計要求,且具有使用簡單、集成度高等特點。

    標簽: 諧波 信號發(fā)生器

    上傳時間: 2013-05-20

    上傳用戶:qulele

  • 隨機讀寫I2C串行總線接口電路設計

    I2C(Inter Integrated Circuits)是Philips公司開發(fā)的用于芯片之間連接的串行總線,以其嚴格的規(guī)范、卓越的性能、簡便的操作和眾多帶I2C接口的外圍器件而得到廣泛的應用并受到普遍的歡迎。 現(xiàn)場可編程門陣列(FPGA)設計靈活、速度快,在數(shù)字專用集成電路的設計中得到了廣泛的應用。本論文主要討論了如何利用Verilog/FPGA來實現(xiàn)一個隨機讀/寫的I2C接口電路,實現(xiàn)與外圍I2C接口器件E2PROM進行數(shù)據(jù)通信,實現(xiàn)讀、寫等功能,傳輸速率實現(xiàn)為100KBps。在Modelsim6.0仿真軟件環(huán)境中進行仿真,在Xilinx公司的ISE9.li開發(fā)平臺上進行了下載,搭建外圍電路,用Agilem邏輯分析儀進行數(shù)據(jù)采集,分析測試結果。 首先,介紹了微電子設計的發(fā)展概況以及設計流程,重點介紹了HDL/FPGA的設計流程。其次,對I2C串行總線進行了介紹,重點說明了總線上的數(shù)據(jù)傳輸格式并對所使用的AT24C02 E2PROM存儲器的讀/寫時序作了介紹。第三,基于Verilog _HDL設計了隨機讀/寫的I2C接口電路、測試模塊和顯示電路;接口電路由同步有限狀態(tài)機(FSM)來實現(xiàn);測試模塊首先將數(shù)據(jù)寫入到AT24C02的指定地址,接著將寫入的數(shù)據(jù)讀出,并將兩個數(shù)據(jù)顯示在外圍LED數(shù)碼管和發(fā)光二極管上,從而直觀地比較寫入和輸出的數(shù)據(jù)的正確性。FPGA下載芯片為Xilinx SPARTAN Ⅲ XC3S200。第四,用Agilent邏輯分析儀進行傳輸數(shù)據(jù)的采集,分析數(shù)據(jù)傳輸?shù)臅r序,從而驗證電路設計的正確性。最后,論文對所取得的研究成果進行了總結,并展望了下一步的工作。

    標簽: I2C 隨機 讀寫 串行總線接口

    上傳時間: 2013-06-08

    上傳用戶:再見大盤雞

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美日韩国产三级| 久热精品视频在线| 午夜在线a亚洲v天堂网2018| 久久亚洲综合网| 国产婷婷色一区二区三区在线| 亚洲欧美日韩天堂| 国产一区二区日韩精品| 免费欧美在线| 亚洲图中文字幕| 亚洲成人在线网| 欧美三区美女| 久久综合久久综合久久综合| 日韩小视频在线观看| 国产亚洲精品久久久久动| 欧美激情在线| 欧美一区二区三区免费视频| 亚洲精品欧美精品| 黄色在线成人| 狠狠色伊人亚洲综合成人| 欧美理论大片| 欧美午夜电影在线观看| 欧美麻豆久久久久久中文| 蜜桃av一区二区三区| 欧美亚洲一区三区| 欧美一区二区精品| 久久久人成影片一区二区三区观看 | 在线综合+亚洲+欧美中文字幕| 国产亚洲欧美日韩美女| 欧美体内she精视频| 国产精品久久久久一区二区三区共| 蜜桃av一区二区三区| 欧美99在线视频观看| 欧美黄色一区| 欧美视频一区在线观看| 国产精品日韩在线| 一区二区在线看| 夜夜爽www精品| 久久精品道一区二区三区| 久久久xxx| 欧美jjzz| 国产日韩欧美中文| 亚洲激情av在线| 亚洲综合色噜噜狠狠| 免播放器亚洲| 欧美性猛交xxxx乱大交退制版| 国产一区二区三区四区| 99精品久久免费看蜜臀剧情介绍| 亚洲一区二区三区涩| 久久在线免费观看| 国产精品高潮在线| 国模私拍视频一区| 亚洲精品国产品国语在线app| 一区二区三区欧美视频| 亚洲欧美大片| 欧美日韩三级电影在线| 国产婷婷色一区二区三区在线| 国内精品免费在线观看| 午夜精品久久久久久久久久久久久 | 国产精品一区二区视频| 亚洲三级网站| 母乳一区在线观看| 韩日精品中文字幕| 久久免费高清| 136国产福利精品导航网址| 久久精品女人的天堂av| 国产偷久久久精品专区| 欧美在线亚洲一区| 国产精品一区二区三区乱码| 一区二区动漫| 欧美视频三区在线播放| 欧美一区二区三区喷汁尤物| 国内成+人亚洲| 欧美激情 亚洲a∨综合| 亚洲午夜久久久久久久久电影网| 欧美三日本三级三级在线播放| 一区二区三区产品免费精品久久75 | 国产欧美69| 亚洲欧美日韩国产综合精品二区| 国产精品二区在线| 欧美一区二区在线视频| 在线观看亚洲a| 欧美性久久久| 久久久久久久久一区二区| 一区视频在线看| 国产精品成人va在线观看| 久久aⅴ国产紧身牛仔裤| 亚洲欧洲精品一区| 国产亚洲制服色| 国产精品久久久久秋霞鲁丝 | 亚洲一区二区三区影院| 亚洲成人原创| 欧美精品久久久久久久免费观看| 午夜日韩激情| 亚洲精品小视频| 韩国精品在线观看| 国产精品久久久久久久7电影| 久久久久国产精品人| 午夜精品久久久久久久久久久| 在线播放精品| 91久久精品一区二区别| 黄色日韩精品| 亚洲国产精品电影在线观看| 国产日韩欧美高清免费| 国产老女人精品毛片久久| 国产精品久久一卡二卡| 国产精品亚洲一区| 又紧又大又爽精品一区二区| 亚洲激情在线观看| 99亚洲伊人久久精品影院红桃| 亚洲国产一区二区在线| 9国产精品视频| 亚洲男人av电影| 久久影院午夜片一区| 欧美成人dvd在线视频| 国产精品久久久999| 国产精品网红福利| 国内精品一区二区| 亚洲第一区在线观看| 99精品国产福利在线观看免费| 亚洲欧美成人网| 久久九九精品| 欧美日韩国产区| 一区二区在线观看视频在线观看| 亚洲精品美女91| 欧美亚洲系列| 欧美日韩国产小视频| 一区二区三区在线看| 日韩一级不卡| 久久综合九色综合欧美狠狠| 欧美亚一区二区| 中日韩高清电影网| 欧美成人第一页| 1769国内精品视频在线播放| 亚洲天堂av图片| 欧美日韩国产成人在线91| 国产一区二区三区的电影 | 中日韩视频在线观看| 久久久精彩视频| 欧美视频一区在线| 亚洲视频一区| 欧美日本国产精品| 亚洲免费av电影| 欧美激情综合| avtt综合网| 国产精品视频免费一区| 欧美在线日韩精品| 国产一区二区毛片| 久久久99精品免费观看不卡| 国产精品自在在线| 欧美一区二区三区日韩| 国产精品久久久久免费a∨大胸| 一本到12不卡视频在线dvd| 欧美人与性动交α欧美精品济南到| 99视频在线观看一区三区| 欧美性久久久| 久久这里有精品15一区二区三区| 亚洲精品国久久99热| 狠狠色狠狠色综合系列| 欧美日本二区| 老司机精品久久| 欧美亚洲一区在线| 最新热久久免费视频| 国产人妖伪娘一区91| 欧美日韩精品二区第二页| 欧美一级免费视频| 亚洲国产精品黑人久久久| 国产亚洲欧美在线| 国产精品视频区| 欧美日韩在线观看视频| 欧美国产1区2区| 欧美激情视频一区二区三区不卡| 久久福利一区| 性欧美大战久久久久久久久| 日韩系列欧美系列| 国产香蕉97碰碰久久人人| 欧美亚州在线观看| 欧美日韩国产电影| 欧美日韩国产小视频| 欧美国产日韩在线观看| 狂野欧美性猛交xxxx巴西| 久久人人爽人人爽| 免费亚洲视频| 欧美电影在线观看| 牛牛精品成人免费视频| 亚洲尤物视频网| 欧美中在线观看| 美女精品视频一区| 欧美成黄导航| 国产日韩精品一区二区三区在线| 国产日韩欧美在线观看| 亚洲国产成人av好男人在线观看| 亚洲欧洲日韩综合二区| 亚洲综合色丁香婷婷六月图片| 午夜精品剧场| 欧美激情女人20p| 国产毛片一区| 999亚洲国产精| 可以看av的网站久久看| 国产精品久久一卡二卡| 一区免费观看|