亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

雙向通信

  • 采用FPGA實(shí)現(xiàn)基于ATCA架構(gòu)的2.5Gbps串行背板接口

    當(dāng)前,在系統(tǒng)級(jí)互連設(shè)計(jì)中高速串行I/O技術(shù)迅速取代傳統(tǒng)的并行I/O技術(shù)正成為業(yè)界趨勢。人們已經(jīng)意識(shí)到串行I/O“潮流”是不可避免的,因?yàn)樵诟哂?Gbps的速度下,并行I/O方案已經(jīng)達(dá)到了物理極限,不能再提供可靠和經(jīng)濟(jì)的信號(hào)同步方法。基于串行I/O的設(shè)計(jì)帶來許多傳統(tǒng)并行方法所無法提供的優(yōu)點(diǎn),包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數(shù)、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術(shù)正被越來越廣泛地應(yīng)用于各種系統(tǒng)設(shè)計(jì)中,包括PC、消費(fèi)電子、海量存儲(chǔ)、服務(wù)器、通信網(wǎng)絡(luò)、工業(yè)計(jì)算和控制、測試設(shè)備等。迄今業(yè)界已經(jīng)發(fā)展出了多種串行系統(tǒng)接口標(biāo)準(zhǔn),如PCI Express、串行RapidIO、InfiniBand、千兆以太網(wǎng)、10G以太網(wǎng)XAUI、串行ATA等等。 Aurora協(xié)議是為私有上層協(xié)議或標(biāo)準(zhǔn)上層協(xié)議提供透明接口的串行互連協(xié)議,它允許任何數(shù)據(jù)分組通過Aurora協(xié)議封裝并在芯片間、電路板間甚至機(jī)箱間傳輸。Aurora鏈路層協(xié)議在物理層采用千兆位串行技術(shù),每物理通道的傳輸波特率可從622Mbps擴(kuò)展到3.125Gbps。Aurora還可將1至16個(gè)物理通道綁定在一起形成一個(gè)虛擬鏈路。16個(gè)通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數(shù)據(jù)傳輸速率。Aurora可優(yōu)化支持范圍廣泛的應(yīng)用,如太位級(jí)路由器和交換機(jī)、遠(yuǎn)程接入交換機(jī)、HDTV廣播系統(tǒng)、分布式服務(wù)器和存儲(chǔ)子系統(tǒng)等需要極高數(shù)據(jù)傳輸速率的應(yīng)用。 傳統(tǒng)的標(biāo)準(zhǔn)背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對(duì)帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統(tǒng)的并行總線背板。現(xiàn)在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過10Gbps。AdvancedTCA(先進(jìn)電信計(jì)算架構(gòu))正是在這種背景下作為新一代的標(biāo)準(zhǔn)背板平臺(tái)被提出并得到快速的發(fā)展。它由PCI工業(yè)計(jì)算機(jī)制造商協(xié)會(huì)(PICMG)開發(fā),其主要目的是定義一種開放的通信和計(jì)算架構(gòu),使它們能被方便而迅速地集成,滿足高性能系統(tǒng)業(yè)務(wù)的要求。ATCA作為標(biāo)準(zhǔn)串行總線結(jié)構(gòu),支持高速互聯(lián)、不同背板拓?fù)洹⒏咝盘?hào)密度、標(biāo)準(zhǔn)機(jī)械與電氣特性、足夠步線長度等特性,滿足當(dāng)前和未來高系統(tǒng)帶寬的要求。 采用FPGA設(shè)計(jì)高速串行接口將為設(shè)計(jì)帶來巨大的靈活性和可擴(kuò)展能力。Xilinx Virtex-IIPro系列FPGA芯片內(nèi)置了最多24個(gè)RocketIO收發(fā)器,提供從622Mbps到3.125Gbps的數(shù)據(jù)速率并支持所有新興的高速串行I/O接口標(biāo)準(zhǔn)。結(jié)合其強(qiáng)大的邏輯處理能力、豐富的IP核心支持和內(nèi)置PowerPC處理器,為企業(yè)從并行連接向串行連接的過渡提供了一個(gè)理想的連接平臺(tái)。 本文論述了采用Xilinx Virtex-IIPro FPGA設(shè)計(jì)傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規(guī)范。本文對(duì)串行高速通道技術(shù)的發(fā)展背景、現(xiàn)狀及應(yīng)用進(jìn)行了簡要的介紹和分析,詳細(xì)分析了所涉及到的主要技術(shù)包括線路編解碼、控制字符、逗點(diǎn)檢測、擾碼、時(shí)鐘校正、通道綁定、預(yù)加重等。同時(shí)對(duì)AdvancedTCA規(guī)范以及Aurora鏈路層協(xié)議進(jìn)行了分析, 并在此基礎(chǔ)上給出了FPGA的設(shè)計(jì)方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設(shè)計(jì)工具,可在標(biāo)準(zhǔn)ATCA機(jī)框內(nèi)完成單通道速率為2.5Gbps的全網(wǎng)格互聯(lián)。

    標(biāo)簽: FPGA ATCA Gbps 2.5

    上傳時(shí)間: 2013-05-29

    上傳用戶:frank1234

  • 基于FPGA的前向糾錯(cuò)算法和電路設(shè)計(jì)

    本文研究數(shù)字音頻無線傳輸中的前向糾錯(cuò)(FEC)算法和電路的設(shè)計(jì)及實(shí)現(xiàn).在本文中介紹了一種基于Altera公司的FPGA Cyclone芯片的實(shí)現(xiàn)方案.文章首先介紹了本前向糾錯(cuò)系統(tǒng)采用的方案,然后從總體規(guī)劃的角度介紹了整個(gè)系統(tǒng)的內(nèi)部結(jié)構(gòu)、模塊劃分及所采用的設(shè)計(jì)方法和編程風(fēng)格.之后對(duì)各個(gè)模塊的設(shè)計(jì)進(jìn)行了詳細(xì)的描述,并給出了測試數(shù)據(jù)、實(shí)現(xiàn)結(jié)果及時(shí)序仿真波形圖,并對(duì)設(shè)計(jì)的硬件下載驗(yàn)證進(jìn)行了詳細(xì)描述.本文對(duì)FEC中的主要功能模塊,諸如Reed-Solomon編解碼,交織與解交織,以及與外圍的接口電路等給出了基本算法以及基于FPGA及硬件描述語言的解決方法.

    標(biāo)簽: FPGA 前向糾錯(cuò) 算法 電路設(shè)計(jì)

    上傳時(shí)間: 2013-04-24

    上傳用戶:duoshen1989

  • 圖象壓縮系統(tǒng)中熵編解碼器的FPGA設(shè)計(jì)及實(shí)現(xiàn)

    隨著移動(dòng)終端、多媒體、Internet網(wǎng)絡(luò)、通信,圖像掃描技術(shù)的發(fā)展,以及人們對(duì)圖象分辨率,質(zhì)量要求的不斷提高,用軟件壓縮難以達(dá)到實(shí)時(shí)性要求,而且會(huì)帶來因傳輸大量原始圖象數(shù)據(jù)帶來的帶寬要求,因此采用硬件實(shí)現(xiàn)圖象壓縮已成為一種必然趨勢。而熵編碼單元作為圖像變換,量化后的處理環(huán)節(jié),是圖像壓縮中必不可少的部分。研究熵編解碼器的硬件實(shí)現(xiàn),具有廣闊的應(yīng)用背景。本文以星載視頻圖像壓縮的硬件實(shí)現(xiàn)項(xiàng)目為背景,對(duì)熵編碼器和解碼器的硬件實(shí)現(xiàn)進(jìn)行探討,給出了并行熵編碼和解碼器的實(shí)現(xiàn)方案。熵編解碼器中的難點(diǎn)是huffman編解碼器的實(shí)現(xiàn)。在設(shè)計(jì)并行huffman編碼方案時(shí)通過改善Huffman編碼器中變長碼流向定長碼流轉(zhuǎn)換時(shí)的控制邏輯,避免了因數(shù)據(jù)處理不及時(shí)造成數(shù)據(jù)丟失的可能性,從而保證了編碼的正確性。而在實(shí)現(xiàn)并行的huffman解碼器時(shí),解碼算法充分利用了規(guī)則化碼書帶來的碼字的單調(diào)性,及在特定長度碼字集內(nèi)碼字變化的連續(xù)性,將并行解碼由模式匹配轉(zhuǎn)換為算術(shù)運(yùn)算,提高了存儲(chǔ)器的利用率、系統(tǒng)的解碼效率和速度。在實(shí)現(xiàn)并行huffman編碼的基礎(chǔ)上,結(jié)合針對(duì)DC子帶的預(yù)測編碼,針對(duì)直流子帶的游程編碼,能夠?qū)D像壓縮系統(tǒng)中經(jīng)過DWT變換,量化,掃描后的數(shù)據(jù)進(jìn)行正確的編碼。同時(shí),在并行huffman解碼基礎(chǔ)上的熵解碼器也可以解碼出正確的數(shù)據(jù)提供給解碼系統(tǒng)的后續(xù)反量化模塊,進(jìn)一步處理。在本文介紹的設(shè)計(jì)方案中,按照自頂向下的設(shè)計(jì)方法,對(duì)星載圖像壓縮系統(tǒng)中的熵編解碼器進(jìn)行分析,進(jìn)而進(jìn)行邏輯功能分割及模塊劃分,然后分別實(shí)現(xiàn)各子模塊,并最終完成整個(gè)系統(tǒng)。在設(shè)計(jì)過程中,用高級(jí)硬件描述語言verilogHDL進(jìn)行RTL級(jí)描述。利用了Altera公司的QuartusII開發(fā)平臺(tái)進(jìn)行設(shè)計(jì)輸入、編譯、仿真,同時(shí)還采用modelsim仿真工具和symplicity的綜合工具,驗(yàn)證了設(shè)計(jì)的正確性。通過系統(tǒng)波形仿真和下板驗(yàn)證熵編碼器最高頻率可以達(dá)到127M,在62.5M的情況下工作正常。而熵解碼器也可正常工作在62.5M,吞吐量可達(dá)到2500Mbps,也能滿足性能要求。仿真驗(yàn)證的結(jié)果表明:設(shè)計(jì)能夠滿足性能要求,并具有一定的使用價(jià)值。

    標(biāo)簽: FPGA 圖象壓縮

    上傳時(shí)間: 2013-05-19

    上傳用戶:吳之波123

  • 基于DSP和FPGA的四關(guān)節(jié)實(shí)驗(yàn)室機(jī)器人控制器的研制

    在機(jī)器人學(xué)的研究領(lǐng)域中,如何有效地提高機(jī)器人控制系統(tǒng)的控制性能始終是研究學(xué)者十分關(guān)注的一個(gè)重要內(nèi)容。在分析了工業(yè)機(jī)器人的發(fā)展歷程和機(jī)器人控制系統(tǒng)的研究現(xiàn)狀后,本論文的主要目標(biāo)是針對(duì)四關(guān)節(jié)實(shí)驗(yàn)室機(jī)器人特有的機(jī)械結(jié)構(gòu)和數(shù)學(xué)模型,建立一個(gè)新型全數(shù)字的基于DSP和FPGA的機(jī)器人位置伺服控制系統(tǒng)的軟、硬件平臺(tái),實(shí)現(xiàn)對(duì)四關(guān)節(jié)實(shí)驗(yàn)室機(jī)器人的精確控制。 本論文從實(shí)際情況出發(fā),首先分析了所研究的四關(guān)節(jié)實(shí)驗(yàn)室機(jī)器人的本體結(jié)構(gòu),并對(duì)其抽象簡化得到了它的運(yùn)動(dòng)學(xué)數(shù)學(xué)模型。在明確了實(shí)現(xiàn)機(jī)器人精確位置伺服控制的控制原理后,我們對(duì)機(jī)器人控制系統(tǒng)的諸多可行性方案進(jìn)行了充分論證,并最終決定采用了三級(jí)CPU控制的控制體系結(jié)構(gòu):第一級(jí)CPU為上位計(jì)算機(jī),它實(shí)現(xiàn)對(duì)機(jī)器人的系統(tǒng)管理、協(xié)調(diào)控制以及完成機(jī)器人實(shí)時(shí)軌跡規(guī)劃等控制算法的運(yùn)算;第二級(jí)CPU為高性能的DSP處理器,它輔之以具有高速并行處理能力的FPGA芯片,實(shí)現(xiàn)了對(duì)機(jī)器人多個(gè)關(guān)節(jié)的高速并行驅(qū)動(dòng);第三級(jí)CPU為交流伺服驅(qū)動(dòng)處理器,它實(shí)現(xiàn)了機(jī)器人關(guān)節(jié)伺服電機(jī)的精確三閉環(huán)誤差驅(qū)動(dòng)控制,以及電機(jī)的故障診斷和自動(dòng)保護(hù)等功能。此外,我們采用比普通UART速度快得多的USB來實(shí)現(xiàn)上位計(jì)算機(jī).與下位控制器之間的數(shù)據(jù)通信,這樣既保證了兩者之間連接方便,又有效的提高了控制系統(tǒng)的通信速度和可靠性。 機(jī)器人系統(tǒng)的軟件設(shè)計(jì)包括兩個(gè)部分:一是采用VC++實(shí)現(xiàn)的上位監(jiān)控軟件系統(tǒng),它主要負(fù)責(zé)機(jī)器人實(shí)時(shí)軌跡規(guī)劃等控制算法的運(yùn)算,同時(shí)完成用戶與機(jī)器人系統(tǒng)之間的信息交互;二是采用C語言實(shí)現(xiàn)的下位DSP控制程序,它主要負(fù)責(zé)接收上位監(jiān)控系統(tǒng)或者下位控制箱發(fā)送的控制信號(hào),實(shí)現(xiàn)對(duì)機(jī)器人的實(shí)時(shí)驅(qū)動(dòng),同時(shí)還能夠?qū)崟r(shí)的向上位監(jiān)控系統(tǒng)或者下位控制箱反饋機(jī)器人的當(dāng)前狀態(tài)信息。 研究開發(fā)出來的四關(guān)節(jié)實(shí)驗(yàn)室機(jī)器人控制器具有控制實(shí)時(shí)性好、定位精度高、運(yùn)行穩(wěn)定可靠的特點(diǎn),它允許用戶通過上位控制計(jì)算機(jī)實(shí)現(xiàn)對(duì)機(jī)器人的各種設(shè)定作業(yè)的控制,也可以讓用戶通過機(jī)器人控制箱現(xiàn)場對(duì)機(jī)器人進(jìn)行回零、示教等各項(xiàng)操作。

    標(biāo)簽: FPGA DSP 實(shí)驗(yàn)室 機(jī)器人控制器

    上傳時(shí)間: 2013-06-11

    上傳用戶:edisonfather

  • 基于OFDM的PLC通信系統(tǒng)同步模塊的FPGA實(shí)現(xiàn)

    電力線通信技術(shù)利用分布廣泛的低壓電力線作為通信信道,實(shí)現(xiàn)internet高速互連,為用戶提供互聯(lián)網(wǎng)訪問、視頻點(diǎn)播等服務(wù),形成包括電力在內(nèi)的“四網(wǎng)合一”,目前正受到人們的關(guān)注。利用該技術(shù),可以在居民區(qū)內(nèi)建立寬帶接入網(wǎng),也可以利用遍布家庭各個(gè)房間的電源插座組成家庭局域網(wǎng)。但是電力線是傳輸電能的,因此通過電力線傳輸數(shù)據(jù)有許多的問題需要解決。 OFDM(正交頻分復(fù)用)技術(shù)是實(shí)現(xiàn)電力線通信的一項(xiàng)熱門技術(shù)。OFDM采用添加循環(huán)前綴的技術(shù),能有效地降低ICI(信道間干擾)和ISI(碼間干擾)。同時(shí)通過使用正交的子信道,大大提高了頻譜資源利用率。FPGA作為可編程邏輯器件,具有設(shè)計(jì)時(shí)間短、投資少、風(fēng)險(xiǎn)小的特點(diǎn),而且可以反復(fù)修改,反復(fù)編程,直到完全滿足需要,具有其他方式無可比擬的方便性和靈活性,能夠加速數(shù)字系統(tǒng)的研發(fā)速度。本文著重研究了OFDM同步技術(shù)在FPGA上的實(shí)現(xiàn)。本論文主要是在項(xiàng)目組工作的基礎(chǔ)上構(gòu)造雙路信號(hào)數(shù)據(jù)糾正算法流程,提出最佳采樣點(diǎn)與載波相位估計(jì)算法,完善中各個(gè)子模塊算法的硬件設(shè)計(jì)流程。內(nèi)容安排如下:第一章介紹OFDM(正交頻分復(fù)用)技術(shù)的發(fā)展歷史、技術(shù)原理。第二章介紹了PLD的分類、工藝和結(jié)構(gòu)特點(diǎn),以及FPGA的開發(fā)環(huán)境、開發(fā)流程和Verilog語言的特點(diǎn)。第三章對(duì)OFDM系統(tǒng)的同步模塊進(jìn)行詳細(xì)的闡述。第四章是OFDM同步算法的在FPGA上的實(shí)現(xiàn),對(duì)各個(gè)子模塊進(jìn)行仿真,給出了仿真波形圖和系統(tǒng)性能分析。最后,第五章總結(jié)了全文的工作,對(duì)OFDM技術(shù)的實(shí)現(xiàn)需要進(jìn)一步完善的方面與后續(xù)工作進(jìn)行了探討。

    標(biāo)簽: OFDM FPGA PLC 通信系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:hgy9473

  • 24l01 7對(duì)1 多機(jī)通信

    無線模塊24l01 7對(duì)1多機(jī)通信

    標(biāo)簽: 24l01 多機(jī)通信

    上傳時(shí)間: 2013-07-12

    上傳用戶:yaohe123

  • 基于matlab的移動(dòng)通信建模與仿真

    本文介紹了移動(dòng)通信信道的基本理論,對(duì)移動(dòng)通信中的衰落信道進(jìn)行了分析和建模,在此基礎(chǔ)上通過使用matlab仿真軟件,采用相關(guān)算法編程對(duì)衰落信道進(jìn)行仿真,結(jié)果表明了信道分析的有效性。

    標(biāo)簽: matlab 移動(dòng)通信 建模 仿真

    上傳時(shí)間: 2013-07-06

    上傳用戶:handless

  • 基于ARM Cortex的嵌入式以太網(wǎng)通信的實(shí)現(xiàn)

    近年來,隨著以太網(wǎng)技術(shù)的發(fā)展和普及,以TCP/IP協(xié)議為代表的開放式互聯(lián)網(wǎng)技術(shù)在各個(gè)領(lǐng)域都得到了廣泛的應(yīng)用,但是大量的設(shè)備都有SPI串行接口,這些設(shè)備的串行數(shù)據(jù)需要通過網(wǎng)絡(luò)進(jìn)行傳輸,因此必須要尋求一種解決方案,用來解決這些傳統(tǒng)設(shè)備與現(xiàn)今的網(wǎng)絡(luò)設(shè)備之間的互聯(lián)問題。本文針對(duì)這種情況設(shè)計(jì)了一種基于ARM處理器的嵌入式以太網(wǎng)接口系統(tǒng)。 本文分別對(duì)SPI串行通信和基于TCP/IP協(xié)議的以太網(wǎng)進(jìn)行研究和分析,在此基礎(chǔ)上設(shè)計(jì)一個(gè)嵌入式系統(tǒng)—基子ARM處理器的串行通信與以太網(wǎng)的協(xié)議轉(zhuǎn)換系統(tǒng),來實(shí)現(xiàn)SPI串行口與網(wǎng)口的數(shù)據(jù)傳輸。 首先分析了當(dāng)前串行通信的應(yīng)用現(xiàn)狀和以太網(wǎng)技術(shù)的發(fā)展動(dòng)態(tài),指出SPI串口設(shè)備網(wǎng)絡(luò)化的趨勢,然后詳細(xì)介紹了嵌入式處理器LM3S8962的特點(diǎn)和內(nèi)部結(jié)構(gòu)接著闡述了嵌入式TCP/IP協(xié)議棧的總體設(shè)計(jì)以及每層協(xié)議的編寫過程。在硬件設(shè)計(jì)方面,對(duì)本文所設(shè)計(jì)的系統(tǒng)—基于ARM處理器的串行通信與以太網(wǎng)的協(xié)議轉(zhuǎn)換系統(tǒng)進(jìn)行了總體設(shè)計(jì),將系統(tǒng)分為三個(gè)主要模塊:處理器模塊、SPI通信模塊和以太網(wǎng)接口模塊。同時(shí)在軟件設(shè)計(jì)方面對(duì)啟動(dòng)代碼流程、驅(qū)動(dòng)程序設(shè)計(jì)與實(shí)現(xiàn)、軟件包的配置進(jìn)行了說明。對(duì)設(shè)計(jì)的主程序的流程圖以及各個(gè)任務(wù)參數(shù)設(shè)置加以分析。最后對(duì)系統(tǒng)進(jìn)行了測試表明通信是成功的。 總之,本文完成了嵌入式網(wǎng)絡(luò)控制器的硬件平臺(tái)架構(gòu)設(shè)計(jì)、嵌入式操作系統(tǒng)的移植,為今后嵌入式網(wǎng)絡(luò)控制器的后繼開發(fā)提供了一個(gè)嵌入式平臺(tái),研究成果對(duì)于嵌入式遠(yuǎn)程監(jiān)控系統(tǒng)在遠(yuǎn)程控制領(lǐng)域的應(yīng)用具有一定的參考價(jià)值。

    標(biāo)簽: Cortex ARM 嵌入式 以太網(wǎng)通信

    上傳時(shí)間: 2013-04-24

    上傳用戶:jiiszha

  • 基于ARM處理器的便攜式儀表人機(jī)接口的設(shè)計(jì)

    隨著現(xiàn)代工業(yè)的發(fā)展,人機(jī)接口在工業(yè)生產(chǎn)以及社會(huì)生活中發(fā)揮著越來越重要的作用,同時(shí),人機(jī)接口的各項(xiàng)技術(shù)問題也日益凸現(xiàn)出來,越來越受到世界各國的關(guān)注。 本課題就基于便攜式儀表人機(jī)接口的設(shè)計(jì)開展研究。設(shè)計(jì)的關(guān)鍵步驟包括:人機(jī)接口的軟硬件設(shè)計(jì)、實(shí)驗(yàn)系統(tǒng)的搭建以及在一條天然氣管道上進(jìn)行管道檢測實(shí)驗(yàn),驗(yàn)證人機(jī)接口的實(shí)用性。 論文中介紹了人機(jī)接口技術(shù)的發(fā)展過程與現(xiàn)狀、人機(jī)接口系統(tǒng)的軟硬件詳細(xì)設(shè)計(jì)。人機(jī)接口硬件包括:ARM處理器控制核心、通信接口電路、LCD顯示接口電路、USB接口儲(chǔ)存電路;軟件包括人機(jī)接口的底層軟件與應(yīng)用軟件。在實(shí)驗(yàn)過程中,首先獲取一段有裂紋的天然氣管道,接著使用自行設(shè)計(jì)的采樣模塊檢測磁場信號(hào),通過串口將數(shù)據(jù)發(fā)送到人機(jī)接口平臺(tái),人機(jī)接口平臺(tái)使用嵌入式Linux作為操作系統(tǒng),使用Qt程序在LCD上顯示實(shí)時(shí)曲線。而后人機(jī)接口將數(shù)據(jù)存儲(chǔ)在閃盤中,同時(shí)使用一系列算法程序?qū)?shù)據(jù)進(jìn)行處理,最后利用檢測到的漏磁場法向分量HP(Y)的具有顯著特征的最大梯度值的位置來判斷裂紋的位置,再與實(shí)際的裂紋位置對(duì)比,得出可行性結(jié)論。經(jīng)過大量的實(shí)驗(yàn),該系統(tǒng)可以很好的實(shí)現(xiàn)檢測目的,驗(yàn)證了人機(jī)接口的實(shí)用性。

    標(biāo)簽: ARM 處理器 便攜式儀表 人機(jī)接口

    上傳時(shí)間: 2013-06-28

    上傳用戶:www240697738

  • 基于ARM的IC卡機(jī)房管理終端設(shè)計(jì)

    目前,許多高校在機(jī)房管理上使用了IC 卡,其中少數(shù)機(jī)房是使用接觸式IC卡,眾所周知,接觸式IC 卡在可靠性、易用性、安全性、高抗干擾性和工作距離方面不及非接觸式IC 卡,因此很多接觸式IC 卡基本已被非接觸式IC 卡取代。 經(jīng)過調(diào)研發(fā)現(xiàn),使用IC 卡的機(jī)房管理系統(tǒng)的基本工作方式是每個(gè)機(jī)房中配置了1個(gè)IC 卡讀寫終端和1 臺(tái)監(jiān)控機(jī)。IC 卡讀卡終端只是一個(gè)普通的讀卡器,只負(fù)責(zé)讀取卡內(nèi)信息,并通過串口等通信方式將IC 卡信息傳輸給監(jiān)控機(jī),讀卡終端本身沒有信息存儲(chǔ)功能,實(shí)際的計(jì)費(fèi)管理完全是通過監(jiān)控計(jì)算機(jī)控制,監(jiān)控計(jì)算機(jī)向中心服務(wù)器端定時(shí)或?qū)崟r(shí)傳輸刷卡信息。由于整個(gè)系統(tǒng)要占用一臺(tái)微機(jī),而且中間的信息傳遞、計(jì)費(fèi)環(huán)節(jié)都要由它來完成,不僅浪費(fèi)資源,而且也增加了安全隱患。在這種工作模式下,會(huì)出現(xiàn)一些問題和漏洞: 1) 可靠性不高由于讀卡設(shè)備與監(jiān)控計(jì)算機(jī)之間的信息傳輸只是暫時(shí)保存在監(jiān)控計(jì)算機(jī)中,如果監(jiān)控計(jì)算機(jī)遭到病毒襲擊或者出現(xiàn)硬件故障,將出現(xiàn)無法挽回的后果。而且由于學(xué)生信息都保存在監(jiān)控計(jì)算機(jī)中,因此存在著人為偽造、篡改和徇私舞弊行為的極大可能。 2) IC卡的特點(diǎn)未完全體現(xiàn)IC卡除了能標(biāo)識(shí)身份外,還有電子錢包功能,能對(duì)其進(jìn)行充值和扣款,但是上述方法基本上IC卡只用做標(biāo)識(shí)身份,實(shí)際的每次扣款,都是由監(jiān)控計(jì)算機(jī)和中心服務(wù)器來完成,基本與讀卡設(shè)備無關(guān)。 3) 不方便學(xué)生上機(jī)和收費(fèi)管理學(xué)生每次上機(jī)刷卡,都要由監(jiān)控計(jì)算機(jī)連接中心服務(wù)器端,由中心服務(wù)器端讀出學(xué)生信息,進(jìn)行核對(duì),而且對(duì)學(xué)生的扣款需要額外的計(jì)算機(jī)軟件來進(jìn)行計(jì)時(shí)和計(jì)費(fèi)處理,顯得比較繁瑣。 鑒于以上問題,為提高機(jī)房管理效率,降低工作強(qiáng)度,并及時(shí)處理機(jī)房發(fā)生的故障,采用機(jī)房計(jì)費(fèi)管理系統(tǒng)勢在必行。如果能在讀卡終端設(shè)備中完成計(jì)費(fèi)的大部分功能,并且增加存儲(chǔ)功能,這樣就可以減少監(jiān)控計(jì)算機(jī)的負(fù)擔(dān),甚至讀卡終端設(shè)備可以直接與中心服務(wù)器通信,不僅能增加系統(tǒng)的可靠性和安全性而且還充分利用了IC 卡的功能,還降低了財(cái)務(wù)統(tǒng)計(jì)和計(jì)算帶來的麻煩。 目前已經(jīng)應(yīng)用于機(jī)房管理的解決方案主要有3種方式,即:軟硬件結(jié)合控制方式、帳號(hào)方式和門禁方式。鑒于設(shè)計(jì)要求,并且考慮到安全、可靠、簡單等因素,如果在軟硬件結(jié)合控制方式中,把更多的任務(wù)交由讀卡終端,比如由讀卡終端來存儲(chǔ)數(shù)據(jù)、計(jì)費(fèi)管理,同時(shí)如果讀卡終端能實(shí)現(xiàn)TCP/IP 通信,那么監(jiān)控計(jì)算機(jī)的任務(wù)就大大降低,甚至可以由讀卡終端直接與中心服務(wù)器通信。就減少了一些不必要的麻煩和安全風(fēng)險(xiǎn)。本論文的設(shè)計(jì)就是基于這一點(diǎn)來進(jìn)行的。 本系統(tǒng)要求數(shù)據(jù)傳輸穩(wěn)定可靠,實(shí)時(shí)性要好,另外考慮到性價(jià)比等因素,綜合考慮選擇將μC/OS-II 操作系統(tǒng)移植到ARM7 上作為開發(fā)平臺(tái)。在此平臺(tái)基礎(chǔ)上,考慮到TCP/IP協(xié)議棧的實(shí)現(xiàn)與要采用的硬件的性能以及實(shí)現(xiàn)的成本有關(guān)。從解決這一技術(shù)問題出發(fā),結(jié)合本論文研究的應(yīng)用對(duì)象,決定使用嵌入式操作系統(tǒng),此種方案可以描述為嵌入式TCP/IP協(xié)議棧+嵌入式操作系統(tǒng)+微控制器。 本文介紹了一種基于ARM7的IC 卡機(jī)房管理終端的設(shè)計(jì)方案。該系統(tǒng)在ARM7的基礎(chǔ)上實(shí)現(xiàn)了μC/OS-Ⅱ操作系統(tǒng)的移植和TCP/IP協(xié)議棧的嵌入,能夠正確讀寫IC 卡信息,增加了SD 卡存儲(chǔ)功能,完成計(jì)費(fèi)操作,實(shí)現(xiàn)液晶顯示功能,能夠通過以太網(wǎng)或串口直接與服務(wù)器通信。 本文詳細(xì)介紹了整個(gè)機(jī)房管理系統(tǒng)終端的硬軟件設(shè)計(jì),給出了嵌入式操作系統(tǒng)μC/OS-Ⅱ在ARM7 處理器上的詳細(xì)移植過程,介紹了一種TCP/IP協(xié)議棧和基于套接字的編程方法,同時(shí)也提供了一種多卡操作的防沖突機(jī)制。 同目前大多數(shù)機(jī)房管理系統(tǒng)相比,該系統(tǒng)有如下特點(diǎn): 1) 由于使用了嵌入式操作系統(tǒng)μC/OS-Ⅱ,提高了系統(tǒng)的實(shí)時(shí)性和反應(yīng)時(shí)間,任務(wù)管理和調(diào)度更加方便有效。 2) 由讀卡終端來進(jìn)行計(jì)費(fèi)操作,降低了服務(wù)器端的工作壓力,同時(shí)降低了安全風(fēng)險(xiǎn)。 3) 增加了數(shù)據(jù)存儲(chǔ)功能,提高了系統(tǒng)的可靠性,有利于數(shù)據(jù)的查詢和故障的恢復(fù)。 4) 增加了對(duì)無效卡、注銷卡和欠費(fèi)卡的判斷與處理,對(duì)惡意操作或者有意或者無意的逃費(fèi)操作采取了積極有效的措施。 5) 以太網(wǎng)通信克服了以往串口通信的傳輸距離短、傳輸速率慢等缺點(diǎn),使得通信更加方便、高效,并且可以進(jìn)行遠(yuǎn)距離傳輸和控制。

    標(biāo)簽: ARM IC卡 機(jī)房管理 終端設(shè)計(jì)

    上傳時(shí)間: 2013-07-09

    上傳用戶:淺言微笑

主站蜘蛛池模板: 乌兰察布市| 大渡口区| 文昌市| 古蔺县| 望都县| 海盐县| 葫芦岛市| 浦江县| 滨州市| 宜君县| 丰原市| 始兴县| 偏关县| 永寿县| 房山区| 青州市| 天津市| 岳普湖县| 南漳县| 祁阳县| 湘潭县| 都匀市| 康乐县| 龙陵县| 大冶市| 四会市| 新巴尔虎左旗| 尖扎县| 厦门市| 澄城县| 航空| 通化市| 汉川市| 通渭县| 微博| 阿克陶县| 积石山| 乡城县| 环江| 宜川县| 汕尾市|