亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

雙線(xiàn)性

  • 通孔插裝PCB的可制造性設(shè)計(jì)

    對(duì)于電子產(chǎn)品設(shè)計(jì)師尤其是線路板設(shè)計(jì)人員來(lái)說(shuō),產(chǎn)品的可制造性設(shè)計(jì)(Design For Manufacture,簡(jiǎn)稱DFM)是一個(gè)必須要考慮的因素,如果線路板設(shè)計(jì)不符合可制造性設(shè)計(jì)要求,將大大降低產(chǎn)品的生產(chǎn)效率,嚴(yán)重的情況下甚至?xí)?dǎo)致所設(shè)計(jì)的產(chǎn)品根本無(wú)法制造出來(lái)。目前通孔插裝技術(shù)(Through Hole Technology,簡(jiǎn)稱THT)仍然在使用,DFM在提高通孔插裝制造的效率和可靠性方面可以起到很大作用,DFM方法能有助于通孔插裝制造商降低缺陷并保持競(jìng)爭(zhēng)力。本文介紹一些和通孔插裝有關(guān)的DFM方法,這些原則從本質(zhì)上來(lái)講具有普遍性,但不一定在任何情況下都適用,不過(guò),對(duì)于與通孔插裝技術(shù)打交道的PCB設(shè)計(jì)人員和工程師來(lái)說(shuō)相信還是有一定的幫助。1、排版與布局在設(shè)計(jì)階段排版得當(dāng)可避免很多制造過(guò)程中的麻煩。(1)用大的板子可以節(jié)約材料,但由于翹曲和重量原因,在生產(chǎn)中運(yùn)輸會(huì)比較困難,它需要用特殊的夾具進(jìn)行固定,因此應(yīng)盡量避免使用大于23cm×30cm的板面。最好是將所有板子的尺寸控制在兩三種之內(nèi),這樣有助于在產(chǎn)品更換時(shí)縮短調(diào)整導(dǎo)軌、重新擺放條形碼閱讀器位置等所導(dǎo)致的停機(jī)時(shí)間,而且板面尺寸種類少還可以減少波峰焊溫度曲線的數(shù)量。(2)在一個(gè)板子里包含不同種拼板是一個(gè)不錯(cuò)的設(shè)計(jì)方法,但只有那些最終做到一個(gè)產(chǎn)品里并具有相同生產(chǎn)工藝要求的板才能這樣設(shè)計(jì)。(3)在板子的周圍應(yīng)提供一些邊框,尤其在板邊緣有元件時(shí),大多數(shù)自動(dòng)裝配設(shè)備要求板邊至少要預(yù)留5mm的區(qū)域。(4)盡量在板子的頂面(元件面)進(jìn)行布線,線路板底面(焊接面)容易受到損壞。不要在靠近板子邊緣的地方布線,因?yàn)樯a(chǎn)過(guò)程中都是通過(guò)板邊進(jìn)行抓持,邊上的線路會(huì)被波峰焊設(shè)備的卡爪或邊框傳送器損壞。(5)對(duì)于具有較多引腳數(shù)的器件(如接線座或扁平電纜),應(yīng)使用橢圓形焊盤而不是圓形,以防止波峰焊時(shí)出現(xiàn)錫橋(圖1)。

    標(biāo)簽: PCB 通孔插裝 可制造性

    上傳時(shí)間: 2013-10-26

    上傳用戶:gaome

  • pcb layout design(臺(tái)灣硬件工程師15年經(jīng)驗(yàn)

    PCB LAYOUT 術(shù)語(yǔ)解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:?jiǎn)巍㈦p層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號(hào)的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用ICT 測(cè)試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測(cè)試用之TEST PAD(測(cè)試點(diǎn)),其原則如下:1. 一般測(cè)試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測(cè)試點(diǎn)最小可至30mil.測(cè)試點(diǎn)與元件PAD 的距離最小為40mil。2. 測(cè)試點(diǎn)與測(cè)試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測(cè)試點(diǎn)必須均勻分佈於PCB 上,避免測(cè)試時(shí)造成板面受力不均。4. 多層板必須透過(guò)貫穿孔(VIA)將測(cè)試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測(cè)試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測(cè)率7. 測(cè)試點(diǎn)設(shè)置處:Setup􀃆pads􀃆stacks

    標(biāo)簽: layout design pcb 硬件工程師

    上傳時(shí)間: 2013-11-17

    上傳用戶:cjf0304

  • IC封裝製程簡(jiǎn)介(IC封裝制程簡(jiǎn)介)

    半導(dǎo)體的產(chǎn)品很多,應(yīng)用的場(chǎng)合非常廣泛,圖一是常見的幾種半導(dǎo)體元件外型。半導(dǎo)體元件一般是以接腳形式或外型來(lái)劃分類別,圖一中不同類別的英文縮寫名稱原文為   PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array         雖然半導(dǎo)體元件的外型種類很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。    從半導(dǎo)體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導(dǎo)體元件真正的的核心,是包覆在膠體或陶瓷內(nèi)一片非常小的晶片,透過(guò)伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內(nèi)部的晶片,圖三是以顯微鏡將內(nèi)部的晶片放大,可以看到晶片以多條銲線連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請(qǐng)注意圖三中有一條銲線從中斷裂,那是使用不當(dāng)引發(fā)過(guò)電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。   圖四是常見的LED,也就是發(fā)光二極體,其內(nèi)部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線,若以LED二支接腳的極性來(lái)做分別,晶片是貼附在負(fù)極的腳上,經(jīng)由銲線連接正極的腳。當(dāng)LED通過(guò)正向電流時(shí),晶片會(huì)發(fā)光而使LED發(fā)亮,如圖六所示。     半導(dǎo)體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱為晶圓製造;後一段是將晶中片加以封裝成最後產(chǎn)品,稱為IC封裝製程,又可細(xì)分成晶圓切割、黏晶、銲線、封膠、印字、剪切成型等加工步驟,在本章節(jié)中將簡(jiǎn)介這兩段的製造程序。

    標(biāo)簽: 封裝 IC封裝 制程

    上傳時(shí)間: 2013-11-04

    上傳用戶:372825274

  • 基于單應(yīng)性矩陣的棋盤格角點(diǎn)檢測(cè)研究

    針對(duì)三維視覺測(cè)量中棋盤格標(biāo)定板的角點(diǎn)檢測(cè),給出了基于單應(yīng)性矩陣這一計(jì)算機(jī)視覺重要工具為基礎(chǔ)的檢測(cè)方法。首先通過(guò)點(diǎn)選得到待測(cè)角點(diǎn)外接四邊形的4個(gè)角點(diǎn)坐標(biāo),接著利用單應(yīng)性矩陣映射得到所有角點(diǎn)的初始位置,最后綜合內(nèi)插值法、Harris算子、Forstner算子、SVD方法等方法對(duì)所有角點(diǎn)進(jìn)一步精確定位。實(shí)驗(yàn)表明,該方法對(duì)棋盤格角點(diǎn)位置檢測(cè)效果好,能夠滿足實(shí)際應(yīng)用要求。

    標(biāo)簽: 矩陣 角點(diǎn)檢測(cè)

    上傳時(shí)間: 2013-11-23

    上傳用戶:zhichenglu

  • 本文具體介紹了怎樣利用Intel公司的8051單片機(jī)設(shè)計(jì)和實(shí)現(xiàn)一款低成本的可配置性的單路電話計(jì)費(fèi)器。

    本文具體介紹了怎樣利用Intel公司的8051單片機(jī)設(shè)計(jì)和實(shí)現(xiàn)一款低成本的可配置性的單路電話計(jì)費(fèi)器。

    標(biāo)簽: Intel 8051 單片機(jī)設(shè)計(jì) 可配置性

    上傳時(shí)間: 2014-01-18

    上傳用戶:shawvi

  • Verilog編碼與綜合中的非阻塞性賦值

    Verilog編碼與綜合中的非阻塞性賦值

    標(biāo)簽: Verilog 編碼 非阻塞性賦值

    上傳時(shí)間: 2013-12-23

    上傳用戶:杜瑩12345

  • C++多態(tài)性程序例子

    C++多態(tài)性程序例子

    標(biāo)簽: 程序

    上傳時(shí)間: 2014-01-19

    上傳用戶:luke5347

  • 這是幾個(gè)密碼加密解密技術(shù)的探討性文章,本人"貪婪"于加密解密技術(shù),憑借在平時(shí)的知識(shí)關(guān)注,加上本人的知己老師"曹教授"的熱切指導(dǎo),并且汲取前人的先進(jìn)經(jīng)驗(yàn),于是研制了這套程序,本程序在本人的多次試驗(yàn)中已得

    這是幾個(gè)密碼加密解密技術(shù)的探討性文章,本人"貪婪"于加密解密技術(shù),憑借在平時(shí)的知識(shí)關(guān)注,加上本人的知己老師"曹教授"的熱切指導(dǎo),并且汲取前人的先進(jìn)經(jīng)驗(yàn),于是研制了這套程序,本程序在本人的多次試驗(yàn)中已得到驗(yàn)證,均獲成功.本程序適用于:WINDOWS98,2000,NT,UNIX,LINIX操作系統(tǒng)下(我使用的UNIX下的VI編輯器編寫的程序)

    標(biāo)簽: 加密 解密 程序 密碼

    上傳時(shí)間: 2014-01-19

    上傳用戶:PresidentHuang

  • 設(shè)定程式投影圖檔,設(shè)定程式投射光線的紅綠藍(lán)色RGB值

    設(shè)定程式投影圖檔,設(shè)定程式投射光線的紅綠藍(lán)色RGB值,設(shè)定範(fàn)圍在0至255,設(shè)定投射光線的大小,值愈小光線愈大

    標(biāo)簽: RGB 程式 投影 投射

    上傳時(shí)間: 2013-12-24

    上傳用戶:playboys0

  • 性愛寶典中文版(含源碼)

    性愛寶典中文版(含源碼)

    標(biāo)簽: 寶典 源碼

    上傳時(shí)間: 2014-07-24

    上傳用戶:iswlkje

主站蜘蛛池模板: 衡阳市| 宁河县| 修武县| 顺昌县| 文登市| 黔南| 尉犁县| 惠来县| 蓝山县| 家居| 呼伦贝尔市| 湘潭县| 白水县| 巧家县| 都江堰市| 简阳市| 齐河县| 玉树县| 调兵山市| 壤塘县| 洪江市| 屏东县| 精河县| 松溪县| 闻喜县| 崇左市| 五指山市| 黔西| 柯坪县| 榆社县| 连平县| 汾阳市| 桃园市| 安徽省| 博湖县| 陵水| 武川县| 东丽区| 滁州市| 哈尔滨市| 许昌县|