亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

雙線性插值法

  • 常用算法:鏈表的操作、隊列的應用、堆棧的應用、串的應用、樹的基本操作、冒泡排序、堆排序、歸并排序、磁盤文件排序、順序查找、二分查找、樹的動態查找、二分法求解方程、牛頓迭代求解方程、弦截法求解方程、拉格

    常用算法:鏈表的操作、隊列的應用、堆棧的應用、串的應用、樹的基本操作、冒泡排序、堆排序、歸并排序、磁盤文件排序、順序查找、二分查找、樹的動態查找、二分法求解方程、牛頓迭代求解方程、弦截法求解方程、拉格朗日插值、最小二乘法擬合、辛普生數值積分、改進歐拉法、龍格-庫塔算法、高斯消去法、正定矩陣求逆算法

    標簽: 排序 方程

    上傳時間: 2014-03-11

    上傳用戶:woshiayin

  • 大尺寸LCD圖像引擎的關鍵算法與前端設計.rar

    在LCD顯示應用領域,通常數據源輸出圖像的分辨率是變化,而從工業生產標準化要求和獲得最佳顯示效果的角度出發,LCD顯示器的物理分辨率則是固定不變的。這就需要將不同分辨率的輸入圖像經過縮放后輸出到分辨率固定的LCD顯示器上,當前工業上解決這一問題的方案是在輸入數據源和數據顯示設備之間設置LCD圖像引擎來實現縮放處理。LCD圖像引擎是面向LCD顯示器應用的一種高度集成的圖像處理芯片,它在整個LCD顯示系統中具有不可取代的位置。 本文在分析了大尺寸LCD圖像引擎的研究現狀之后,提出了擬開發的大尺寸LCD圖像引擎的總體結構和設計目標。針對該體系結構,提出了一種基于2點的三次樣條插值算法,推導出了該算法的插值核函數的表達式,并基于該算法實現LCD圖像引擎的核心部分——圖像縮放引擎的硬件結構設計。主觀和客觀Q值評價實驗結果表明,該算法獲得的插值圖像質量非常接近傳統的雙三次插值算法,而運算復雜度和硬件實現開銷卻低于后者,對于實時性要求較高的LCD圖像引擎來說該算法是一個性價比較高的插值算法。 為了提高經過圖像縮放引擎處理后的圖像顯示質量,在LCD圖像引擎中引入了圖像色彩調整技術。

    標簽: LCD 大尺寸 圖像

    上傳時間: 2013-06-07

    上傳用戶:zoushuiqi

  • 開關磁阻電機的減振降噪和低轉矩脈動研究.rar

    開關磁阻電機(SR電機)驅動系統(SRD)是一種先進的機電一體化裝置,但是其較大的振動噪聲和轉矩脈動問題制約了SRD的廣泛應用。本文以減小SR電機振動噪聲和轉矩脈動為主題展開理論分析和實驗研究。主要內容有:由于徑向力引起的定子徑向振動是SR電機噪聲的主要根源,因此徑向力的分析和計算是研究SR電機振動噪聲的基礎。本文利用磁通管法推導出徑向力的解析表達式,定性分析了徑向力與電機結構參數等之間的關系。根據虛位移原理,推導出基于矢量磁勢的電磁力計算公式。該計算方法求解電磁力時只需進行一次磁場計算,不但減小了計算量,同時計算精度較傳統虛位移法高。利用這一計算方法,求出了實驗樣機的轉矩及徑向力的精確數值解。針對在SRD性能仿真時,傳統的非線性插值不但耗時,而且對有限元計算數據量要求高的問題,本文利用人工神經網絡強大的非線性模型辨識能力,成功進行了SR電機磁鏈反演和轉矩計算的模型訓練,最后建立了基于人工神經網絡的SR電機精確解析數學模型。因為SR電機本體結構形式的選擇問題與振動噪聲大小有著密切的關系。本文從噪聲輻射和振動幅值角度探討了SR電機主要尺寸的確定;接著從對稱性、力波階數等角度研究了SR電機相數及繞組連接方式、極數、并聯支路數的選擇問題。并對一些常用的降低電機機械噪聲的措施和方法進行了綜述。系統振動特性的研究對于減小振動噪聲十分重要。本文從振動系統的運動方程出發,導出了從激振力到振動加速度的傳遞函數和系統的自由振動解;然后利用機電類比法得出了SR電機定子系統的固有頻率以及振動振幅的解析解,定性分析了影響振動振幅的各種因素;最后利用基于能量法的有限元解法,通過建立不同的散熱筋結構形式、高度、根數以及形狀的SR電機三維有限元模型,分析得出了最有利于降噪和散熱的散熱筋結構是高度高、根數多、上窄下寬的梯形截面的周向散熱筋的結論。通過建立不同繞組裝配工藝下的SR電機三維有限元模型,分析得出了加強繞組剛度可以提高系統低階固有頻率的結論。通過比較實驗樣機的模態分析結果和運行實驗結果,證實了模態分析的有效性。仿真是計算SRD系統性能和預估電機振動的有效手段。本文在用MATLAB建立SRD系統的非線性動態仿真模型的基礎上,對SRD系統進行了穩態性能仿真、動態性能仿真以及負載突變仿真。接著利用穩態性能仿真,綜合考慮最大平均轉矩和效率這兩個優化目標,對SR電機的開關角進行了優化。最后結合由磁場有限元計算得到的徑向力數據表和穩態性能仿真,通過非線性插值得到徑向力的波形,然后對徑向力波形進行了頻譜分析,從而找到其主要的諧波分量。在電機設計階段避免徑向力波主要頻譜分量與SR電機定子的固有頻率接近而引起共振是降低SR電機噪聲的首要條件。合適的控制策略對于SR電機減振降噪是必不可少的。本文理論推導出三步換相法的時間參數取值公式。仿真證明本取值公式較原先文獻的結論在阻尼比較小時有更好的減振效果。針對SR電機運行中可能出現多個模態振形被激發出來的情況,利用數值優化法對三步換相法的時間參數進行了優化,使得減振效果整體最佳,所提的數值優化方法對兩步換相法同樣有效。在分析已有的直接瞬時轉矩控制的基礎上,針對其不足之處,提出了轉矩定頻控制取代內滯環的方法、開始重疊區域的轉矩控制方法、最佳開關角度二次優化法和時間參數優化的三步換相法等新的控制方案。動態仿真證明這些方案是切實有效的,達到了預期效果。最后在直接瞬時轉矩控制的每一次轉矩斬波都使用三步換相法,和在相關斷時刻根據實際電平靈活選用兩步或三步換相法以減小電機振動噪聲,并提出了考慮減振要求的開關頻率設計方法,最終形成了一套完整的降低振動噪聲和轉矩脈動控制策略。設計并研制了基于TMS320LF2407DSP的SR電機控制器。根據控制策略要求,選用了不對稱半橋功率電路拓撲結構;出于降低成本以及提高可靠性考慮,采用了MOSFET雙路并聯電路方案。在控制軟件中實現了本文所提出的降低SR電機振動噪聲和轉矩脈動控制策略。本文最后對實驗樣機進行了靜態轉矩的測量實驗,對比轉矩測量值與轉矩有限元計算值,驗證了磁場有限元計算的有效性。然后對實驗樣機進行了空載與負載、電流控制與轉矩控制、低速斬波與高速單波、是否采用兩步或三步換相法等一系列對比運行實驗,對比各種實驗結果,充分證實了本文所提出的降低振動噪聲和轉矩脈動控制策略的有效性。本課題組承擔了國家十·五863計劃電動汽車重大專項:“EQ6110HEV混合動力城市公交車用電機及其控制系統”(2001AA501421)。本文的研究是在該項目的資助下完成,并且本文關于電機本體結構形式、散熱筋結構和機械降噪措施等的結論已在該項目的60kW實驗樣機上得到證實。

    標簽: 開關磁阻電機 降噪

    上傳時間: 2013-07-05

    上傳用戶:13081287919

  • 光伏陣列ⅠⅤ特性曲線測試設備研究.rar

    光伏陣列是光伏系統的重要組成部分,它決定了光伏系統的發電量,同時也是光伏系統成本的主要部分。因此合理配置光伏陣列,提高光伏陣列的利用效率一直是光伏系統設計的研究重點,也是降低光伏系統發電成本的重要措施。本文采用了可變電子負載現場測試方法,設計并研制出基于Philips公司的LPC2214的光伏陣列測試儀樣機。本文主要工作及創新在于: 1.在基于LPC2214測試控制部分的硬件電路設計中,為電壓和電流的采樣各設置了四路不同量程的采樣通道。采樣時系統自動選擇最合適的量程,提高電壓和電流大范圍測量時的精度; 2.通過對系統進行一次預采樣來確定光伏陣列的開路電壓和短路電流。預采樣的方法只需要使可變電子負載完成一次由阻值為零到阻值為無窮大的操作; 3.對測試得到的數據首先將電壓值進行從小到大的升序重組,其對應的電流值采用lagrange中值法對進行數字濾波處理,從而消除由于偶然出現的脈沖性干擾所引起的采樣值偏差; 4.對輔助電源、測試控制電路和液晶顯示進行了一體化的設計,使光伏陣列特性的測量和顯示可以在本測試儀上一次完成; 5.本測試儀樣機可以利用光伏陣列的數學模型以及測量的實時數據對光伏陣列的特性曲線進行預估和分析。 通過對光伏陣列進行實際測量,得到的實驗結果表明:該樣機測試系統運行穩定、攜帶方便、測量精度較高、一次完整的測試只需14ms左右,測試速度快,并且測量得到的伏安特性可以在液晶上直接以曲線的形式顯示,使測得的陣列特性更為直觀,能滿足工程應用的需要。

    標簽: 光伏陣列 特性曲線 測試設備

    上傳時間: 2013-04-24

    上傳用戶:fairy0212

  • 環形線圈車檢器防誤檢技術研究.rar

    為了解決現有環形線圈車檢器在工程應用中出現的誤檢問題,尤其是對同一輛大車的多次誤觸發問題,本文深入研究導致誤檢現象的具體原因,并在這基礎上提出了一套軟硬件的解決方法,以減少誤觸發現象,提高檢測的準確率。 為了方便測量與調試,本文設計了一個PC端軟件。它與實驗室原有的頻率采集工具一塊配合工作,能實時而直觀地察看車檢器的工作狀況,從而有利于實驗數據的采集與問題分析。通過實驗分析,本文總結了誤檢現象的若干情形,以及導致誤檢問題的主要原因。 針對上述分析的發現—車檢器采用的單一閾值法不能適應復雜的應用環境,本文對檢測算法作了改進:對車輛到達的檢測,仍采用單一閾值法;對車輛離開的檢測,則采用平坦性判定法。后者利用了在車輛離開時,線圈頻率從非平坦變為平坦這一特征。它有簡單、易移植和防誤檢的特點。 為了從應用層面解決問題,本文設計了一種基于改進算法的車檢器。與同類車檢器相比,它除了集成上述車檢算法外,還提供一個RS-232的測試端口,按一定的數據協議與PC端的診斷軟件通訊,能夠幫助現場測試工作的開展。 本文還利用了新車檢器做了兩組的實驗:實驗室環境與高速公路車輛檢測現場環境下的實驗。第一組驗證了改進算法的防誤檢性能,并計算它的檢測延遲。其中檢測延遲的計算,有助于協調車輛檢測系統中線圈、車檢器與攝像頭三者間的工作。第二組驗證了新車檢器的檢測性能,包括識別和延遲兩方面內容。兩組實驗結果都證實了改進算法的實用價值。

    標簽: 環形 技術研究 線圈

    上傳時間: 2013-06-16

    上傳用戶:1406054127

  • 實時視頻縮放算法研究及FPGA實現.rar

    調整視頻圖像的分辨率需要視頻縮放技術。如果圖像縮放技術的處理速度達到實時性要求就可以應用于視頻縮放。 傳統圖像縮放技術利用插值核函數對已有像素點進行插值重建還原圖像。本文介紹了圖像插值的理論基礎一采樣定理,并對理想重建函數Sinc函數進行了討論。本文介紹了常用的線性圖像插值技術及像素填充、自適應插值和小波域圖像縮放等技術。然后,本文討論了分級線性插值算法的思想,設計并實現了FPGA上的分級雙三次算法。最后本文對各種算法的縮放效果進行了分析和討論。 本文在分析現有視頻縮放算法基礎之上,提出了分級線性插值算法,并應用在簡化線性插值算法中。分級線性插值算法以犧牲一定的計算精度為代價,用查找表代替乘法計算,降低了算法復雜度。本文設計并實現了分級雙三次插值算法,詳細說明了板上系統的模塊結構。最后本文將分級線性插值算法與原線性插值算法效果圖進行比較,比較結果顯示分級插值算法與原算法誤差較小,在放大比例較小時可以取代原算法。結果證明分級雙三次線性插值算法的FPGA實現能夠滿足額定幀頻,可以進行實時視頻縮放。

    標簽: FPGA 實時視頻 算法研究

    上傳時間: 2013-04-24

    上傳用戶:亞亞娟娟123

  • 基于FPGA的3D頭盔顯示設備研究.rar

    圖像顯示器是人類接受外部信息的重要手段之一。而立體顯示則能再現場景的三維信息,提供場景更為全面、詳實的信息,在醫學、軍事、娛樂具有廣泛的應用前景。而現有的3D立體顯示設備價格都比較貴,基于此,本人研究了基于SDRAM存儲器和FPGA處理器的3D頭盔顯示設備并且設計出硬件和軟件系統。該系統圖像效果好,并且價格成本便宜,從而具有更大的實用性。本文完成的主要工作有三點: 1.設計了基于FPGA處理器和SDRAM存儲器的3D頭盔顯示器。該方案有別于現有的基于MCU、DSP和其它處理芯片的方案。本方案能通過線性插值算法把1024×768的分辨率變成800×600的分辨率,并能實現120HZ圖像刷新率,采用SDRAM作為高速存儲器,并且采用乒乓操作,有別于其它的開關左右眼視頻實現立體圖像。在本方案中每時每刻都是左右眼視頻同時輸出,使得使用者感覺不到視頻圖像有任何閃爍,減輕眼睛疲勞。本方案還實現了圖像對比對度調節,液晶前照光調節(調節輸出脈沖的占空比),立體圖像源自動識別,還有人性化的操作界面(OSD)功能。 2.完成了該系統的硬件平臺設計和軟件設計。從便攜性角度考慮,盡量減小PCB板面積,給出了它們詳細的硬件設計電路圖。完成了FPGA系統的設計,包括系統整體分析,各個模塊的實現原理和具體實現的方法。完成了單片機對AD9883的配置設計。 3.完成了本方案的各項測試和調試工作,主要包括:數據采集部分測試、數據存儲部分測試、FPGA器件工作狀態測試、以電腦顯示器作為顯示器的聯機調試和以HX7015A作為顯示器的聯機調試,并且最終調試通過,各項功能都滿足預期設計的要求。實驗和分析結果論證了系統設計的合理性和使用價值。 本文的研究與實現工作通過實驗和分析得到了驗證。結果表明,本文提出的由FPGA和SDRAM組成的3D頭盔顯示系統完全可以實現高質量的立體視覺效果,從而可以將該廉價的3D頭盔顯示系統用于我國現代化建設中所需要的領域。

    標簽: FPGA 顯示設備

    上傳時間: 2013-07-16

    上傳用戶:xiaoxiang

  • MPEG2視頻解碼器的FPGA設計.rar

    MPEG-2是MPEG組織在1994年為了高級工業標準的圖象質量以及更高的傳輸率所提出的視頻編碼標準,其優秀性使之成為過去十年應用最為廣泛的標準,也是未來十年影響力最為廣泛的標準之一。 本文以MPEG-2視頻標準為研究內容,建立系統級設計方案,設計FPGA原型芯片,并在FPGA系統中驗證視頻解碼芯片的功能。最后在0.18微米工藝下實現ASIC的前端設計。完成的主要工作包括以下幾個方面: 1.完成解碼系統的體系結構的設計,采用了自頂而下的設計方法,實現系統的功能單元的劃分;根據其視頻解碼的特點,確定解碼器的控制方式;把視頻數據分文幀內數據和幀間數據,實現兩種數據的并行解碼。 2.實現了具體模塊的設計:根據本文研究的要求,在比特流格式器模塊設計中提出了特有的解碼方式;在可變長模塊中的變長數據解碼采用組合邏輯外加查找表的方式實現,大大減少了變長數據解碼的時間;IQ、IDCT模塊采用流水的設計方法,減少數據計算的時間:運動補償模塊,針對模塊數據運算量大和訪問幀存儲器頻繁的特點,采用四個插值單元同時處理,增加像素緩沖器,充分利用并行性結構等方法來加快運動補償速度。 3.根據視頻解碼的參考軟件,通過解碼系統的仿真結果和軟件結果的比較來驗證模塊的功能正確性。最后用FPGA開發板實現了解碼系統的原型芯片驗證,取得了良好的解碼效果。 整個設計采用Verilog HDL語言描述,通過了現場可編程門陣列(FPGA)的原型驗證,并采用SIMC0.18μm工藝單元庫完成了該電路的邏輯綜合。經過實際視頻碼流測試,本文設計可以達到MPEG-2視頻主類主級的實時解碼的技術要求。

    標簽: MPEG2 FPGA 視頻解碼器

    上傳時間: 2013-07-27

    上傳用戶:ice_qi

  • 基于FPGA的實時圖像采集與處理系統研究.rar

    隨著數碼技術的不斷發展,數字圖像處理的應用領域不斷擴大,其實時處理技術成為研究的熱點。VLSI技術的迅猛發展為數字圖像實時處理技術提供了硬件基礎。其中FPGA(現場可編程門陣列)的特點使其非常適用于進行一些基于像素級的圖像處理。 傳統的圖像顯示系統必須連接到PC才能觀察圖像視頻,存在著高速實時性、穩定性問題。本設計脫離高清晰工業相機必須與PC連接才可以觀看到高清晰圖像的束縛,實現系統的小型化。針對130萬像素彩色1/2英寸鎂光CMOS圖像傳感器,提出用硬件實現Bayer格式到RGB格式轉換的設計方案,完成由黑白圖像到高清彩色圖像的轉換,用SDRAM作緩存,輸出標準VGA信號,可直接連接VGA顯示器、投影儀等設備進行實時的視頻圖像觀看,與模擬相機740X576分辨率(480線)圖像相比,設計圖像畫質相當于1280X1024分辨率(750線),最高幀率25fps,整個結構應用FPGA作為主控制器,用少量的緩存代替傳統的大容量存儲,加快了運算速率,減小了電路規模,滿足圖像實時處理的要求,使展現出來的視頻圖像得到質的飛躍。可以廣泛應用于工業控制和遠程監控等領域。 論文研究的重點是采用altera公司EP2C芯片前端驅動CMOS圖像傳感器,實時采集Bayer圖像象素,分析研究CFA圖像插值算法,實現了基于FPGA的實時線性插值算法,能夠對輸入是每像素8bit、分辨率為1280×1204的Bayer模式圖像數據進行實時重構,輸出彩色RGB圖像。由端口FIFO作為數據緩沖,存儲一幀圖像到高速SDRAM,構建VGA顯示控制器,實現對輸入是每像素24bit(RGB101010)、分辨率為640×480、幀頻25HZ彩色圖像進行實時顯示。 整個模塊結構包括電源模塊單元等、CMOS成像單元、FPGA數據處理單元、SDRAM控制單元、VGA顯示接口單元。 最后,對系統進行了調試。經實驗驗證,系統達到了實時性,能正確和可靠的工作。整個設計模塊能夠滿足高幀率和高清晰的實時圖像處理,占用系統資源很少,用較少的時間完成了圖像數據的轉換,提高了效率。

    標簽: FPGA 實時圖像采集 與處理系統

    上傳時間: 2013-06-08

    上傳用戶:zhengjian

  • 基于FPGA的視頻圖像分析.rar

    對弓網故障的檢測是當今列車檢測的一項重要任務。原始故障視頻圖像具有極大的數據量,使實時存儲和傳輸故障視頻圖像極其困難。由于視頻的數據量相當大,需要采用先進的視頻編解碼協議進行處理,進而實現檢測現場的實時監控。 @@ H.264/AVC(Advanced Video Coding)作為MPEG-4的第10部分,因其具有超高的壓縮效率、極好的網絡親和性,而被廣泛研究與應用。H.264/AVC采用了先進的算法,主要有整數變換、1/4像素精度插值、多模式幀間預測、抗塊效應濾波器和熵編碼等。 @@ 本文使用硬件描述語言Verilog,以紅色颶風 II開發板作為硬件平臺,在開發工具QUARTUSII 6.0和MODELSIM_SE 6.1B環境中完成軟核的設計與仿真驗證。以Altera公司的CycloneII FPGA(Field Programmable Gate Array)EP2C35F484C8作為核心芯片,實現視頻圖像采集、存儲、顯示以及實現H.264/AVC部分算法的基本系統。 @@ FPGA以其設計靈活、高速、具有豐富的布線資源等特性,逐漸成為許多系統設計的首選,尤其是與Verilog和VHDL等語言的結合,大大變革了電子系統的設計方法,加速了系統的設計進程。 @@ 本文首先分析了FPGA的特點、設計流程、verilog語言等,然后對靜態圖像及視頻圖像的編解碼進行詳細的分析,比如H.264/AVC中的變換、量化、熵編碼等:并以JM10.2為平臺,運用H.264/AVC算法對視頻序列進行大量的實驗,對不同分辨率、量化步長、視頻序列進行編解碼以及對結果進行分析。接著以紅色颶風II開發板為平臺,進行視頻圖像的采集存儲、顯示分析,其中詳細分析了SAA7113的配置、CCD信號的A/D轉換、I2C總線、視頻的數字化ITU-R BT.601標準介紹及視頻同步信號的獲取、基于SDRAM的視頻幀存儲、VGA顯示控制設計;最后運用verilog語言實現H.264/AVC部分算法,并進行功能仿真,得到預計的效果。 @@ 本文實現了整個視頻信號的采集存儲、顯示流程,詳細研究了H.264/AVC算法,并運用硬件語言實現了部分算法,對視頻編解碼芯片的設計具有一定的參考價值。 @@關鍵詞:FPGA;H.264/AVC;視頻;verilog;編解碼

    標簽: FPGA 視頻 圖像分析

    上傳時間: 2013-04-24

    上傳用戶:啦啦啦啦啦啦啦

主站蜘蛛池模板: 温州市| 岱山县| 姜堰市| 锡林郭勒盟| 唐海县| 建始县| 海宁市| 三明市| 都昌县| 青州市| 揭西县| 岳普湖县| 洞头县| 汉沽区| 墨竹工卡县| 金阳县| 游戏| 饶河县| 武宣县| 兖州市| 宜兰市| 桃江县| 浦江县| 龙川县| 台江县| 武安市| 庆元县| 鹤岗市| 若尔盖县| 宁南县| 蓝山县| 南陵县| 手机| 潜江市| 连云港市| 礼泉县| 通榆县| 凤山市| 乐清市| 大安市| 枞阳县|