本文的目的在于,介紹如何計算具有狹窄氣隙的圓形轉(zhuǎn)子電機中的繞組感應(yīng)。我們僅處理理想化的氣隙磁場,不考慮槽、外部周邊或傾斜電抗。但我們將考察繞組磁動勢(MMF)的空間諧頻。 在圖1中,給出了12槽定子的軸截面示意圖。實際上,所顯示的是薄鋼片的形狀,或用于構(gòu)成磁路的層片。鐵芯由薄片構(gòu)成,以控制渦流電流損耗。厚度將根據(jù)工作頻率而變,在60Hz的電機中(大體積電機,工業(yè)用)層片的厚度典型為.014”(.355毫米)。它們堆疊在一起,以構(gòu)成具有恰當(dāng)長度的磁路。繞組位于該結(jié)構(gòu)的槽內(nèi)。 在圖1中,給出了帶有齒結(jié)構(gòu)的梯形槽,在大部分長度方向上具有近乎均勻的截面,靠近氣隙處較寬。齒端與相對狹窄的槽凹陷區(qū)域結(jié)合在一起,通過改善氣隙場的均勻性、增加氣隙磁導(dǎo)、將繞組保持在槽中,有助于控制很多電機轉(zhuǎn)子中的寄生損耗。請注意,對于具有名為“形式纏繞”線圈的大型電機,它具有直邊矩形槽,以及非均勻截面齒。下面的介紹針對兩類電機。
標(biāo)簽: 如何計算 轉(zhuǎn)子 電機 繞組
上傳時間: 2013-10-13
上傳用戶:我干你啊
虛短和虛斷的概念 由于運放的電壓放大倍數(shù)很大,一般通用型運算放大器的開環(huán)電壓放大倍數(shù)都在80 dB以上。而運放的輸出電壓是有限的,一般在 10 V~14 V。因此運放的差模輸入電壓不足1 mV,兩輸入端近似等電位,相當(dāng)于 “短路”。開環(huán)電壓放大倍數(shù)越大,兩輸入端的電位越接近相等。 “虛短”是指在分析運算放大器處于線性狀態(tài)時,可把兩輸入端視為等電位,這一特性稱為虛假短路,簡稱虛短。顯然不能將兩輸入端真正短路。 由于運放的差模輸入電阻很大,一般通用型運算放大器的輸入電阻都在1MΩ以上。因此流入運放輸入端的電流往往不足1uA,遠小于輸入端外電路的電流。故 通常可把運放的兩輸入端視為開路,且輸入電阻越大,兩輸入端越接近開路。“虛斷”是指在分析運放處于線性狀態(tài)時,可以把兩輸入端視為等效開路,這一特性 稱為虛假開路,簡稱虛斷。顯然不能將兩輸入端真正斷路。 在分析運放電路工作原理時,首先請各位暫時忘掉什么同向放大、反向放大,什么加法器、減法器,什么差動輸入……暫時忘掉那些輸入輸出關(guān)系的公式……這些東東只會干擾你,讓你更糊涂﹔也請各位暫時不要理會輸入偏置電流、共模抑制比、失調(diào)電壓等電路參數(shù),這是設(shè)計者要考慮的事情。我們理解的就是理想放大器(其實在維修中和大多數(shù)設(shè)計過程中,把實際放大器當(dāng)做理想放大器來分析也不會有問題)。
上傳時間: 2013-11-04
上傳用戶:181992417
LC 正弦波振蕩電路 如果將該電路作為選頻網(wǎng)絡(luò)和正反饋,再加上基本放大電路和穩(wěn)幅電路就構(gòu)成LC正弦波振蕩電路。 將電容和電感并聯(lián)起來,在電容上施加一定電壓后可產(chǎn)生零輸入響應(yīng)。這種響應(yīng)在電容的電場和電感的磁場中交替轉(zhuǎn)換便可形成正弦波振蕩。 LC正弦波振蕩電路的選頻電路由電感和電容構(gòu)成,可以產(chǎn)生高頻振蕩(>1MHz)。
上傳時間: 2013-11-21
上傳用戶:gy592333
2-1 何謂測量放大電路?對其基本要求是什么? 在測量控制系統(tǒng)中,用來放大傳感器輸出的微弱電壓,電流或電荷信號的放大電路稱為測量放大電路,亦稱儀用放大電路。對其基本要求是:①輸入阻抗應(yīng)與傳感器輸出阻抗相匹配;②一定的放大倍數(shù)和穩(wěn)定的增益;③低噪聲;④低的輸入失調(diào)電壓和輸入失調(diào)電流以及低的漂移;⑤足夠的帶寬和轉(zhuǎn)換速率(無畸變的放大瞬態(tài)信號);⑥高輸入共模范圍(如達幾百伏)和高共模抑制比;⑦可調(diào)的閉環(huán)增益;⑧線性好、精度高;⑨成本低。 2-2 圖2-2a所示斬波穩(wěn)零放大電路中,為什么采用高、低頻兩個通道,即R3、C3組成的高頻通道和調(diào)制、解調(diào)、交流放大器組成的低頻通道? 采用高頻通道是為了使斬波穩(wěn)零放大電路能在較寬的頻率范圍內(nèi)工作,而采用低頻通道則能對微弱的直流或緩慢變化的信號進行低漂移和高精度的放大。 2-3 請參照圖2-3,根據(jù)手冊中LF347和CD4066的連接圖(即引腳圖),將集成運算放大器LF347和集成模擬開關(guān)CD4066接成自動調(diào)零放大電路。 LF347和CD4066接成的自動調(diào)零放大電路如圖X2-1。
標(biāo)簽: 信號放大電路
上傳時間: 2013-10-09
上傳用戶:ysjing
為了縮短加法電路運行時間,提高FPGA運行效率,利用選擇進位算法和差額分組算法用硬件電路實現(xiàn)32位加法器,差額分組中的加法單元是利用一種改進的超前進位算法實現(xiàn),選擇進位算法可使不同的分組單元并行運算,利用低位的運算結(jié)果選擇高位的進位為1或者進位為零的運算結(jié)果,節(jié)省了進位選擇等待的時間,最后利用XILINX進行時序仿真,在FPGA上進行驗證,可穩(wěn)定運行在高達50兆的頻率,理論分析與計算機仿真表明該算法切實可行、有效并且易于實現(xiàn)。
標(biāo)簽: 進位 加法器 硬件 電路實現(xiàn)
上傳時間: 2013-12-19
上傳用戶:jshailingzzh
要想獲得最低的失調(diào)和漂移性能,斬波穩(wěn)定(自穩(wěn)零)放大器可能是唯一的解決方案。最好的雙極性放大器的失調(diào)電壓為25 V,漂移為0.1 V/ºC。斬波放大器盡管存在一些不利影響,但可提供低于5 V的失調(diào)電壓,而且不會出現(xiàn)明顯的失調(diào)漂移,
標(biāo)簽: 斬波穩(wěn)定 零 精密 運算放大器
上傳時間: 2013-12-25
上傳用戶:z754970244
DDS中AD603的應(yīng)用,dds外圍接口部分
上傳時間: 2013-11-23
上傳用戶:gokk
AD 中有時為了方便查 看文件或者進行器裝配,會經(jīng)常打印成紙張中有時為了方便查 看文件或者進行器裝配,會經(jīng)常打印成紙張看與參考,下面對其文件的打印進行詳細介紹:
標(biāo)簽: 打印
上傳時間: 2013-12-20
上傳用戶:蒼山觀海
AD10中關(guān)于插件的安裝方法【修改版】
上傳時間: 2013-10-14
上傳用戶:bvdragon
Protel使用中的60經(jīng)典問題及解答
標(biāo)簽: Protel
上傳時間: 2013-10-13
上傳用戶:huyanju
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1