開發和研制無鐵心永磁電機是當前電機領域的一項重要課題,無鐵心永磁電機可以解決傳統有鐵心電機存在的重量重、損耗高、振動噪聲大等問題。開發無鐵心永磁電機需要準確計算電機的參數和性能,而實現這一任務的重要前提是獲得正確的磁場分布。無鐵心永磁電機氣隙外沒有鐵磁材料,其自身的結構特點決定了無鐵心永磁電機的氣隙磁場屬于三維開域磁場,開域磁場工程問題的計算是近年來計算電磁學的研究熱點之一。 本文的研究內容是國家高技術研究發展(863)計劃項目“新型稀土永磁電機設計與集成技術”的關鍵技術之一。針對無鐵心永磁電機的實際工程問題,計算方法的選擇力求既能保證一定的計算精度,又能節約計算機內存和CPU時間。根據對各種開域電磁場計算方法的分析比較,本文將漸近邊界條件法和有限元法結合解決無鐵心永磁電機三維開域磁場計算問題。 本文主要由以下幾部分組成: 第一部分為無鐵心永磁電機三維開域磁場計算方法的研究。首先提出了基于標量磁位的漸近邊界條件,建立了球形邊界的標量磁位漸近邊界條件數學模型。為了盡可能減少節點的數量,結合無鐵心永磁電機的具體結構,推導了適合于盒形截斷邊界和圓柱形截斷邊界上簡便易行的一階和二階標量漸近邊界條件算子,該算子具有簡單、有限元實施容易的特點。其次研究并建立了標量漸近邊界條件與有限元法結合的三維開域靜磁場的數學模型,并提出具體的實施方法,推導出相應的離散方程。通過對具有解析解的長方永磁體三維開域磁場的實例計算,驗證了方法和所編程序的正確性,并將漸近邊界條件法與截斷法在計算精度和人工外邊界距離方面做了比較。結果表明:在相同人工外邊界情況下,漸近邊界條件與截斷邊界條件相比,計算精度明顯提高,二階漸近邊界條件明顯優于一階漸近邊界條件。與截斷法相比,漸近邊界條件法更節約計算機內存和CPU時間,比較好地處理了計算量與計算精度之間的矛盾。 第二部分針對Halbach陣列內轉子無鐵心永磁電機三維開域磁場問題進行深入研究。利用漸近邊界條件法,定量地計算了在定轉子均無鐵心的情況下電機內部及周圍磁場的大小,總結出了Halbach陣列無鐵心永磁電機磁場的空間分布規律。 第三部分針對不同拓撲結構的Halbach磁體陣列電機磁場問題進行對比研究。通過大量的計算,探討了Halbach陣列永磁電機在轉子無鐵心情況下影響氣隙磁密的各種因素,分析了不同Halbach磁體軸向長度對端部漏磁的影響規律,給出了無鐵心永磁電機漏磁系數、電樞計算長度等主要設計參數隨電機結構尺寸的變化規律。 第四部分針對具有試驗數據的三種結構的無鐵心永磁電機樣機進行了計算和分析,計算結果與試驗數據吻合,從而驗證了漸近邊界條件法處理三維開域磁場問題的有效性和實用性。
上傳時間: 2013-06-22
上傳用戶:ivan-mtk
長期以來,小電流接地系統單相接地的故障選線和定位問題一直沒能很好的解決,由于系統故障信號微弱,易受到各種干擾的影響,同時故障條件、運行方式的可變性,使得信號特征也不一樣,因此已經提出并在實踐中取得應用的一些方法都存在著一定的缺陷,無法適應多變的故障情況。本文在了解國內外配電網故障選線研究工作的基礎上,對各種選線方法進行了歸納總結,并對存在的問題實質進行了深入分析。本文采用小波變換分析了單相接地故障時系統暫態電流分量的分布特征,討論了通過數據融合技術把多種選線方法融合,從而為小電流接地系統單相接地故障選線提供了一條新的路徑。
上傳時間: 2013-07-01
上傳用戶:litianchu
地鐵列車牽引轉矩控制是影響列車安全可靠運行的重要因素,牽引變流模塊是整個列車交流傳動系統的核心設備,而牽引轉矩控制又是最關鍵的部分。本文以某城市國產化地鐵列車為研究對象,主要針對牽引轉矩控制方案進行研究并通過設計列車通信網絡對牽引轉矩實施監測。 論文首先介紹地鐵列車牽引轉矩控制的研究現狀,分析目前高性能交流調速方法在地鐵列車牽引轉矩控制中的應用現狀。并簡要介紹了網絡監測技術的研究現狀和CANopen總線協議在軌道交通車輛中的國內外應用現狀。 采用可編程邏輯控制器PLC及其子模塊構建了通信網絡的硬件結構,并設計了通信網絡軟件。對CANopen的通信報文進行了具體設計,實現了應用層協議CANopen的功能。 根據實際運行的需求,對牽引電機轉矩控制、牽引逆變器的PWM控制方式進行了研究。采用帶轉矩內環的轉速、磁鏈閉環矢量控制方法,應用帶定時調制環節的滯環電流比較PWM和優化脈沖控制方案分段對逆變器進行PWM控制。通過設計牽引系統與CANopen網絡的數據接口,實現了通信網絡對牽引控制效果的監測,并對牽引特性曲線進行分析;選取特性曲線上的特定工作點,對牽引控制效果進行了分析說明。測試結果表明本文討論的牽引矢量控制和PWM控制方案能夠很好地滿足列車運營對牽引轉矩的要求。 目前,該系統正在進行線路運行調試和性能改進,準備交付用戶進行商業線路運營,具有很好的工程應用價值。
上傳時間: 2013-08-02
上傳用戶:LYNX
隨著電力電子技術的迅速發展,電力電子裝置正在向著高頻化、大容量、小體積的方向發展,其電磁環境也變得更為復雜,隨之帶來的輻射電磁干擾也日益嚴重。在電力電子裝置設計初期開展電磁兼容數值仿真和預測對解決復雜的電磁干擾問題意義重大。 本文介紹了國內外電力電子裝置電磁兼容的研究現狀。針對電力電子裝置電磁兼容的復雜性,討論了使用仿真軟件進行電力電子裝置電磁兼容分析的策略,主要面向電源印制電路板(PCB)、控制箱和變流器機柜全波電磁仿真的具體應用進行了研究。 首先對PCB電源板進行電磁兼容預測。采用軟件Protel99SE和CST微波工作室(R)(CST MICROWAVE STUDIO(R),簡稱CST MWS(R))相結合進行分析,得到.PCB板的表面電流和電場分布圖。根據分布圖,分析電源板的輻射特性,提出提高PCB電磁兼容性的優化設計的設想,在PCB設計過程中加入對PCB電磁兼容性分析的場仿真,使PCB的電磁兼容分析有一個直觀的參照物,有助于指導PCB的布局布線,對PCB優化設計,提高產品性能有重要作用。根據仿真結果將PCB電源板近似等效成電偶極子模型。 其次應用CST MICROSTRIPESTM軟件計算控制箱的屏蔽效能,并在控制箱插入PCB電源板后進行輻射特性分析。 最后應用全波電磁仿真軟件CST MWS(R)對變流器機柜進行電磁輻射干擾瞬態仿真,分析過程中考慮到了IGBT的開關尖峰、線纜和易產生干擾的電子元器件以及整個機箱機柜。運用線性網絡理論對仿真結果進行標定,由此提出改進措施—采用unit cell和微擾理論設計屏蔽網,有效地抑制了電磁輻射。
上傳時間: 2013-04-24
上傳用戶:標點符號
隨著數字化技術的飛速發展,數字視頻信號的傳輸技術更是受到人們的關注。相比較其它類型的信息傳輸如文本和數據,視頻通信需要占用更多的帶寬資源,因此為了實現在帶寬受限的條件下的傳輸,視頻源必須經過大量壓縮。盡管現在的網絡狀況不斷地改善,但相對與快速增長的視頻業務而言,網絡帶寬資源仍然是遠遠不夠的。2003年3月,新一代視頻壓縮標準H.264/AVC的推出,使視頻壓縮研究進入了一個新的層次。H.264標準中包含了很多先進的視頻壓縮編碼方法,與以前的視頻編碼標準相比具有明顯的進步。在相同視覺感知質量的情況下,H.264的編碼效率比H.263提高了一倍左右,并且有更好的網絡友好性。然而,高編碼壓縮率是以很高的計算復雜度為代價的,H.264標準的計算復雜度約為H.263的3倍,所以在實際應用中必須對其算法進行優化以減低其計算復雜度。 @@ 本文首先介紹了H.264標準的研究背景,分析了國內外H.264硬件系統的研究現狀,并介紹了本文的主要工作。 @@ 接著對H.264編碼標準的理論知識、關鍵技術分別進行了介紹。 @@ 對H.264塊匹配運動估計算法進行研究,對經典的塊匹配運動估計算法通過對比分析,三步、二維等算法在搜索效率上優于全搜索算法,而全搜索算法在數據流的規則性和均勻性有著自己的優越性。 @@ 針對塊匹配運動估計全搜索算法的VLSI結構的特點,提出改進的塊匹配運動估計全搜索算法。本文基于對數據流的分析,對硬件尋址進行了研究。通過一次完整的全搜索數據流分析,改進的塊匹配運動估計算法在時鐘周期、PE資源消耗方面得到優化。 @@ 最后基于FPGA平臺對整像素運動估計模塊進行了研究。首先對運動估計模塊結構進行了功能子模塊劃分;然后對每個子模塊進行設計和仿真和對整個運動估計模塊進行聯合仿真驗證。 @@關鍵詞:H.264;FPGA;QuartusⅡ;幀間預測;運動估計;塊匹配
上傳時間: 2013-04-24
上傳用戶:zttztt2005
隨著計算機及其外圍設備的發展,傳統的并行接口和串行接口在靈活性和接口擴展等方面存在的缺陷愈來愈不可回避,并逐漸成為計算機通信的瓶頸。在這種情況下,通用串行總線(Universal Serial Bus,USB)誕生了。USB由于具有傳輸速率高、價格便宜、使用方便、靈活性高、支持熱插拔、接口標準化和易于擴展等優點,目前已經成為計算機外設接口的主流技術,在計算機外圍設備和消費類電子領域正獲得越來越多的應用。 @@ 本文基于USB2.0協議規范,設計了一款支持高速和全速傳輸的USB2.0設備控制器IP核。文中著重介紹了這款設備控制器IP核的設計和FPGA驗證工作,詳細研究并分析了USB2.0規范,根據規范提出了一種USB2.0設備控制器整體構架方案,描述了各個功能子模塊硬件電路的功能及實現。從可重用的角度出發,對設備控制器模塊進行優化設計,增加多個靈活的配置選項,根據不同的應用對硬件進行配置,使其在滿足要求的情況下去除冗余電路,以減少占用面積和功耗,從而使其靈活地應用于各種USB系統。本文還研究了IP核的驗證方法,并對所設計的USB2.0設備控制器建立了功能完備的ModelSim仿真驗證環境,搭建了FPGA硬件驗證平臺,設計了具有AHB接口的設備控制器和帶有8051的設備控制器,并分別在FPGA平臺上進行了功能驗證。 @@ 本文所設計的USB2.0設備控制器IP核可配置性高,使用者可以自由配置所需端點的個數以及每個端點類型等,可以集成于多種USB系統中,適于各類USB設備的開發。本課題所取得的成果為USB2.0設備類的研究和開發積累了經驗,并為后來實驗室某項目測試芯片的USB數據采集提供了參考方案,也為未來USB3.0接口IP核的開發和應用奠定了基礎。 @@關鍵詞USB2.0控制器;IP核;FPGA;驗證
上傳時間: 2013-06-30
上傳用戶:nanfeicui
隨著信息時代的到來,用戶對數據保護和傳輸可靠性的要求也在不斷提高。由于信道衰落,信號經信道傳輸后,到達接收端不可避免地會受到干擾而出現信號失真。因此需要采用差錯控制技術來檢測和糾正由信道失真引起的信息傳輸錯誤。RS(Reed—Solomon)碼是差錯控制領域中一類重要的線性分組碼,由于它編解碼結構相對固定,性能強,不但可以糾正隨機差錯,而且對突發錯誤的糾錯能力也很強,被廣泛應用在數字通信、數據存儲系統中,以滿足對數據傳輸通道可靠性的要求。因此設計一款高性能的RS編解碼器不但具有很大的應用意義,而且具有相當大的經濟價值。 本文首先介紹了線形分組碼及其子碼循環碼、BCH碼的基礎理論知識,重點介紹了BCH碼的重要分支RS碼的常用編解碼算法。由于其算法在有限域上進行,接著介紹了有限域的有關理論?;赗S碼傳統的單倍結構,本文提出了一種八倍并行編碼及九倍并行解碼方案,并用Verilog HDL語言實現。其中編碼器基于傳統的線性反饋移位寄存器除法電路并進行八倍并行擴展,譯碼器關鍵方程求解模塊基于修正的歐幾里德算法設計了一種便于硬件實現的脈動關鍵方程求解結構,其他模塊均采用九倍并行實現。由于進行了超前運算、流水線及并行處理,使編解碼的數據吞吐量大為提高,同時延時更小。 本論文設計了C++仿真平臺,并與HDL代碼結果進行了對比驗證。Verilog HDL代碼經過modelsim仿真驗證,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上進行綜合驗證以及靜態時序分析,綜合軟件為QUATURSⅡ V8.0。驗證及測試表明,本設計在滿足編解碼基本功能的基礎上,能夠實現數據的高吞吐量和低延時傳輸,達到性能指標要求。本論文在基于FPGA的RS(255,223)編解碼器的高速并行實現方面的研究成果,具有通用性、可移植性,有一定的理論及經濟價值。
上傳時間: 2013-04-24
上傳用戶:思琦琦
MP3音樂是目前最為流行的音樂格式,因其音質、復雜度與壓縮比的完美折中,占據著廣闊的市場,不僅在互聯網上廣為流傳,而且在便攜式設備領域深受人們喜愛。本文以MPEG-1的MP3音頻解碼器為研究對象,在實時性、面積等約束條件下,研究MP3解碼電路的設計方法,實現FPGA原型芯片,研究MP3原型芯片的驗證方法。 論文的主要貢獻如下: (1)使用算法融合方法合并MP3解碼過程的相關步驟,以減少緩沖區存儲單元的容量和訪存次數。如把重排序步驟融合到反量化模塊,可以減少一半的讀寫RAM操作;把IMDCT模塊內部的三個算法步驟融合在一起進行設計,可以省去存儲中間計算結果的緩存區單元。 (2)反量化、立體聲處理等模塊中,采用流水線設計技術,設置寄存器把較長的組合邏輯路徑隔開,提高了電路的性能和可靠性;使用連續訪問公共緩存技術,合理規劃各計算子模塊的工作時序,將數據計算的時間隱藏在訪存過程中;充分利用頻率線的零值區特性,有效地減少數據計算量,加快了數據處理的速度。 (3)設計了MP3硬件解碼器的FPGA原型芯片。采用Verilog HDL硬件描述語言設計RTL級電路,完成功能仿真,以Altera公司Stratix II系列的EP2S180 FPGA開發板為平臺,實現MP3解碼器的FPGA原型芯片。MP3硬件解碼器在Stratix II EP2S180器件內的資源利用率約為5%,其中組合邏輯查找表ALUT為7189個,寄存器共有4024個,系統頻率可達69.6MHz,充分滿足了MP3解碼過程的實時性要求。實驗結果表明,MP3音頻解碼FPGA原型芯片可正常播放聲音,解碼音質良好。
上傳時間: 2013-07-01
上傳用戶:xymbian
隨著TD—SCDMA技術的不斷發展,TD—SCDMA系統產品也逐步成熟并隨之完善。產品家族日益豐富,室內型宏基站、室外型宏基站、分布式基站(BBU+RRU)、微基站等系列化基站產品逐步問世,可以滿足不同場景的建網需求。而分布式基站(BBU+RRU)越來越多地受到業界的關注和重視。 本文主要從TD—SCDMA頻點拉遠系統(RRU)和軟件無線電技術的發展入手,重點研究TD—SCDMA頻點拉遠系統的FPGA設計與實現。TD—SCDMA通信系統通過靈活分配不同的上下行時隙,實現業務的不對稱性,但是多路數字中頻所構成的系統成本高和控制的復雜性,以及TDD雙工模式下,系統的峰均比隨時隙數增加而增加,對整個頻點拉遠系統的前端放大器線性輸入提出了很高的要求。TD—SCDMA系統使用軟件無線電平臺,一方面軟件算法可以有效保證時隙分配的準確性,保證對前端控制器的開關控制,以及對上下行功率讀取計算和子幀的靈活提取,另一方面靈活的DUC/CFR算法可以有效的提高頻帶利用率和抗干擾能力,有效的控制TDD系統的峰均比,有效降低系統對前端放大器線性輸出能力的要求。 本文主要研究軟件無線電中DUC和CFR的關鍵技術以及FPGA實現,DUC主要由3倍FIR內插成型濾波器、2倍插值補償濾波器以及5級CIC濾波器級聯組成;而CFR主要采用類似基帶削峰的加窗濾波的中頻削峰算法,可以降低相鄰信道的溢出,更有效的降低CF值。將DUC/CFR以單片FPGA實現,能很好提高RRU性能,減少其硬件結構,降低成本,降低功耗,增加外部環境的穩定性。
上傳時間: 2013-07-20
上傳用戶:rishian
隨著科學技術的發展與公共安全保障需求的提高,視頻監控系統在工業生產、日常生活、警備與軍事方面的應用越來越廣泛。采用基于 FPGA 的SOPC技術、H.264壓縮編碼技術和網絡傳輸控制技術實現網絡視頻監控系統,在穩定性、功能、成本與擴展性等方面都有著突出的優勢,具有重要的學術意義與實用意義, 本課題所設計的網絡視頻監控系統由以Nios Ⅱ為核心的嵌入式圖像服務器、相關網絡設備與若干PC機客戶端組成。嵌入式圖像服務器實時采集圖像,采用H.264 編碼算法進行壓縮,并持續監聽網絡。PC機客戶端可通過網絡對服務器進行遠程訪問,接收編碼數據,使用H.264解碼算法重建圖像并實時顯示,使監控人員有效地掌握現場情況, 在嵌入式圖像服務器設計階段,本文首先進行了芯片選型與開發平臺選擇。然后構建圖像采集子系統,采用雙緩存乒乓交換的方法設計圖像采集用戶自定義模塊。接著設計雙Nios Ⅱ架構的SOPC系統,闡述了雙軟核設計中定制連接、內存芯片共享、數據搬移、通信與互斥的解決方法。同時完成了網絡服務器的設計,采用μC/OS-Ⅱ進行多任務的管理與調度, H.264視頻壓縮編解碼算法設計與實現是本文的重點。文中首先分析H.264.標準,規劃編解碼器結構。接著設計了16×16幀內預測算法,并設計宏塊掃描方式,采用兩次判決策略進行預測模式選擇。然后設計4×4子塊掃描方式,編寫整數變換與量化算法程序。熵編碼采用Exp-Golomb編碼與CAVLC相結合的方案,針對除拖尾系數之外的非零系數值編碼子算法,實現了一種基于表示范圍判別的編碼方法。最后設計了網絡傳輸的碼流組成格式,并針對編碼算法設計相應解碼算法。使用VC++完成算法驗證,并進行測試,觀察不同參數下壓縮率與失真度的變化。 算法驗證完成后,本文進行了PC機客戶端設計,使其具有遠程訪問、H.264解碼與實時顯示的功能。同時將H.264 編碼算法程序移植到NiosⅡ中,并將嵌入式圖像服務器與若干客戶端接入網絡進行聯合調試,構建完整的網絡視頻監控系統, 實驗結果表明,本系統視頻壓縮率高,監控圖像質量良好,充分證明了系統軟硬件與圖像編解碼算法設計成功。本系統具有成本低、擴展性好及適用范圍廣等優點,發展前景十分廣闊。
上傳時間: 2013-04-24
上傳用戶:wang0123456789