亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

電流源設(shè)(shè)計(jì)

  • FPGA可促進嵌入式系統(tǒng)設(shè)計改善即時應(yīng)用性能

    FPGA可促進嵌入式系統(tǒng)設(shè)計改善即時應(yīng)用性能,臺灣人寫的,關(guān)于FPGA應(yīng)用的技術(shù)文章

    標(biāo)簽: FPGA 嵌入式 系統(tǒng) 性能

    上傳時間: 2013-08-20

    上傳用戶:liuwei6419

  • pcb layout design(臺灣硬件工程師15年經(jīng)驗

    PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設(shè)置處:Setup􀃆pads􀃆stacks

    標(biāo)簽: layout design pcb 硬件工程師

    上傳時間: 2013-10-22

    上傳用戶:pei5

  • 通過提升性能來縮減太陽能電池板的尺寸

    本設(shè)計要點介紹了兩款能夠增加太陽能電池板接收能量的簡單電路。在這兩款電路中,均由太陽能電池板給電池充電,再由電池在沒有陽光照射的情況下提供應(yīng)用電路運作所需的電源。

    標(biāo)簽: 性能 太陽能電池板 尺寸

    上傳時間: 2013-11-16

    上傳用戶:KSLYZ

  • 使用簡易閂鎖電路保護電源

    設(shè)計時需要過一款簡單、低成本的閂鎖電路 (latch circuit) ?圖一顯示的就是這樣一款電路,基本上是一個可控矽整流器(SCR),結(jié)合了一些離散組件,只需低成本的元件便可以提供電源故障保護。

    標(biāo)簽: 閂鎖電路 保護電源

    上傳時間: 2013-11-11

    上傳用戶:zq70996813

  • PC電源測試系統(tǒng)chroma8000

    PC電源測試系統(tǒng)chroma8000簡介

    標(biāo)簽: chroma 8000 電源測試系統(tǒng)

    上傳時間: 2013-11-08

    上傳用戶:xiehao13

  • pcb layout design(臺灣硬件工程師15年經(jīng)驗

    PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設(shè)置處:Setup􀃆pads􀃆stacks

    標(biāo)簽: layout design pcb 硬件工程師

    上傳時間: 2013-11-17

    上傳用戶:cjf0304

  • 王森 Java手機程式設(shè)計入門

    王森 Java手機程式設(shè)計入門

    標(biāo)簽: Java 程式

    上傳時間: 2015-01-23

    上傳用戶:maizezhen

  • Win32多線程程序設(shè)計

    Win32多線程程序設(shè)計,很不錯得到

    標(biāo)簽: Win 32 程序

    上傳時間: 2015-01-31

    上傳用戶:15736969615

  • 基於GSM公網(wǎng)的PLC遠(yuǎn)端通信的設(shè)計與實現(xiàn).rar

    基於GSM公網(wǎng)的PLC遠(yuǎn)端通信的設(shè)計與實現(xiàn).rar

    標(biāo)簽: GSM PLC 通信

    上傳時間: 2014-11-26

    上傳用戶:wcl168881111111

  • Matt Pietrek 著的《Windows 95 System Programming SECRETS》(中文譯名:《Windows 95 系統(tǒng)程式設(shè)計大奧秘》)中的第8章

    Matt Pietrek 著的《Windows 95 System Programming SECRETS》(中文譯名:《Windows 95 系統(tǒng)程式設(shè)計大奧秘》)中的第8章,專門介紹WINDOWS的PE文件格式,非常有價值,這個是由這章單獨整理出來的。

    標(biāo)簽: Windows Programming Pietrek SECRETS

    上傳時間: 2015-03-17

    上傳用戶:日光微瀾

主站蜘蛛池模板: 佛学| 治县。| 喀什市| 长乐市| 措勤县| 德昌县| 雅安市| 富源县| 梓潼县| 湘潭县| 枞阳县| 平塘县| 晋中市| 东兴市| 新闻| 黑水县| 抚州市| 孟连| 宜兴市| 江川县| 揭西县| 普安县| 巫溪县| 哈巴河县| 大姚县| 修文县| 武陟县| 朝阳市| 翁源县| 肃北| 林州市| 蚌埠市| 额敏县| 盐城市| 黎川县| 蓬莱市| 武宣县| 汉川市| 榕江县| 北宁市| 阿尔山市|