隨著數(shù)字信號處理技術(shù)和大規(guī)模集成電路的飛速發(fā)展以及軟件無線電技術(shù)的廣泛應(yīng)用,中頻全數(shù)字解調(diào)技術(shù)得到了進(jìn)一步的發(fā)展,在無線通信中得到了廣泛應(yīng)用。論文簡要介紹了QPSK數(shù)字調(diào)制的基本原理,對QPSK中頻全數(shù)字解調(diào)器的...
標(biāo)簽: QPSK FPGA 中頻 全數(shù)字
上傳時間: 2013-05-30
上傳用戶:as275944189
為了提高壓電超聲換能器的系統(tǒng)效率,保證換能器安全工作,利用換能器等效電路方法,分析了匹配電路的調(diào)振匹配和阻抗匹配功能.提出了頻率跟蹤結(jié)合數(shù)字電感實現(xiàn)調(diào)諧匹配的方法,并對調(diào)諧匹配方法進(jìn)行了實驗驗證.以含源網(wǎng)絡(luò)電路分析方法為基礎(chǔ),從理論上證明了實現(xiàn)換能器阻抗匹配的最佳條件
上傳時間: 2013-04-24
上傳用戶:xfbs821
這篇論文以數(shù)字電視條件接收系統(tǒng)為研究對象,系統(tǒng)硬件設(shè)計以DSP和FPGA為實現(xiàn)平臺,采用以DSP實現(xiàn)其加密算法、以FPGA實現(xiàn)其外圍電路,對數(shù)字電視條件接收系統(tǒng)進(jìn)行設(shè)計。首先根據(jù)數(shù)字電視條件接收系統(tǒng)的原理及其軟硬分離的發(fā)展趨勢,提出采用 DSP+FPGA結(jié)構(gòu)的設(shè)計方式,將ECC與AES加密算法應(yīng)用于SK與CW的加密;根據(jù)其原理對系統(tǒng)進(jìn)行總體設(shè)計,同時對系統(tǒng)各部分的硬件原理圖進(jìn)行詳細(xì)設(shè)計,并進(jìn)行 PCB設(shè)計。其次采用從上而下的設(shè)計方式,對FPGA實現(xiàn)的邏輯功能劃分為各個功能模塊,然后再對各個模塊進(jìn)行設(shè)計、仿真。采用Quartus Ⅱ7.2軟件對FPGA實現(xiàn)的邏輯功能進(jìn)行設(shè)計、仿真。仿真結(jié)果表明:基于通用加擾算法(CSA)的加擾器模塊,滿足TS流加擾要求;塊加密模塊的最高時鐘頻率達(dá)到229.89MHz,流加密模塊的最高時鐘頻率達(dá)到331.27MHz,對于實際的碼流來說,具有比較大的時序裕量;DSP接口模塊滿足 ADSP BF-535的讀寫時序;包處理模塊實現(xiàn)對加密后數(shù)據(jù)的包處理。最后對條件接收系統(tǒng)中加密算法程序采用結(jié)構(gòu)化、模塊化的編程方式進(jìn)行設(shè)計。 ECC設(shè)計時采用C語言與匯編語言混合編程,充分利用兩種編程語言的優(yōu)勢。將ECC 與AES加密算法在VisualDSP++3.0開發(fā)環(huán)境下進(jìn)行驗證,并下載至ADSP BF-535評估板上運行。輸出結(jié)果表明:有限域運算匯編語言編程的實現(xiàn)方式,其運行速度明顯提高, 192位加法提高380個時鐘周期,32位乘法提高92個時鐘周期;ECC與AES達(dá)到加密要求。上述工作對數(shù)字電視條件接收系統(tǒng)的設(shè)計具有實際的應(yīng)用價值。關(guān)鍵詞:條件接收,DSP,F(xiàn)PGA,ECC,AEs
標(biāo)簽: DSPFPGA 數(shù)字電視 條件接收系統(tǒng)
上傳時間: 2013-07-03
上傳用戶:www240697738
基于DVBS標(biāo)準(zhǔn)的射頻調(diào)制器設(shè)計與FPGA實現(xiàn)
標(biāo)簽: FPGA 頻調(diào) 制器設(shè)計
上傳時間: 2013-06-14
上傳用戶:ABCD_ABCD
本文將高效數(shù)字調(diào)制方式QAM和軟件無線電技術(shù)相結(jié)合,在大規(guī)模可編程邏輯器件FPGA上對16QAM算法實現(xiàn)。在當(dāng)今頻譜資源日趨緊缺的情況下有很大現(xiàn)實意義。 論文對16QAM軟件實現(xiàn)的基礎(chǔ)理論,帶通采樣理論、變速率數(shù)字信號處理相關(guān)抽取內(nèi)插技術(shù)做了推導(dǎo)和分析;深入研究了軟件無線電核心技術(shù)數(shù)字下變頻原理和其實現(xiàn)結(jié)構(gòu);對CIC、半帶等高效數(shù)字濾波器原理結(jié)構(gòu)和性能作了研究;16QAM調(diào)制和解調(diào)系統(tǒng)設(shè)計采用自項向下設(shè)計思想;采用硬件描述語言VerilogHDL在EDA工具QuartusII環(huán)境下實現(xiàn)代碼輸入;對系統(tǒng)調(diào)試采用了算法仿真和在系統(tǒng)實測調(diào)試相結(jié)合方法。 論文首先對16QAM調(diào)制解調(diào)算法進(jìn)行系統(tǒng)級仿真,并對實現(xiàn)的各模塊的可行性仿真驗證,在此基礎(chǔ)上,完成了調(diào)制端16QAM信號的時鐘分頻模塊、串并轉(zhuǎn)換模塊、星座映射、8倍零值內(nèi)插、低通濾波以及FPGA和AD9857接口等模塊;解調(diào)器主要完成帶通采樣、16倍CIC抽取濾波,升余弦滾降濾波,以及16QAM解碼等模塊,實現(xiàn)了16QAM調(diào)制器;給出了中頻信號時域測試波形和頻譜圖。本系統(tǒng)在200KHz帶寬下實現(xiàn)了512Kbps的高速數(shù)據(jù)數(shù)率傳輸。論文還對增強(qiáng)型數(shù)字鎖相環(huán)EPLL的實現(xiàn)結(jié)構(gòu)進(jìn)行了研究和性能分析。
標(biāo)簽: FPGA QAM 16 調(diào)制
上傳時間: 2013-07-29
上傳用戶:hwl453472107
基于FPGA的DVB-T COFDM調(diào)制解調(diào)器的設(shè)計與實現(xiàn)
標(biāo)簽: DVB-TCOFDM 調(diào)制解調(diào)器
上傳時間: 2013-05-22
上傳用戶:fzy309228829
基于FPGA的GPS中頻信號捕獲算法及其采樣器實現(xiàn)
上傳時間: 2013-07-02
上傳用戶:WsyzxxnSej
基于FPGA的MJPEG視頻解碼器的芯片設(shè)計
上傳時間: 2013-06-10
上傳用戶:wanqunsheng
基于FPGA的Turbo碼編譯碼器實現(xiàn)基于FPGA的Turbo碼編譯碼器實現(xiàn)
上傳時間: 2013-06-13
上傳用戶:ippler8
本文在闡述卷積碼編解碼器基本工作原理的基礎(chǔ)上,提出了在MAX+PlusⅡ開發(fā)平臺上基于VHDL語言設(shè)計(2,1,6)卷積碼編解碼器的方法。
上傳時間: 2013-06-16
上傳用戶:zfh920401
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1