亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

電源器件

  • 基于UC3854的兩級(jí)有源功率因數(shù)校正電路的研究.rar

    近幾十年來(lái),由于大功率電力電子裝置的廣泛應(yīng)用,使公用電網(wǎng)受到諧波電流和諧波電壓的污染日益嚴(yán)重,功率因數(shù)低,電能利用率低。為了抑制電網(wǎng)的諧波,提高功率因數(shù),人們通常采用無(wú)功補(bǔ)償、有源、無(wú)源濾波器等對(duì)電網(wǎng)環(huán)境進(jìn)行改善。近年來(lái),功率因數(shù)校正技術(shù)作為抑制諧波電流,提高功率因數(shù)的行之有效的方法,備受人們的關(guān)注。 本文在參閱國(guó)內(nèi)外大量文獻(xiàn)的基礎(chǔ)上,綜述了近年來(lái)國(guó)內(nèi)外功率因數(shù)校正的發(fā)展?fàn)顩r,簡(jiǎn)要分析了無(wú)源功率因數(shù)與有源功率因數(shù)的優(yōu)、缺點(diǎn),并詳細(xì)分析了有源功率因數(shù)校正的基本原理和控制方法。在通過(guò)對(duì)主電路拓?fù)渑c控制方法的優(yōu)、缺點(diǎn)比較后,選擇BOOST變換器作為主電路拓?fù)?采用基于平均電流控制的UC3854控制器,設(shè)計(jì)了容量為300W的兩級(jí)有源功率因數(shù)校正電路的前一級(jí)電路,計(jì)算了主電路與控制電路的元件參數(shù)。根據(jù)此參數(shù),基于MATLAB環(huán)境下對(duì)功率因數(shù)校正前、后的電路進(jìn)行了仿真,通過(guò)仿真波形的分析。最后搭建實(shí)驗(yàn)電路進(jìn)行實(shí)驗(yàn),采集實(shí)驗(yàn)波形,對(duì)實(shí)驗(yàn)結(jié)果進(jìn)行分析,進(jìn)-步驗(yàn)證了本設(shè)計(jì)參數(shù)的正確性與準(zhǔn)確性。 本文功率因數(shù)校正電路的設(shè)計(jì),使電路的功率因數(shù)得到了明顯的改善,達(dá)到了設(shè)計(jì)要求,同時(shí)電路的總諧波畸變因數(shù)控制在了一定的范圍,減少了對(duì)電網(wǎng)的污染。并且電路的輸出電壓穩(wěn)定,為后一級(jí)的電路設(shè)計(jì)奠定了基礎(chǔ)。

    標(biāo)簽: 3854 UC 有源功率因數(shù)

    上傳時(shí)間: 2013-05-22

    上傳用戶:源碼3

  • 光伏發(fā)電系統(tǒng)逆變技術(shù)研究.rar

    在能源枯竭及環(huán)境污染問(wèn)題日益嚴(yán)重的今天,光伏發(fā)電是未來(lái)可再生能源應(yīng)用的一種重要方法。本文以光伏逆變技術(shù)為研究對(duì)象,對(duì)光伏系統(tǒng)最大功率點(diǎn)跟蹤方法、光伏智能充電控制策略、光伏并網(wǎng)系統(tǒng)拓?fù)浣Y(jié)構(gòu)與控制方法、光伏并網(wǎng)與有源濾波統(tǒng)一控制方法等問(wèn)題進(jìn)行了深入研究。 在擾動(dòng)觀測(cè)法的基礎(chǔ)上,提出了一種直接電流控制最大功率點(diǎn)跟蹤方法,通過(guò)檢測(cè)變換器輸出電流進(jìn)行最大功率點(diǎn)跟蹤控制,簡(jiǎn)化控制算法,同時(shí)省去了擾動(dòng)觀測(cè)法中的電壓和電流傳感器,降低系統(tǒng)成本。 研究了一種實(shí)用的光伏系統(tǒng)蓄電池充電控制策略,將最大功率點(diǎn)跟蹤與智能充電控制有機(jī)結(jié)合在一起,充分利用光伏電池的輸出功率,縮短充電時(shí)間,提高充電效率;研究了一種全數(shù)字式逆變器,通過(guò)電壓有效值外環(huán)和瞬時(shí)值內(nèi)環(huán)的雙閉環(huán)控制,既能保證系統(tǒng)輸出電壓的穩(wěn)態(tài)精度,又能保證瞬變負(fù)載條件下的動(dòng)態(tài)特性。研制了一套3kW光伏獨(dú)立發(fā)電系統(tǒng)并進(jìn)行了實(shí)驗(yàn)驗(yàn)證。 針對(duì)住宅型光伏并網(wǎng)逆變器體積小、性能價(jià)格比高的要求,研究了一種基于導(dǎo)抗變換器的并網(wǎng)逆變器拓?fù)浣Y(jié)構(gòu),相比于傳統(tǒng)電流型逆變器,本拓?fù)涫∪チ吮恐氐碾娍蛊鳎瑫r(shí)利用高頻變壓器進(jìn)行能量傳遞和電氣隔離,進(jìn)一步降低了系統(tǒng)損耗和體積,降低系統(tǒng)成本。 經(jīng)研究發(fā)現(xiàn),由于導(dǎo)抗變換器的固有特性,采用傳統(tǒng)的SPWM調(diào)制方法將導(dǎo)致并網(wǎng)逆變器輸出平頂飽和的非正弦電流,造成對(duì)電網(wǎng)的諧波污染,提出了一種新型改進(jìn)調(diào)制模式。該方法可以實(shí)現(xiàn)高功率因數(shù)、低諧波并網(wǎng)發(fā)電。根據(jù)上述理論分析,研制了一臺(tái)3kW單相光伏并網(wǎng)逆變器,實(shí)驗(yàn)結(jié)果驗(yàn)證了理論分析的正確性。 研究了一種三相電流型并網(wǎng)逆變器拓?fù)浣Y(jié)構(gòu)及其控制方法,采用改進(jìn)調(diào)制模式對(duì)其進(jìn)行控制,在諧波抑制方面取得了滿意的效果。提出的三相并網(wǎng)逆變方案,相比于傳統(tǒng)三相并網(wǎng)逆變器,具有如下顯著優(yōu)點(diǎn):系統(tǒng)中任意一相都是一個(gè)獨(dú)立的子系統(tǒng),不受其它相影響,即使在某一相或某兩相損壞的情況下,剩余相也能正常運(yùn)行,增加了系統(tǒng)的冗余性;在三相電網(wǎng)不平衡情況下,本方法也能提供穩(wěn)定的三相電流,增加系統(tǒng)抗電網(wǎng)波動(dòng)能力。初看起來(lái)本方案使用的導(dǎo)抗變換器和變壓器有3套,但是每相承受的功率容量只有系統(tǒng)總功率的三分之一,這樣可以選用較小容量的器件,有利于高頻電感和變壓器的制作和生產(chǎn)。提出了一種基于導(dǎo)抗變換器的三相電流型逆變器實(shí)現(xiàn)方案,利用導(dǎo)抗變換器將輸入直流電壓變換為高頻正弦電流,經(jīng)高頻變壓器隔離及電流等級(jí)變換后進(jìn)行裂相調(diào)制,輸出為三相正弦電流。該方法不僅省去了傳統(tǒng)電流型逆變器直流側(cè)電抗器,而且采用高頻變換進(jìn)行功率傳輸,減小了隔離變壓器及輸出濾波器的體積,有利于裝置的小型化和降低成本。 針對(duì)光伏電池輸出電壓較低的問(wèn)題,研究了一種單級(jí)式三相升壓型并網(wǎng)逆變器,通過(guò)一級(jí)變換同時(shí)實(shí)現(xiàn)升壓和DC/AC變換功能,并且提出了一種基于DSP芯片的控制策略,本方法僅用一個(gè)電壓傳感器就能替代原先的三個(gè)電壓傳感器:每個(gè)載波周期短路相只進(jìn)行一次開(kāi)關(guān)動(dòng)作,同時(shí)任何時(shí)刻只有2個(gè)開(kāi)關(guān)管導(dǎo)通,可有效降低系統(tǒng)的開(kāi)關(guān)損耗和導(dǎo)通損耗;由于采用DSP控制,具有控制靈活、穩(wěn)定性高、成本低、并網(wǎng)電能質(zhì)量好,便于功率調(diào)節(jié)等優(yōu)點(diǎn)。 提出了一種光伏并網(wǎng)與有源濾波兼用的統(tǒng)一控制策略,在同一套裝置上既實(shí)現(xiàn)光伏并網(wǎng)發(fā)電,又實(shí)現(xiàn)諧波補(bǔ)償,克服目前的光伏發(fā)電裝置白天發(fā)電、夜間停機(jī)的不足,提高系統(tǒng)利用率。詳細(xì)分析了無(wú)功電流和諧波電流的檢測(cè)方法、光伏并網(wǎng)發(fā)電有功指令電流的生成方法及電流環(huán)控制器和電壓環(huán)控制器的設(shè)計(jì)方法,并對(duì)光伏并網(wǎng)發(fā)電與有源濾波統(tǒng)一控制模式和單一有源濾波模式進(jìn)行了討論,仿真和實(shí)驗(yàn)結(jié)果驗(yàn)證了所提出的系統(tǒng)結(jié)構(gòu)及控制策略的正確性和可行性。

    標(biāo)簽: 光伏發(fā)電系統(tǒng) 逆變 技術(shù)研究

    上傳時(shí)間: 2013-04-24

    上傳用戶:dancnc

  • 基于DSP的三相有源功率因數(shù)校正研究與設(shè)計(jì).rar

    工業(yè)領(lǐng)域中需要大量的AC/DC整流電源。隨著現(xiàn)代電力電子技術(shù)的不斷發(fā)展,人們?cè)灰嬉庾R(shí)到低功率因數(shù)整流系統(tǒng)造成了諧波污染和電網(wǎng)公害。因此消除電網(wǎng)諧波污染,提高功率因數(shù),成為整流系統(tǒng)的發(fā)展趨勢(shì)。由于中大功率的電力電子設(shè)備在電網(wǎng)中占很大的比重,因此高功率因數(shù)的三相整流器的研究已成為當(dāng)今國(guó)內(nèi)外研究的一大熱點(diǎn)。 隨著數(shù)字控制技術(shù)的不斷發(fā)展,越來(lái)越多的控制策略通過(guò)數(shù)字信號(hào)處理器(DSP)得以實(shí)現(xiàn)。數(shù)字控制的特有優(yōu)點(diǎn):簡(jiǎn)化硬件電路,克服了模擬電路中參數(shù)溫度漂移的問(wèn)題,控制靈活且易實(shí)現(xiàn)先進(jìn)控制等,使得所設(shè)計(jì)的電源產(chǎn)品不僅性能可靠,且易于大批量生產(chǎn),從而降低了開(kāi)發(fā)周期。因此,數(shù)字化控制電源已成為當(dāng)今于開(kāi)關(guān)電源產(chǎn)品設(shè)計(jì)的潮流。 本文首先給出了幾種常見(jiàn)的三相功率因數(shù)校正方案,并對(duì)其進(jìn)行了比較和分析,在前面的基礎(chǔ)上提出了:三相三開(kāi)關(guān)三電平拓?fù)浣Y(jié)構(gòu)和雙閉環(huán)控制的策略結(jié)合的三相PFC系統(tǒng)。緊接著介紹了DSP芯片的特點(diǎn)及其在電力電子裝置中的應(yīng)用,首先介紹目前DSP芯片的發(fā)展,通過(guò)比較選定了TI公司的TMSLF2407芯片作為本文的處理芯片,而后基于對(duì)TMSLF2407芯片的內(nèi)部資源和該芯片數(shù)字式PWM信號(hào)產(chǎn)生的原基于DSP的三相有源功率因數(shù)校正研究與設(shè)計(jì)理的分析,提出了三相PFC的數(shù)字化解決方案。在第四章中介紹了基于DSP數(shù)字控制的PFC的總體設(shè)計(jì)方案,電路所采用的是基于平均電流方案的雙閉環(huán)控制策略。內(nèi)環(huán)通過(guò)瞬時(shí)值控制獲得快速的動(dòng)態(tài)性能,保證輸出畸變率較低,外環(huán)使用輸出電壓的瞬時(shí)值控制,具有較高的輸出精度。本文最后應(yīng)用仿真軟件MATLAB中的SIMULINK對(duì)系統(tǒng)進(jìn)行仿真,驗(yàn)證控制策略的可行性,并有助于系統(tǒng)主電路和控制電路的設(shè)計(jì)。對(duì)于三相變換器這種復(fù)雜的非線性系統(tǒng),需要模擬、數(shù)字信號(hào)混合仿真,仿真比較難以實(shí)現(xiàn)。一是因?yàn)槟P碗y以建立二是即使建立起一個(gè)模型,由于電路復(fù)雜,仿真軟件也未必能保證其收斂性。所以經(jīng)過(guò)簡(jiǎn)化,利用MATLAB中的SIMULINK構(gòu)建了變換器的電壓模型,用于驗(yàn)證設(shè)計(jì)方法和設(shè)計(jì)參數(shù)的正確性。

    標(biāo)簽: DSP 三相 有源功率因數(shù)校正

    上傳時(shí)間: 2013-05-31

    上傳用戶:wengtianzhu

  • 基于FPGA函數(shù)信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn).rar

    任意波形發(fā)生器已成為現(xiàn)代測(cè)試領(lǐng)域應(yīng)用最為廣泛的通用儀器之一,代表了信號(hào)源的發(fā)展方向。直接數(shù)字頻率合成(DDS)是二十世紀(jì)七十年代初提出的一種全數(shù)字的頻率合成技術(shù),其查表合成波形的方法可以滿足產(chǎn)生任意波形的要求。由于現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)具有高集成度、高速度、可實(shí)現(xiàn)大容量存儲(chǔ)器功能的特性,能有效地實(shí)現(xiàn)DDS技術(shù),極大的提高函數(shù)發(fā)生器的性能,降低生產(chǎn)成本。 本文首先介紹了函數(shù)波形發(fā)生器的研究背景和DDS的理論。然后詳盡地?cái)⑹隽擞肍PGA完成DDS模塊的設(shè)計(jì)過(guò)程,接著分析了整個(gè)設(shè)計(jì)中應(yīng)處理的問(wèn)題,根據(jù)設(shè)計(jì)原理就功能上進(jìn)行了劃分,將整個(gè)儀器功能劃分為控制模塊、外圍硬件、FPGA器件三個(gè)部分來(lái)實(shí)現(xiàn)。最后就這三個(gè)部分分別詳細(xì)地進(jìn)行了闡述。 在實(shí)現(xiàn)過(guò)程中,本設(shè)計(jì)選用了Altera公司的EP2C35F672C6芯片作為產(chǎn)生波形數(shù)據(jù)的主芯片,充分利用了該芯片的超大集成性和快速性。在控制芯片上選用了三星公司的上S3C2440作為控制芯片。本設(shè)計(jì)中,F(xiàn)PGA芯片的設(shè)計(jì)和與控制芯片的接口設(shè)計(jì)是一個(gè)難點(diǎn),本文利用Altera的設(shè)計(jì)工具QuartusⅡ并結(jié)合Verilog—HDL語(yǔ)言,采用硬件編程的方法很好地解決了這一問(wèn)題。論文最后給出了系統(tǒng)的測(cè)量結(jié)果,并對(duì)誤差進(jìn)行了一定分析,結(jié)果表明,可輸出步進(jìn)為0.01Hz,頻率范圍0.01Hz~20MHz的正弦波、三角波、鋸齒波、方波,或0.01Hz~20KHz的任意波。通過(guò)實(shí)驗(yàn)結(jié)果表明,本設(shè)計(jì)達(dá)到了預(yù)定的要求,并證明了采用軟硬件結(jié)合,利用FPGA技術(shù)實(shí)現(xiàn)任意波形發(fā)生器的方法是可行的。

    標(biāo)簽: FPGA 函數(shù)信號(hào)發(fā)生器

    上傳時(shí)間: 2013-08-03

    上傳用戶:1079836864

  • UBoot源碼分析及在S3C2440的移植過(guò)程.rar

    UBoot源碼分析及在S3C2440的移植過(guò)程

    標(biāo)簽: S3C2440 UBoot 源碼分析

    上傳時(shí)間: 2013-04-24

    上傳用戶:CETM008

  • 基于FPGA的DDS信號(hào)源設(shè)計(jì).rar

    作為電子類(lèi)專(zhuān)業(yè)學(xué)生,實(shí)驗(yàn)是提高學(xué)生對(duì)所學(xué)知識(shí)的印象以及發(fā)現(xiàn)問(wèn)題和解決問(wèn)題的能力,增加學(xué)生動(dòng)手能力的必須環(huán)節(jié)。本設(shè)計(jì)的目的就是開(kāi)發(fā)一套滿足學(xué)生實(shí)驗(yàn)需求的信號(hào)源,基于此目的本信號(hào)源并不需要突出的性能,但經(jīng)濟(jì)上要求低成本,同時(shí)要求操作簡(jiǎn)單,能夠輸出多種波形,并且利于學(xué)生在此平臺(tái)上認(rèn)識(shí)信號(hào)源原理,同時(shí)方便在此平臺(tái)上進(jìn)行拓展開(kāi)發(fā)。 設(shè)計(jì)中運(yùn)用虛擬儀器技術(shù)將計(jì)算機(jī)屏幕作為儀器面板,采用EPP接口,同時(shí)在FPGA上開(kāi)發(fā)控制電路,為后續(xù)開(kāi)發(fā)留下了空間,同時(shí)節(jié)省了成本。本設(shè)計(jì)采用地址線16位,數(shù)據(jù)線12位的靜態(tài)RAM作為信號(hào)源的波形存儲(chǔ)器,后端采用兩種濾波類(lèi)型對(duì)需要濾波的信號(hào)進(jìn)行濾波。啟動(dòng)信號(hào)時(shí)軟件需要先將波形數(shù)據(jù)預(yù)存在存儲(chǔ)器中便于調(diào)用,最后得到的結(jié)果基本滿足教學(xué)實(shí)驗(yàn)的需求。 本文結(jié)構(gòu)上首先介紹了直接采用DDS芯片制作信號(hào)源的利弊,及作者采用這種設(shè)計(jì)的初衷,然后介紹了信號(hào)源的整體結(jié)構(gòu),總體模塊。以下章節(jié)首先介紹FPGA內(nèi)部設(shè)計(jì),包括總體結(jié)構(gòu)和幾大部分模塊,包括:時(shí)鐘產(chǎn)生電路,相位累加器,數(shù)據(jù)輸入控制電路,濾波器控制電路,信號(hào)源啟動(dòng)控制電路。 然后介紹了其他模塊的設(shè)計(jì),包括存儲(chǔ)器選擇,幅度控制電路的設(shè)計(jì)以及濾波器電路的設(shè)計(jì),本設(shè)計(jì)的幅度控制采用兩級(jí)DA級(jí)聯(lián),以及后端電阻分壓網(wǎng)絡(luò)調(diào)節(jié)的方式進(jìn)行設(shè)計(jì),提高了幅度調(diào)節(jié)的范圍。對(duì)于濾波器的設(shè)計(jì),依據(jù)不同的信號(hào)頻率,分成了4個(gè)部分,對(duì)于500K以下的信號(hào)采用的是二階巴特沃斯有源低通濾波,對(duì)于500K以上至5M以下信號(hào)采用的五階RC低通濾波器。 在軟件設(shè)計(jì)部分,分成兩個(gè)部分,對(duì)于底層驅(qū)動(dòng)程序采用以Labwindows/CVI為平臺(tái)進(jìn)行開(kāi)發(fā),利用其編譯和執(zhí)行速度快,并且和LabVIEW能夠很好連接的特性。對(duì)于上層控制軟件,采用以LabVIEW為平臺(tái)進(jìn)行開(kāi)發(fā),充分利用其圖化設(shè)計(jì),易于擴(kuò)展。 論文最后對(duì)所做工作進(jìn)行了總結(jié),提出了進(jìn)一步改進(jìn)的方向。

    標(biāo)簽: FPGA DDS 信號(hào)源

    上傳時(shí)間: 2013-04-24

    上傳用戶:afeiafei309

  • 基于FPGA的ICT在線測(cè)試儀硬件設(shè)計(jì).rar

    焊有元件的印制電路板在線測(cè)試是印制電路板生產(chǎn)過(guò)程中的一個(gè)重要環(huán)節(jié),關(guān)系著整個(gè)電子產(chǎn)品的質(zhì)量。本文在深入研究國(guó)內(nèi)外印制電路板自動(dòng)測(cè)試技術(shù)的基礎(chǔ)上,結(jié)合當(dāng)前先進(jìn)的電子技術(shù),設(shè)計(jì)出一套高性能,低價(jià)位,小體積,便于攜帶和操作的印制電路板在線測(cè)試儀。 本文設(shè)計(jì)的在線測(cè)試儀系統(tǒng)包括控制器電路、信號(hào)發(fā)生電路、信號(hào)采集電路、元件測(cè)試電路、USB通信電路和開(kāi)關(guān)矩陣電路等,其中控制器電路是以FPGA可編程控制芯片為核心,負(fù)責(zé)控制下位機(jī)其它所有電路的正常工作,并實(shí)現(xiàn)與上位機(jī)間的通信。 針對(duì)模擬元件的測(cè)試,本文首先探討了對(duì)印制電路板上模擬元件測(cè)試時(shí)的隔離原理,繼而詳細(xì)闡述了電阻、電容(電感)、二極管、三極管、運(yùn)算放大器等的測(cè)試方法,并分別設(shè)計(jì)了硬件測(cè)試電路。因?yàn)闇y(cè)試時(shí)需向被測(cè)元件施加測(cè)試激勵(lì)信號(hào),本文設(shè)計(jì)并完成了一信號(hào)發(fā)生電路,可輸出幅值可調(diào)的直流恒壓源信號(hào)和直流恒流源信號(hào)、幅值和頻率都可調(diào)的交流信號(hào)。 針對(duì)數(shù)字器件的測(cè)試,本文將數(shù)字器件分為兩種,一種為具有邊界掃描功能單元的器件,另一類(lèi)為非邊界掃描器件,并分別對(duì)兩種類(lèi)型的數(shù)字器件的測(cè)試原理和方法進(jìn)行了詳細(xì)的描述,在文中給出了相關(guān)的硬件測(cè)試電路圖。 本設(shè)計(jì)中,所有測(cè)試激勵(lì)信號(hào)經(jīng)測(cè)試電路后輸出的測(cè)試結(jié)果都是直流電壓信號(hào),所以本文設(shè)計(jì)了一通用信號(hào)采集電路來(lái)完成對(duì)測(cè)試結(jié)果的取樣。本文還設(shè)計(jì)了開(kāi)關(guān)矩陣電路,用于將被測(cè)印制電路板上的元件接入到測(cè)試電路中。對(duì)通信電路的設(shè)計(jì),本文采用USB通信方式與上位機(jī)進(jìn)行有效的數(shù)據(jù)交換,并通過(guò)USB接口芯片完成了硬件電路的設(shè)計(jì)。 在軟件方面,本文采用NiosⅡ C語(yǔ)言完成所有軟件設(shè)計(jì),以協(xié)助硬件部分來(lái)完成對(duì)印制電路板的測(cè)試工作。 本文已完成各部分電路試驗(yàn)及系統(tǒng)聯(lián)調(diào),試驗(yàn)證明設(shè)計(jì)達(dá)到了項(xiàng)目預(yù)定要求。

    標(biāo)簽: FPGA ICT 在線測(cè)試儀

    上傳時(shí)間: 2013-08-02

    上傳用戶:fywz

  • 基于FPGA的LED視頻顯示控制系統(tǒng)的設(shè)計(jì).rar

    LED顯示屏是LED點(diǎn)陣模塊或者像素單元組成的平面顯示屏幕。自從誕生以來(lái),以其亮度高、視角廣、壽命長(zhǎng)、性價(jià)比高的特點(diǎn),在交通、廣告、新聞發(fā)布、體育比賽、電子景觀等領(lǐng)域得到了廣泛應(yīng)用。 LED顯示屏控制器作為控制LED屏顯示圖像、數(shù)據(jù)的關(guān)鍵,是整個(gè)LED視頻顯示系統(tǒng)的核心。本文研究的是對(duì)全彩色同步LED屏的控制,控制LED屏同步顯示在上位機(jī)顯示系統(tǒng)中某固定位置處的圖像。根據(jù)已有的LED顯示屏及其驅(qū)動(dòng)器的特點(diǎn),提出了一種可行的方案并進(jìn)行了設(shè)計(jì)。系統(tǒng)主要分為兩個(gè)部分:視頻信號(hào)的獲取,視頻信號(hào)的處理。 經(jīng)過(guò)分析比較,決定從顯卡的DVI接口獲得視頻源,視頻源經(jīng)過(guò)DVI解碼芯片TFP401A的解碼后,可以獲得圖像的數(shù)字信息,這些信息包括紅、綠、藍(lán)三基色的數(shù)據(jù)以及行同步、場(chǎng)同步、使能等控制信號(hào)。這些信號(hào)將在視頻信號(hào)處理模塊中被使用。 信號(hào)處理模塊在接收視頻信號(hào)源后,對(duì)數(shù)據(jù)進(jìn)行處理,最后輸出數(shù)據(jù)給驅(qū)動(dòng)電路。在信號(hào)處理模塊中,采用了可編程邏輯器件FPGA來(lái)完成。可編程邏輯器件具有高集成度、高速度、高可靠性、在線可編程(ISP)等特點(diǎn),所以特別適合于本設(shè)計(jì)。利用FPGA的可編程性,在FPGA內(nèi)部劃分了各個(gè)小模塊,各小模塊中通過(guò)少量的信號(hào)進(jìn)行聯(lián)系,這樣就將比較大的系統(tǒng)轉(zhuǎn)化成許多小的系統(tǒng),使得設(shè)計(jì)更加簡(jiǎn)單,容易驗(yàn)證。本文分析了驅(qū)動(dòng)電路所需要的數(shù)據(jù)的特點(diǎn),全彩色灰度級(jí)的實(shí)現(xiàn)方式,決定把系統(tǒng)劃分為視頻源截取、RGB格式轉(zhuǎn)化、位平面分離、讀SRAM地址發(fā)生器、寫(xiě)SRAM地址發(fā)生器、讀寫(xiě)SRAM選擇控制器、灰度實(shí)現(xiàn)等模塊。 最后利用示波器和SignalTap II邏輯分析儀等工具,對(duì)系統(tǒng)進(jìn)行了聯(lián)合調(diào)試。改進(jìn)了時(shí)序、優(yōu)化了布局布線,使得系統(tǒng)性能得到了良好的改善。 在分析了所需要的資源的基礎(chǔ)上,課題決定采用Altera的Cyclone EP1C12 FPGA設(shè)計(jì)視頻信號(hào)處理模塊,在Quartus II和modelsim平臺(tái)下,用Verilog HDL語(yǔ)言開(kāi)發(fā)。

    標(biāo)簽: FPGA LED 視頻顯示

    上傳時(shí)間: 2013-05-19

    上傳用戶:玉簫飛燕

  • 圖像縮放算法的研究與FPGA設(shè)計(jì).rar

    Scaler是平板顯示器件(FPD,F(xiàn)lat Panel Display)中的重要組成部分,它將輸入源圖像信號(hào)轉(zhuǎn)換成與顯示屏固定分辨率一致的信號(hào),并控制其顯示在顯示屏上。本文在研究圖像縮放算法和scaler在FPD中工作過(guò)程的基礎(chǔ)上,采用自上而下(Top-down)的設(shè)計(jì)方法,給出了scaler的設(shè)計(jì)及FPGA驗(yàn)證。該scaler支持不同分辨率圖像的縮放,且縮放模式可調(diào),也可以以IP core的形式應(yīng)用于相關(guān)圖像處理芯片中。 圖像縮放內(nèi)核是scaler的核心部分,它是scaler中的主要運(yùn)算單元,完成圖像縮放的基本功能,它所采用的核心算法以及所使用的結(jié)構(gòu)設(shè)計(jì)決定著縮放性能的優(yōu)劣,也是控制芯片成本的關(guān)鍵。因此,本文從縮放內(nèi)核的結(jié)構(gòu)入手,對(duì)scaler的總體結(jié)構(gòu)進(jìn)行了設(shè)計(jì);通過(guò)對(duì)圖像縮放中常用算法的深入研究提出了一種新的優(yōu)化算法——矩形窗縮放算法,并對(duì)其計(jì)算進(jìn)行分析和簡(jiǎn)化,降低了計(jì)算的復(fù)雜度。FPGA設(shè)計(jì)中,采用列縮放與行縮放分開(kāi)處理的結(jié)構(gòu),使用雙口RAM作為兩次縮放間的數(shù)據(jù)緩沖區(qū)。使用這種結(jié)構(gòu)的優(yōu)勢(shì)在于:行列縮放可以同時(shí)進(jìn)行,數(shù)據(jù)處理的可靠性高、速度快:內(nèi)核結(jié)構(gòu)簡(jiǎn)單明了,數(shù)據(jù)緩沖區(qū)大小合適,便于設(shè)計(jì)。此外,本文還介紹了其他輔助模塊的設(shè)計(jì),包括DVI接口信號(hào)處理模塊、縮放參數(shù)計(jì)算與控制模塊以及輸出信號(hào)檢測(cè)與時(shí)序?yàn)V波模塊。 本設(shè)計(jì)使用Verilog HDL對(duì)各模塊進(jìn)行了RTL級(jí)描述,并使用Quartus II7.2進(jìn)行了邏輯仿真,最后使用Altera公司的FPGA芯片來(lái)進(jìn)行驗(yàn)證。通過(guò)邏輯驗(yàn)證和系統(tǒng)仿真,證明該scaler的設(shè)計(jì)達(dá)到了預(yù)期的目標(biāo)。對(duì)于不同分辨率的圖像,均可以在顯示屏上得到穩(wěn)定的顯示。

    標(biāo)簽: FPGA 圖像 法的研究

    上傳時(shí)間: 2013-05-30

    上傳用戶:xiaowei314

  • 基于FPGA的10M100M以太網(wǎng)控制器的設(shè)計(jì).rar

    隨著以太網(wǎng)技術(shù)的不斷發(fā)展,網(wǎng)絡(luò)的傳輸速度已經(jīng)由最初的10M發(fā)展到現(xiàn)在的10,000M。用可編程邏輯器件(FPGA)實(shí)現(xiàn)以太網(wǎng)控制器與其它SOC系統(tǒng)的互連成為當(dāng)前的研究熱點(diǎn)。本文闡述了MAC層的FPGA設(shè)計(jì)、仿真及測(cè)試;介紹了整個(gè)系統(tǒng)的內(nèi)部結(jié)構(gòu)、模塊劃分,并對(duì)各個(gè)模塊的設(shè)計(jì)過(guò)程進(jìn)行了詳細(xì)闡述,接著介紹了開(kāi)發(fā)環(huán)境和驗(yàn)證工具,同時(shí)給出測(cè)試方案、驗(yàn)證數(shù)據(jù)、實(shí)現(xiàn)結(jié)果及時(shí)序仿真波形圖。 對(duì)MAC層的主要功能模塊如:發(fā)送模塊、接收模塊、MAC流程控制模塊、寄存器模塊、MⅡ接口模塊和主機(jī)接口模塊以及CRC,CSMA/CD,HASH表等算法給出了基于FPGA及硬件描述語(yǔ)言的解決方法。 本課題針對(duì)以下三個(gè)方面進(jìn)行了研究并取得一定的成果: 1)FPGA開(kāi)發(fā)平臺(tái)的硬件實(shí)現(xiàn)。選用Xilinx公司的XC3S1000-FT256-4-C和ATMEL公司的ARM9200作為測(cè)試的核心器件,采用LXT971芯片作為物理層芯片,AT91RM9200作為數(shù)據(jù)輸入源和雙blockram作為幀緩存搭建FPGA硬件驗(yàn)證開(kāi)發(fā)平臺(tái)。 2)基于FPGA實(shí)現(xiàn)以太網(wǎng)控制器。用VerilogHDL語(yǔ)言構(gòu)建以太網(wǎng)控制器,實(shí)現(xiàn)CSMA/CD協(xié)議、10M/100M自適應(yīng)以及與物理層MⅡ接口等。 3)采用片上系統(tǒng)通用的WS接口。目的是便于與具有通用接口的片上系統(tǒng)互連,也為構(gòu)建SOC上處理器提供條件。 本論文實(shí)現(xiàn)了一個(gè)基于WS總線接口可裁減的以太網(wǎng)MAC控制器IP軟核,為設(shè)計(jì)具有自主知識(shí)產(chǎn)權(quán)的以太網(wǎng)MAC控制器積累了經(jīng)驗(yàn)。同時(shí),為與其它WS接口的控制器實(shí)現(xiàn)直接互連創(chuàng)造了條件,對(duì)高層次設(shè)計(jì)這一先進(jìn)ASIC設(shè)計(jì)方法也有了較為深入的認(rèn)識(shí)。

    標(biāo)簽: 10M100M FPGA 以太網(wǎng)控制器

    上傳時(shí)間: 2013-07-17

    上傳用戶:bruce

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国内在线观看一区二区三区| 亚洲欧美一区二区激情| 亚洲二区在线| 亚洲一区二区三区在线播放| 欧美国产视频日韩| 一区二区免费在线播放| 欧美成人在线免费观看| 亚洲成色www久久网站| 久久国产精品黑丝| 国产午夜精品美女视频明星a级 | 久久精品色图| 国产无一区二区| 欧美诱惑福利视频| 国产一区二区三区在线观看免费| 国产专区一区| 欧美一区二区视频在线观看| 国产欧美精品国产国产专区| 欧美一区1区三区3区公司| 国产婷婷色综合av蜜臀av| 欧美在线免费看| 狠狠色综合一区二区| 久久综合久久综合九色| 亚洲激情小视频| 亚洲欧美999| 国产精品少妇自拍| 久久国产精品久久国产精品| 激情综合中文娱乐网| 欧美aaa级| 中文亚洲视频在线| 国产区二精品视| 久久亚洲精品视频| 日韩视频免费观看| 国产精品视频成人| 久久久久免费| 亚洲区在线播放| 国产精品久久777777毛茸茸| 欧美一区二区三区在| 在线精品国产欧美| 欧美日韩美女在线| 午夜性色一区二区三区免费视频| 国产一区二区丝袜高跟鞋图片| 久久综合国产精品| 日韩一级片网址| 国产美女精品免费电影| 久久午夜精品一区二区| 日韩一级裸体免费视频| 国产三级欧美三级| 欧美激情亚洲国产| 欧美一区二区高清在线观看| 亚洲大胆在线| 国产精品亚洲综合色区韩国| 久久久久国产一区二区三区四区| 亚洲精品黄网在线观看| 国产欧美一区二区三区在线看蜜臀| 免费日韩视频| 欧美中文字幕不卡| 在线视频亚洲欧美| 在线观看成人网| 国产精品永久| 欧美日韩一区二区三区高清| 久久久亚洲国产天美传媒修理工 | 久久av最新网址| 午夜精品成人在线| 在线不卡免费欧美| 欧美激情aⅴ一区二区三区| 99热这里只有精品8| 欧美精品999| 亚洲精品免费在线观看| 欧美日韩视频在线| 一区二区三区日韩欧美精品| 激情文学一区| 在线播放日韩| 国产亚洲精品久久久久婷婷瑜伽| 亚洲制服av| 亚洲图片激情小说| 欧美亚洲在线视频| 久久久久国产精品麻豆ai换脸| 亚洲片在线观看| 欧美日韩一区二区免费视频| 香蕉亚洲视频| 在线一区日本视频| 国产精品乱码| 欧美精品一区二区三区四区| 欧美影院视频| 亚洲在线观看免费| 日韩一区二区电影网| 亚洲国产第一页| 国产性天天综合网| 国产精品美女久久久久aⅴ国产馆| 欧美精品久久天天躁| 久久综合网络一区二区| 久久精品国产免费看久久精品| 午夜亚洲影视| 午夜伦理片一区| 午夜一区二区三区在线观看| 亚洲午夜精品网| 亚洲少妇在线| 亚洲无线视频| 亚洲欧美国产精品专区久久| 亚洲婷婷免费| 亚洲伊人第一页| 午夜欧美精品| 欧美在线1区| 久久精品国产久精国产思思| 久久精品1区| 久久黄色小说| 久久xxxx精品视频| 久久久久久9999| 久热精品在线| 欧美大片在线看| 欧美精品久久一区| 欧美特黄一级大片| 国产精品一卡| 欧美96在线丨欧| 女主播福利一区| 欧美黄色影院| 欧美色网在线| 国产乱肥老妇国产一区二| 国产区日韩欧美| 黑人一区二区| 亚洲人成在线观看一区二区| 亚洲精品女人| 亚洲一区二区动漫| 久久精品国产2020观看福利| 久久香蕉精品| 欧美电影专区| 国产精品v欧美精品v日韩精品 | 久热综合在线亚洲精品| 免费久久99精品国产| 欧美精品成人| 国产精品久久久久av免费| 国产日本精品| 亚洲国产视频直播| 亚洲网站在线| 久久天堂精品| 欧美日韩无遮挡| 国产亚洲欧美一区二区三区| 1000部国产精品成人观看| 99在线精品视频在线观看| 午夜精品视频在线观看一区二区| 久久久蜜桃精品| 欧美日韩午夜剧场| 国产亚洲电影| 99伊人成综合| 亚洲久久成人| 欧美一区二区三区播放老司机| 久久蜜桃资源一区二区老牛| 欧美成人有码| 国产精品一区一区三区| 亚洲人在线视频| 香港成人在线视频| 欧美精品免费看| 狠狠色狠狠色综合日日小说| 99www免费人成精品| 久久精品一区二区三区中文字幕| 欧美精品激情| 精品成人a区在线观看| 亚洲一卡久久| 欧美福利视频在线| 国产欧美在线播放| 99成人精品| 狂野欧美激情性xxxx欧美| 国产精品麻豆成人av电影艾秋| 亚洲国产精品va在看黑人| 午夜综合激情| 欧美日韩综合一区| 亚洲国产精品综合| 久久国产精品久久精品国产 | 国产精品久久久久久久午夜| 亚洲高清网站| 欧美伊人久久| 国产精品国产三级国产a| 亚洲高清在线| 欧美在线免费视屏| 欧美日韩黄色一区二区| 136国产福利精品导航| 久久精品国产一区二区电影| 国产精品第一页第二页第三页| 亚洲精品四区| 免费不卡视频| 伊人成人开心激情综合网| 久久激情综合网| 国产午夜精品理论片a级探花| 亚洲一区二区精品| 欧美日韩综合视频| 99精品99久久久久久宅男| 欧美福利一区| 亚洲欧洲三级| 亚洲图片欧美日产| 欧美人在线观看| 国产乱人伦精品一区二区| 日韩亚洲欧美高清| 欧美韩日视频| 亚洲三级影片| 欧美好吊妞视频| 亚洲精品一区二区三区不| 欧美a级片一区| 亚洲人成网站在线播| 欧美成人精品一区二区| 亚洲人成网在线播放|