亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

電源方案

  • 基于FPGA的光接收機(jī)數(shù)據(jù)恢復(fù)電路

    隨著信息產(chǎn)業(yè)的不斷發(fā)展,人們對(duì)數(shù)據(jù)傳輸速率要求越來(lái)越高,從而對(duì)數(shù)據(jù)發(fā)送端和接收端的性能都提出了更高的要求。接收機(jī)的一個(gè)重要任務(wù)就是在于克服各種非理想因素的干擾下,從接收到的被噪聲污染的數(shù)據(jù)信號(hào)中提取同步信息,并進(jìn)而將數(shù)據(jù)正確的恢復(fù)出來(lái)。而數(shù)據(jù)恢復(fù)電路是光纖通信和其他許多類似數(shù)字通信領(lǐng)域中不可或缺的關(guān)鍵電路,其性能決定了接收端的總體性能。 目前,數(shù)據(jù)恢復(fù)電路的結(jié)構(gòu)主要有“時(shí)鐘提取”和“過(guò)采樣”兩種結(jié)構(gòu)。基于“過(guò)采樣”的數(shù)據(jù)恢復(fù)方法的關(guān)鍵是過(guò)采樣,即通過(guò)引入?yún)⒖紩r(shí)鐘,并增加時(shí)鐘源個(gè)數(shù)的方式來(lái)代替第一種方法中的“時(shí)鐘提取”。與“時(shí)鐘提取”的數(shù)據(jù)恢復(fù)方法相比,基于“過(guò)采樣”的數(shù)據(jù)恢復(fù)方法在性能上還有較大的差距,但是后者擁有高帶寬、立即鎖存能力、較低的等待時(shí)間和更高的抖動(dòng)容限,更易于通過(guò)數(shù)字的方法實(shí)現(xiàn),實(shí)現(xiàn)更簡(jiǎn)單,成本更低,并且這是一種數(shù)字化的模擬技術(shù)。如果能通過(guò)“過(guò)采樣”方法在普通的邏輯電路上實(shí)現(xiàn)622.08Mb/s甚至更高速率的數(shù)據(jù)恢復(fù),并將它作為一個(gè)IP模塊來(lái)代替專用的時(shí)鐘恢復(fù)芯片,這無(wú)疑將是性能和成本的較好結(jié)合。 本文主要研究“過(guò)采樣”數(shù)據(jù)恢復(fù)電路的基本原理,通過(guò)全數(shù)字的設(shè)計(jì)方法,給出了在低成本可編程器件FPGA上實(shí)現(xiàn)數(shù)據(jù)恢復(fù)電路兩種不同的過(guò)采樣的實(shí)現(xiàn)方案,即基于時(shí)鐘延遲的過(guò)采樣和基于數(shù)據(jù)延遲的過(guò)采樣。基于時(shí)鐘延遲的過(guò)采樣數(shù)據(jù)恢復(fù)電路方案,通過(guò)測(cè)試驗(yàn)證,其最高恢復(fù)的數(shù)據(jù)傳輸率可達(dá)到640Mb/s。測(cè)試結(jié)果表明,采用該方案實(shí)現(xiàn)的時(shí)鐘恢復(fù)電路可工作在光纖通信系統(tǒng)STM-4速率級(jí),即622.08MHz頻率上,各方面指標(biāo)基本符合要求。

    標(biāo)簽: FPGA 光接收機(jī) 數(shù)據(jù)恢復(fù) 電路

    上傳時(shí)間: 2013-04-24

    上傳用戶:axxsa

  • 基于FPGA的全彩色LED同步顯示屏

    LED顯示屏作為一項(xiàng)高新科技產(chǎn)品正引起人們的高度重視,它以其動(dòng)態(tài)范圍廣,亮度高,壽命長(zhǎng),工作性能穩(wěn)定而日漸成為顯示媒體中的佼佼者,現(xiàn)已廣泛應(yīng)用于廣告、證券、交通、信息發(fā)布等各方面,且隨著全彩屏顯示技術(shù)的日益完善,LED顯示屏有著廣闊的市場(chǎng)前景。 本文主要研究的對(duì)象為全彩色LED同步顯示屏控制系統(tǒng),提出了一個(gè)系統(tǒng)實(shí)現(xiàn)方案,整個(gè)系統(tǒng)分三部分組成:DVI解碼電路、發(fā)送系統(tǒng)以及接收系統(tǒng)。DVI解碼模塊用于從顯卡的DVI口獲取視頻源數(shù)據(jù),經(jīng)過(guò)T.D.M.S.解碼恢復(fù)出可供LED屏顯示的紅、綠、藍(lán)共24位像素?cái)?shù)據(jù)和一些控制信號(hào)。發(fā)送系統(tǒng)用于將收到的數(shù)據(jù)流進(jìn)行緩存,經(jīng)處理后發(fā)送至以太網(wǎng)芯片進(jìn)行以太網(wǎng)傳輸。接收系統(tǒng)接收以太網(wǎng)上傳來(lái)的視頻數(shù)據(jù)流,經(jīng)過(guò)位分離操作后存入SRAM進(jìn)行緩存,再串行輸入至LED顯示屏進(jìn)行掃描顯示。然后,從多方面論述了該方案的可行性,仔細(xì)推導(dǎo)了LED顯示屏各技術(shù)參數(shù)之間的聯(lián)系及約束關(guān)系。 本課題采用可編程邏輯器件來(lái)完成系統(tǒng)功能,可編程邏輯器件具有高集成度、高速度、在線可編程等特點(diǎn),不僅可以滿足高速圖像數(shù)據(jù)處理對(duì)速度的要求,而且增加了設(shè)計(jì)的靈活性,不需修改電路硬件設(shè)計(jì),縮短了設(shè)計(jì)周期,還可以進(jìn)行在線升級(jí)。

    標(biāo)簽: FPGA LED 全彩色 同步顯示

    上傳時(shí)間: 2013-06-22

    上傳用戶:jennyzai

  • 基于FPGA的擴(kuò)頻信號(hào)發(fā)生器

    本文以直接頻率合成和偽隨機(jī)碼的設(shè)計(jì)與實(shí)現(xiàn)為中心,對(duì)擴(kuò)頻通信的基本理論、信號(hào)源的總體結(jié)構(gòu)、載波調(diào)制、濾波器設(shè)計(jì)等問(wèn)題進(jìn)行了深入的分析和研究,并給出了模塊的硬件實(shí)現(xiàn)方案。 首先介紹了FPGA技術(shù)的發(fā)展和應(yīng)用,包括VHDL語(yǔ)言的基本語(yǔ)法結(jié)構(gòu)和FPGA器件的開(kāi)發(fā)設(shè)計(jì)流程等等。詳細(xì)地分析了各類頻率合成器的基礎(chǔ)上提出采用直接數(shù)字式頻率合成器(DDS)實(shí)現(xiàn)低相位噪聲、高分辨率、高精度和高穩(wěn)定度的信號(hào)源。研究了測(cè)距偽隨機(jī)碼的原理,確定選用移位序列作為系統(tǒng)的擴(kuò)頻碼序列,并選取了符合本系統(tǒng)使用的移位序列擴(kuò)頻碼。分別給出并分析了相應(yīng)的FPGA硬件實(shí)現(xiàn)電路。 對(duì)于載波調(diào)制這一關(guān)鍵技術(shù),提出了采用二進(jìn)制相移鍵控相位選擇法并相應(yīng)作了硬件實(shí)現(xiàn)。分析與研究了射頻寬帶濾波器應(yīng)具有的傳輸特性,通過(guò)分析巴特沃思濾波器、切比雪夫?yàn)V波器、橢圓濾波器和貝塞爾濾波器這幾種濾波器的頻譜特性,設(shè)計(jì)了發(fā)生器射頻寬帶濾波器。最后給出具體設(shè)計(jì)實(shí)現(xiàn)了的信號(hào)發(fā)生器的輸出波形。

    標(biāo)簽: FPGA 擴(kuò)頻信號(hào) 發(fā)生器

    上傳時(shí)間: 2013-04-24

    上傳用戶:greethzhang

  • 基于FPGA的任意波形發(fā)生器

    隨著國(guó)民經(jīng)濟(jì)的發(fā)展和社會(huì)的進(jìn)步,人們?cè)絹?lái)越需要便捷的交通工具,從而促進(jìn)了汽車(chē)工業(yè)的發(fā)展,同時(shí)汽車(chē)發(fā)動(dòng)機(jī)檢測(cè)維修等相關(guān)行業(yè)也發(fā)展起來(lái)。在汽車(chē)發(fā)動(dòng)機(jī)檢測(cè)維修中,發(fā)動(dòng)機(jī)電腦(Electronic Control.Unit-ECU)檢測(cè)維修是其中最關(guān)鍵的部分。發(fā)動(dòng)機(jī)電腦根據(jù)發(fā)動(dòng)機(jī)的曲軸或凸輪軸傳感器信號(hào)控制發(fā)動(dòng)機(jī)的噴油、點(diǎn)火和排氣。所以,維修發(fā)動(dòng)機(jī)電腦時(shí),必須對(duì)其施加正確的信號(hào)。目前,許多發(fā)動(dòng)機(jī)的曲軸和凸輪軸傳感器信號(hào)已不再是正弦波和方波等傳統(tǒng)信號(hào),而是多種復(fù)雜波形信號(hào)。為了能夠提供這種信號(hào),本文研究并設(shè)計(jì)了一種能夠產(chǎn)生復(fù)雜波形的低成本任意波形發(fā)生器(Arbitrary Waveform Generator-AWG)。 本文提出的任意波形發(fā)生器依據(jù)直接數(shù)字頻率合成(Direct Digial FrequencySynthesis-DDFS)原理,采用自行設(shè)計(jì)現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)的方案實(shí)現(xiàn)頻率合成,擴(kuò)展數(shù)據(jù)存儲(chǔ)器存儲(chǔ)波形的量化幅值(波形數(shù)據(jù)),在微控制單元(MCU)的控制與協(xié)調(diào)下輸出頻率和相位均可調(diào)的信號(hào)。 任意波形發(fā)生器主要由用戶控制界面、DDFS模塊、放大及濾波、微控制器系統(tǒng)和電源模塊五部分組成。在設(shè)計(jì)中采用FPGA芯片EPF10K10QC208-4實(shí)現(xiàn)DDFS的硬件算法。波形調(diào)整及濾波由兩級(jí)放大電路來(lái)完成:第一級(jí)對(duì)D/A輸出信號(hào)進(jìn)行調(diào)整;第二級(jí)完成信號(hào)濾波及信號(hào)幅值和偏移量的調(diào)節(jié)。電源模塊利用三端集成穩(wěn)壓器進(jìn)行電壓值變換,利用極性轉(zhuǎn)換芯片ICL7660實(shí)現(xiàn)正負(fù)極性轉(zhuǎn)換。 該任意波形發(fā)生器與通用模擬信號(hào)源相比具有:輸出頻率誤差小,分辨率高,可產(chǎn)生任意波形,成本低,體積小,使用方便,工作穩(wěn)定等優(yōu)點(diǎn),十分適合汽車(chē)維修行業(yè)使用,具有較好的市場(chǎng)前景。

    標(biāo)簽: FPGA 任意波形發(fā)生器

    上傳時(shí)間: 2013-04-24

    上傳用戶:KIM66

  • 基于FPGA的視頻圖像檢測(cè)技術(shù)

    在圖像處理及檢測(cè)系統(tǒng)中,實(shí)時(shí)性要求往往影響著系統(tǒng)處理速度的性能。本文在分析研究視頻檢測(cè)技術(shù)及方法的基礎(chǔ)上,應(yīng)用嵌入式系統(tǒng)設(shè)計(jì)和圖像處理技術(shù),以交通信息視頻檢測(cè)系統(tǒng)為研究背景,展開(kāi)了基于FPGA視頻圖像檢測(cè)技術(shù)的研究與應(yīng)用,通過(guò)系統(tǒng)仿真驗(yàn)證了基于FPGA架構(gòu)的圖像并行處理和檢測(cè)系統(tǒng)具有較高的實(shí)時(shí)處理能力,能夠準(zhǔn)確并穩(wěn)定地檢測(cè)出運(yùn)動(dòng)目標(biāo)的信息。可見(jiàn)FPGA對(duì)提高視頻檢測(cè)及處理的實(shí)時(shí)性是一個(gè)較好的選擇。 本文主要研究的內(nèi)容有: 1.分析研究了視頻圖像檢測(cè)技術(shù),針對(duì)傳統(tǒng)基于PC構(gòu)架和DSP處理器的視頻檢測(cè)系統(tǒng)的弊端,并從可靠性、穩(wěn)定性、實(shí)時(shí)性和開(kāi)發(fā)成本等因素考慮,提出了以FPGA芯片作為中央處理器的嵌入式并行數(shù)據(jù)處理系統(tǒng)的設(shè)計(jì)方案。 2.應(yīng)用模塊化的硬件設(shè)計(jì)方法,構(gòu)建了新一代嵌入式視頻檢測(cè)系統(tǒng)的硬件平臺(tái)。該系統(tǒng)由異步FIFO模塊、圖像空間轉(zhuǎn)換模塊、SRAM幀存控制模塊、圖像預(yù)處理模塊和圖像檢測(cè)模塊等組成,較好地解決了圖像采樣存儲(chǔ)、處理和傳輸?shù)膯?wèn)題,并為以后系統(tǒng)功能的擴(kuò)展奠定了良好的基礎(chǔ)。 3.在深入研究了線性與非線性濾波幾種圖像處理算法,分析比較了各自的優(yōu)缺點(diǎn)的基礎(chǔ)上,本文提出一種適合于FPGA的快速圖像中值濾波算法,并給出該算法的硬件實(shí)現(xiàn)結(jié)構(gòu)圖,應(yīng)用VHDL硬件描述語(yǔ)言編程、實(shí)現(xiàn),仿真結(jié)果表明,快速中值濾波算法的處理速度較傳統(tǒng)算法提高了50%,更有效地降低了系統(tǒng)資源占用率和提高了系統(tǒng)運(yùn)算速度,增強(qiáng)了檢測(cè)系統(tǒng)的實(shí)時(shí)性能。 4.研究了基于視頻的交通車(chē)流量檢測(cè)算法,重點(diǎn)討論背景差分法,圖像二值化以及利用直方圖分析方法確定二值化的閾值,并對(duì)圖像進(jìn)行了直方圖均衡處理,提高圖像檢測(cè)精度。并結(jié)合嵌入式系統(tǒng)處理技術(shù),在FPGA系統(tǒng)上研究設(shè)計(jì)了這些算法的硬件實(shí)現(xiàn)結(jié)構(gòu),用VHDL語(yǔ)言實(shí)現(xiàn),并對(duì)各個(gè)模塊及相應(yīng)算法做出了功能仿真和性能分析。 5.系統(tǒng)仿真與驗(yàn)證是整個(gè)FPGA設(shè)計(jì)流程中最重要的步驟,針對(duì)現(xiàn)有仿真工具用手動(dòng)設(shè)置輸入波形工作量大等弊病,本文提出了一種VHDL測(cè)試基準(zhǔn)(TestBench)方法解決系統(tǒng)輸入源仿真問(wèn)題,用TEXTIO程序包設(shè)計(jì)了MATLAB與FPGA仿真軟件的接口,很好地解決了仿真測(cè)試中因測(cè)試向量龐大而難以手動(dòng)輸入的問(wèn)題。并將系統(tǒng)的仿真結(jié)果數(shù)據(jù)在MATLAB上還原為圖像,方便了系統(tǒng)測(cè)試結(jié)果的分析與調(diào)試。系統(tǒng)測(cè)試的結(jié)果表明,運(yùn)動(dòng)目標(biāo)的檢測(cè)基本符合要求,可以排除行走路人等移動(dòng)物體(除車(chē)輛外)的噪聲干擾,有效地檢測(cè)出正確的目標(biāo)。 本文主要研究了基于FPGA片上系統(tǒng)的圖像處理及檢測(cè)技術(shù),針對(duì)FPGA技術(shù)的特點(diǎn)對(duì)某些算法提出了改進(jìn),并在MATLAB、QuartusⅡ和ModelSim軟件開(kāi)發(fā)平臺(tái)上仿真實(shí)現(xiàn),仿真結(jié)果達(dá)到預(yù)期目標(biāo)。本文的研究對(duì)智能化交通監(jiān)控系統(tǒng)的車(chē)流量檢測(cè)做了有益探索,對(duì)其他場(chǎng)合的圖像高速處理及檢測(cè)也具有一定的參考價(jià)值。

    標(biāo)簽: FPGA 視頻圖像 檢測(cè)技術(shù)

    上傳時(shí)間: 2013-07-13

    上傳用戶:woshiayin

  • 基于FPGA的數(shù)字射頻存儲(chǔ)器設(shè)計(jì)

    數(shù)字射頻存儲(chǔ)器(Digital Radio FreqlJencyr:Memory DRFM)具有對(duì)射頻信號(hào)和微波信號(hào)的存儲(chǔ)、處理及傳輸能力,已成為現(xiàn)代雷達(dá)系統(tǒng)的重要部件。現(xiàn)代雷達(dá)普遍采用了諸如脈沖壓縮、相位編碼等更為復(fù)雜的信號(hào)處理技術(shù),DRFM由于具有處理這些相干波形的能力,被越來(lái)越廣泛地應(yīng)用于電子對(duì)抗領(lǐng)域作為射頻頻率源。目前,國(guó)內(nèi)外對(duì)DRFM技術(shù)的研究還處于起步階段,DRFM部件在采樣率、采樣精度及存儲(chǔ)容量等方面,還不能滿足現(xiàn)代雷達(dá)信號(hào)處理的要求。 本文介紹了DRFM的量化類型、基本組成及其工作原理,在現(xiàn)有的研究基礎(chǔ)上提出了一種便于工程實(shí)現(xiàn)的設(shè)計(jì)方法,給出了基于現(xiàn)場(chǎng)可編程門(mén)陣列(Field Programmable Gate Array FPGA)實(shí)現(xiàn)的幅度量化DRFM設(shè)計(jì)方案。本方案的采樣率為1 GHz、采樣精度12位,具體實(shí)現(xiàn)是采用4個(gè)采樣率為250 MHz的ADC并行交替等效時(shí)間采樣以達(dá)到1 GHz的采樣率。單通道內(nèi)采用數(shù)字正交采樣技術(shù)進(jìn)行相干檢波,用于保存信號(hào)復(fù)包絡(luò)的所有信息。利用FPGA器件實(shí)現(xiàn)DRFM的控制器和多路采樣數(shù)據(jù)緩沖器,采用硬件描述語(yǔ)言(Very High Speed}lardware Description Language VHDL)實(shí)現(xiàn)了DRFM電路的FPGA設(shè)計(jì)和功能仿真、時(shí)序分析。方案中采用了大量的低壓差分信號(hào)(Low Voltage Differential Signaling LVDS)邏輯的芯片,從而大大降低了系統(tǒng)的功耗,提高了系統(tǒng)工作的可靠性。本文最后對(duì)采用的數(shù)字信號(hào)處理算法進(jìn)行了仿真,仿真結(jié)果證明了設(shè)計(jì)方案的可行性。 本文提出的基于FPGA的多通道DRFM系統(tǒng)與基于專用FIFO存儲(chǔ)器的DRFM相比,具有更高的性能指標(biāo)和優(yōu)越性。

    標(biāo)簽: FPGA 數(shù)字射頻 存儲(chǔ)器

    上傳時(shí)間: 2013-06-01

    上傳用戶:lanwei

  • 紅外焦平面陣列非均勻性校正

    文中簡(jiǎn)單闡述了紅外輻射機(jī)理,論述了紅外焦平面陣列技術(shù)的發(fā)展?fàn)顩r。紅外成像系統(tǒng),尤其是紅外焦平面陣列,由于探測(cè)器材料和制造工藝的原因,各像素點(diǎn)之間的靈敏度存在差別,甚至存在一些缺陷點(diǎn),各個(gè)探測(cè)單元特征參數(shù)不完全一致,因而存在著較大的非均勻性,降低了圖像的分辨率,影響了紅外成像系統(tǒng)的有效作用距離。實(shí)時(shí)非均勻性校正是提高和改善紅外圖像質(zhì)量的一項(xiàng)重要技術(shù)。 論文建立了描述其非均勻性的數(shù)學(xué)模型,分析了紅外焦平面陣列非均勻性產(chǎn)生的原因及特點(diǎn),討論了幾種常用的非均勻性校正的方法,指出了其各自的優(yōu)缺點(diǎn)和適應(yīng)場(chǎng)合。 根據(jù)紅外探測(cè)器光譜響應(yīng)的特點(diǎn)和基于參考源的兩點(diǎn)溫度非均勻性校正理論,采用FPGA+DSP實(shí)現(xiàn)紅外成像系統(tǒng)實(shí)時(shí)非均勻性兩點(diǎn)校正,設(shè)計(jì)完成了相應(yīng)的紅外焦平面陣列非均勻性校正硬件電路。對(duì)該系統(tǒng)中各個(gè)模塊的功能及電路實(shí)現(xiàn)進(jìn)行了詳細(xì)的描述,并給出了相應(yīng)的結(jié)構(gòu)框圖。同時(shí)給出了該圖像處理器的部分軟件流程圖。該方法動(dòng)態(tài)范圍大而且處理速度快,適用于紅外成像系統(tǒng)實(shí)時(shí)的圖像處理場(chǎng)合。實(shí)踐表明,該方案取得了較為滿意的結(jié)果。

    標(biāo)簽: 紅外焦平面 陣列 非均勻性校正

    上傳時(shí)間: 2013-04-24

    上傳用戶:shinnsiaolin

  • 基于單片機(jī)的數(shù)控電流源

    基于單片機(jī)的數(shù)控電流源 很好的文章 我是為了積分下東西的 對(duì)不起了

    標(biāo)簽: 單片機(jī) 數(shù)控電流源

    上傳時(shí)間: 2013-07-06

    上傳用戶:xoxoliguozhi

  • 基于FPGA的HDB3編譯碼設(shè)計(jì)

    一般由信源發(fā)出的數(shù)字基帶信號(hào)含有豐富的低頻分量,甚至直流分量,這些信號(hào)往往不宜直接用于傳輸,易產(chǎn)生碼間干擾進(jìn)而直接影響傳輸?shù)目煽啃裕蚨獙?duì)其進(jìn)行編碼以便傳輸。傳統(tǒng)的井下信號(hào)在傳輸過(guò)程中普遍采用曼徹斯特碼的編解碼方式,而該方式的地面解碼電路復(fù)雜。FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)作為一種新興的可編程邏輯器件,具有較高的集成度,能將編解碼電路集成在一片芯片上,而HDB3碼(三階高密度雙極性碼)具有解碼規(guī)則簡(jiǎn)單,無(wú)直流,低頻成份少,可打破長(zhǎng)連0和提取同步方便等優(yōu)點(diǎn)。基于上述情況,本文提出了基于FPGA的}tDB3編譯碼設(shè)計(jì)方案。 該研究的總體設(shè)計(jì)方案包括用MATLAB進(jìn)行HDB3編譯碼算法的驗(yàn)證,基于FPGA的HDB3碼編譯碼設(shè)計(jì)與仿真,結(jié)果分析與比較三大部分。為了保證該設(shè)計(jì)的可靠性,首先是進(jìn)行編譯碼的算法驗(yàn)證;其次通過(guò)在FPGA的集成設(shè)計(jì)環(huán)境QuartusⅡ軟件中完成HDB3碼的編譯、綜合、仿真等步驟,通過(guò)下載電纜下載到特定的FPGA芯片上,用邏輯分析儀進(jìn)行時(shí)序仿真;最后將算法驗(yàn)證結(jié)果與仿真結(jié)果作一對(duì)比,分析該研究的可行性與可靠性。 研究表明,基于FPGA的HDB3編譯碼設(shè)計(jì)具有體積小,譯碼簡(jiǎn)單,編程靈活,集成度高,可靠等優(yōu)點(diǎn)。

    標(biāo)簽: FPGA HDB3 編譯碼

    上傳時(shí)間: 2013-04-24

    上傳用戶:siguazgb

  • 基于TMS320C6713的原理圖,整體方案

    ★★★★基于TMS320C6713的原理圖,整體方案,包括SDRAM,F(xiàn)LASH,音頻接口等等。-TDS6713EVM原理圖

    標(biāo)簽: C6713 320C 6713 TMS

    上傳時(shí)間: 2013-06-23

    上傳用戶:15510133306

主站蜘蛛池模板: 广饶县| 盈江县| 景谷| 吉木乃县| 嘉黎县| 嘉义市| 巩留县| 铁力市| 特克斯县| 江口县| 达州市| 烟台市| 稻城县| 康乐县| 红桥区| 光山县| 泗阳县| 图木舒克市| 林西县| 明水县| 黑龙江省| 阳高县| 盐源县| 蓬溪县| 嘉荫县| 万宁市| 锡林浩特市| 山东| 新兴县| 唐山市| 泊头市| 泗洪县| 共和县| 郧西县| 山阴县| 靖远县| 措美县| 拉萨市| 南华县| 洪雅县| 太康县|