亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

電路拓補(bǔ)

  • 電流型高電壓隔離開關(guān)電源.rar

    本課題為電流型高電壓隔離電源,它是基于交流電流母線的分布式系統(tǒng),能夠整定短路電流,適應(yīng)高電壓工作環(huán)境的隔離電源。本論文介紹了該課題的應(yīng)用場合,簡要介紹了分布式系統(tǒng)的種類及各自優(yōu)勢,以及已有的電流型副邊穩(wěn)壓電路相關(guān)的研究成果,并在此基礎(chǔ)上提出了本課題的研究目標(biāo)。 本篇論文主要針對課題方案的三個(gè)方面進(jìn)行論述,分別闡述如下: 一,母線電流產(chǎn)生系統(tǒng)與電流型副邊開關(guān)電路的匹配問題,包括各部分電路的功能介紹、電流型副邊開關(guān)電路的小信號等效電路的建模、高電壓隔離變壓器及磁元件的選擇; 二,模塊體積小型化有利于高壓部件的設(shè)計(jì)安裝和EMS防護(hù)。為了省去體積較大的輔助電源部分,本課題采用了副邊電路自供電的方式。在低壓自供電方式下,利用比較器、TLA31等器件產(chǎn)生多路同步三角波以及開關(guān)驅(qū)動PWM脈沖。對自供電方式下的三角波振蕩器進(jìn)行比較,并對三角波振蕩器電路模塊進(jìn)行了建模以及系統(tǒng)反饋補(bǔ)償; 三,在本方案中實(shí)現(xiàn)了電流源拓?fù)涞耐秸骷夹g(shù),利用PMOS管替代續(xù)流二極管,減小了電路的損耗、散熱器的使用以及模塊的體積。 本篇論文對本課題設(shè)計(jì)的核心部分進(jìn)行了比較詳細(xì)的介紹和分析,具體的參數(shù)計(jì)算方法也一一列出。最終,論文以研究目標(biāo)為方向,通過一系列的改進(jìn)措施,基本實(shí)現(xiàn)了課題要求。

    標(biāo)簽: 電流型 高電壓 隔離開關(guān)

    上傳時(shí)間: 2013-06-24

    上傳用戶:wmwai1314

  • PCB故障診斷路內(nèi)測試系統(tǒng)的研究.rar

    電子功能模件是機(jī)電產(chǎn)品的基本組成部分,其水平高低直接決定整個(gè)機(jī)電產(chǎn)品的工作質(zhì)量。當(dāng)前PCB自動測試系統(tǒng)大多為歐美產(chǎn)品,價(jià)格相當(dāng)昂貴,遠(yuǎn)遠(yuǎn)超出我國中小電子企業(yè)的承受能力。為了提高我國中小企業(yè)電子設(shè)備的競爭力,本課題研發(fā)了適合于我國中小企業(yè)、價(jià)格低廉、使用方便的PCB路內(nèi)測試系統(tǒng)。 本文首先詳細(xì)介紹了PCB各種檢測技術(shù)的原理和特點(diǎn),然后根據(jù)本課題面向的用戶群和他們對PCB測試的需求,組建PCB內(nèi)測試系統(tǒng)。本系統(tǒng)基于虛擬儀器設(shè)計(jì)思想,以PCB上模擬電子器件、組合邏輯電路及由其構(gòu)成的功能模塊等為被測對象,包括路內(nèi)測試儀、邏輯分析單元、信號發(fā)生器、高速數(shù)據(jù)采集器、多路通道掃描器及針床。其中:路內(nèi)測試儀對不同被測對象選擇不同測試方法,采用電位隔離法實(shí)現(xiàn)了被測對象與PCB上其他元器件的隔離,并采用自適應(yīng)測試方法提高測試結(jié)果的準(zhǔn)確度。邏輯分析單元主要采用反向驅(qū)動技術(shù)測試常見的組合邏輯電路。信號發(fā)生器能同時(shí)產(chǎn)生兩路正弦波、方波、斜波、三角波等常用波形。數(shù)據(jù)采集器能同時(shí)采集四路信號,以USB接口與主機(jī)通訊。多路通道掃描器采用小型繼電器陣列來實(shí)現(xiàn),可擴(kuò)展性好。針床采用新型夾具,既保證接觸性能,又不至破壞觸點(diǎn)。 實(shí)踐表明,本系統(tǒng)能對常用電子功能模件進(jìn)行自動測試,基本達(dá)到了預(yù)期目標(biāo)。

    標(biāo)簽: PCB 故障診斷 測試系統(tǒng)

    上傳時(shí)間: 2013-06-06

    上傳用戶:klds

  • 基于FPGA的多路數(shù)字視頻光纖傳輸系統(tǒng)的研究與設(shè)計(jì).rar

    隨著通信技術(shù)的發(fā)展,視頻傳輸系統(tǒng)因具有方便、實(shí)時(shí)、準(zhǔn)確等特點(diǎn)已成為現(xiàn)代工業(yè)管理、安全防范、城市交通中必不可少的重要部分。而光纖傳輸以大容量、保密性能好、抗干擾能力強(qiáng)、傳輸距離等優(yōu)點(diǎn)越來越受人們的關(guān)注。本論文以FPGA為核心芯片,結(jié)合數(shù)字化技術(shù)和時(shí)分復(fù)用技術(shù),提出了一種無壓縮多路數(shù)字視頻光纖傳輸系統(tǒng)設(shè)計(jì)方案,并詳細(xì)分析方案的設(shè)計(jì)過程。 系統(tǒng)分A/D轉(zhuǎn)換、D/A轉(zhuǎn)換和FPGA數(shù)據(jù)處理三大模塊化進(jìn)行設(shè)計(jì),F(xiàn)PGA數(shù)據(jù)處理模塊實(shí)現(xiàn)了程序的配置下載、IO口的控制功能、各時(shí)鐘分頻、鎖相功能和多路數(shù)字信號的復(fù)接解復(fù)接仿真,同時(shí)完成了視頻信號的A/D轉(zhuǎn)換和數(shù)字視頻信號的D/A轉(zhuǎn)換功能,最終實(shí)現(xiàn)了八路視頻信號在一根光纖上實(shí)時(shí)傳輸?shù)墓δ堋=邮找曨l圖像輪廓清晰、沒有不規(guī)則的閃爍、沒有波浪狀等條紋或橫條出現(xiàn),基本滿足視頻監(jiān)控系統(tǒng)的圖像質(zhì)量指標(biāo)要求。各路視頻信號的輸入輸出電接口、阻抗和收發(fā)光接口均符合國家標(biāo)準(zhǔn),系統(tǒng)具高集成度、靈活性等特點(diǎn),能廣泛應(yīng)用于各場合的視頻監(jiān)控系統(tǒng)和安全防范系統(tǒng)中。 關(guān)鍵詞:FPGA,光纖傳輸,視頻信號

    標(biāo)簽: FPGA 多路 光纖傳輸系統(tǒng)

    上傳時(shí)間: 2013-06-05

    上傳用戶:zxh1986123

  • 基于FPGA與AD9857的四路DVBC調(diào)制器的設(shè)計(jì).rar

    隨著數(shù)字時(shí)代的到來,信息化程度的不斷提高,人們相互之間的信息和數(shù)據(jù)交換日益增加。正交幅度調(diào)制器(QAM Modulator)作為一種高頻譜利用率的數(shù)字調(diào)制方式,在數(shù)字電視廣播、固定寬帶無線接入、衛(wèi)星通信、數(shù)字微波傳輸?shù)葘拵ㄐ蓬I(lǐng)域得到了廣泛應(yīng)用。 近年來,集成電路和數(shù)字通信技術(shù)飛速發(fā)展,F(xiàn)PGA作為集成度高、使用方便、代碼可移植性等優(yōu)點(diǎn)的通用邏輯開發(fā)芯片,在電子設(shè)計(jì)行業(yè)深受歡迎,市場占有率不斷攀升。本文研究基于FPGA與AD9857實(shí)現(xiàn)四路QAM調(diào)制的全過程。FPGA實(shí)現(xiàn)信源處理、信道編碼輸出四路基帶I/Q信號,AD9857實(shí)現(xiàn)對四路I/Q信號的調(diào)制,輸出中頻信號。本文具體內(nèi)容總結(jié)如下: 1.介紹國內(nèi)數(shù)字電視發(fā)展?fàn)顩r、國內(nèi)國際的數(shù)字電視標(biāo)準(zhǔn),并詳細(xì)介紹國內(nèi)有線電視的系統(tǒng)組成及QAM調(diào)制器的發(fā)展過程。 2.研究了QAM調(diào)制原理,其中包括信源編碼、TS流標(biāo)準(zhǔn)格式轉(zhuǎn)換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過程,包括能量擴(kuò)散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設(shè)計(jì),其中包括詳細(xì)研究了FPGA與AD9857的電路設(shè)計(jì)、在allegro下的PCB設(shè)計(jì)及光繪文件的制作,并做成成品。 4.簡單介紹了FPGA的開發(fā)流程。 5.深入研究了基于FPAG代碼開發(fā),其中主要包括I2C接口實(shí)現(xiàn),ASI到SPI的轉(zhuǎn)換,信道編碼中的TS流包處理、能量擴(kuò)散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼的實(shí)現(xiàn)及AD9857的FPGA控制使其實(shí)現(xiàn)四路QAM的調(diào)制。 6.介紹代碼測試、電路測試及系統(tǒng)指標(biāo)測試。 最終系統(tǒng)指標(biāo)測試表明基于FPGA與AD9857的四路DVB-C調(diào)制器基本達(dá)到了國標(biāo)的要求。

    標(biāo)簽: FPGA 9857 DVBC

    上傳時(shí)間: 2013-04-24

    上傳用戶:sn2080395

  • 基于FPGA的多路脈沖時(shí)序控制電路設(shè)計(jì)與實(shí)現(xiàn).rar

    在團(tuán)簇與激光相互作用的研究中和在團(tuán)簇與加速器離子束的碰撞研究中,需要對加速器束流或者激光束進(jìn)行脈沖化與時(shí)序同步,同時(shí)用于測量作用產(chǎn)物的探測系統(tǒng)如飛行時(shí)間譜儀(TOF)等要求各加速電場的控制具有一定的時(shí)序匹配。在整個(gè)實(shí)驗(yàn)中,需要用到符合要求的多路脈沖時(shí)序信號控制器,而且要求各脈沖序列的周期、占空比、重復(fù)頻率等方便可調(diào)。為此,本論文基于FPGA設(shè)計(jì)完成了一款多路脈沖時(shí)序控制電路。 本文基于Altera公司的Cyclone系列FPGA芯片EPlC3T100C8,設(shè)計(jì)出了一款可以同時(shí)輸出8路脈沖序列、各脈沖序列之間具有可調(diào)高精度延遲、可調(diào)脈沖寬度及占空比等。論文討論了FPGA芯片結(jié)構(gòu)及開發(fā)流程,著重討論了較高頻率脈沖電路的可編程實(shí)現(xiàn)方法,以及如何利用VHDL語言實(shí)現(xiàn)硬件電路軟件化設(shè)計(jì)的技巧與方法,給出了整個(gè)系統(tǒng)設(shè)計(jì)的原理與實(shí)現(xiàn)。討論了高精密電源的PWM技術(shù)原理及實(shí)現(xiàn),并由此設(shè)計(jì)了FPGA所需電源系統(tǒng)。給出了配置電路設(shè)計(jì)、數(shù)據(jù)通信及接口電路的實(shí)現(xiàn)。開發(fā)了上層控制軟件來控制各路脈沖時(shí)序及屬性。 該電路工作頻率200MHz,輸出脈沖最小寬度可達(dá)到10ns,最大寬度可達(dá)到us甚至ms量級。可以同時(shí)提供l路同步脈沖和7路脈沖,并且7路脈沖相對于同步脈沖的延遲時(shí)間可調(diào),調(diào)節(jié)步長為5ns。

    標(biāo)簽: FPGA 多路 脈沖

    上傳時(shí)間: 2013-06-15

    上傳用戶:ZJX5201314

  • 采用FPGA實(shí)現(xiàn)基于ATCA架構(gòu)的2.5Gbps串行背板接口

    當(dāng)前,在系統(tǒng)級互連設(shè)計(jì)中高速串行I/O技術(shù)迅速取代傳統(tǒng)的并行I/O技術(shù)正成為業(yè)界趨勢。人們已經(jīng)意識到串行I/O“潮流”是不可避免的,因?yàn)樵诟哂?Gbps的速度下,并行I/O方案已經(jīng)達(dá)到了物理極限,不能再提供可靠和經(jīng)濟(jì)的信號同步方法。基于串行I/O的設(shè)計(jì)帶來許多傳統(tǒng)并行方法所無法提供的優(yōu)點(diǎn),包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數(shù)、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術(shù)正被越來越廣泛地應(yīng)用于各種系統(tǒng)設(shè)計(jì)中,包括PC、消費(fèi)電子、海量存儲、服務(wù)器、通信網(wǎng)絡(luò)、工業(yè)計(jì)算和控制、測試設(shè)備等。迄今業(yè)界已經(jīng)發(fā)展出了多種串行系統(tǒng)接口標(biāo)準(zhǔn),如PCI Express、串行RapidIO、InfiniBand、千兆以太網(wǎng)、10G以太網(wǎng)XAUI、串行ATA等等。 Aurora協(xié)議是為私有上層協(xié)議或標(biāo)準(zhǔn)上層協(xié)議提供透明接口的串行互連協(xié)議,它允許任何數(shù)據(jù)分組通過Aurora協(xié)議封裝并在芯片間、電路板間甚至機(jī)箱間傳輸。Aurora鏈路層協(xié)議在物理層采用千兆位串行技術(shù),每物理通道的傳輸波特率可從622Mbps擴(kuò)展到3.125Gbps。Aurora還可將1至16個(gè)物理通道綁定在一起形成一個(gè)虛擬鏈路。16個(gè)通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數(shù)據(jù)傳輸速率。Aurora可優(yōu)化支持范圍廣泛的應(yīng)用,如太位級路由器和交換機(jī)、遠(yuǎn)程接入交換機(jī)、HDTV廣播系統(tǒng)、分布式服務(wù)器和存儲子系統(tǒng)等需要極高數(shù)據(jù)傳輸速率的應(yīng)用。 傳統(tǒng)的標(biāo)準(zhǔn)背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統(tǒng)的并行總線背板。現(xiàn)在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過10Gbps。AdvancedTCA(先進(jìn)電信計(jì)算架構(gòu))正是在這種背景下作為新一代的標(biāo)準(zhǔn)背板平臺被提出并得到快速的發(fā)展。它由PCI工業(yè)計(jì)算機(jī)制造商協(xié)會(PICMG)開發(fā),其主要目的是定義一種開放的通信和計(jì)算架構(gòu),使它們能被方便而迅速地集成,滿足高性能系統(tǒng)業(yè)務(wù)的要求。ATCA作為標(biāo)準(zhǔn)串行總線結(jié)構(gòu),支持高速互聯(lián)、不同背板拓?fù)洹⒏咝盘柮芏取?biāo)準(zhǔn)機(jī)械與電氣特性、足夠步線長度等特性,滿足當(dāng)前和未來高系統(tǒng)帶寬的要求。 采用FPGA設(shè)計(jì)高速串行接口將為設(shè)計(jì)帶來巨大的靈活性和可擴(kuò)展能力。Xilinx Virtex-IIPro系列FPGA芯片內(nèi)置了最多24個(gè)RocketIO收發(fā)器,提供從622Mbps到3.125Gbps的數(shù)據(jù)速率并支持所有新興的高速串行I/O接口標(biāo)準(zhǔn)。結(jié)合其強(qiáng)大的邏輯處理能力、豐富的IP核心支持和內(nèi)置PowerPC處理器,為企業(yè)從并行連接向串行連接的過渡提供了一個(gè)理想的連接平臺。 本文論述了采用Xilinx Virtex-IIPro FPGA設(shè)計(jì)傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規(guī)范。本文對串行高速通道技術(shù)的發(fā)展背景、現(xiàn)狀及應(yīng)用進(jìn)行了簡要的介紹和分析,詳細(xì)分析了所涉及到的主要技術(shù)包括線路編解碼、控制字符、逗點(diǎn)檢測、擾碼、時(shí)鐘校正、通道綁定、預(yù)加重等。同時(shí)對AdvancedTCA規(guī)范以及Aurora鏈路層協(xié)議進(jìn)行了分析, 并在此基礎(chǔ)上給出了FPGA的設(shè)計(jì)方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設(shè)計(jì)工具,可在標(biāo)準(zhǔn)ATCA機(jī)框內(nèi)完成單通道速率為2.5Gbps的全網(wǎng)格互聯(lián)。

    標(biāo)簽: FPGA ATCA Gbps 2.5

    上傳時(shí)間: 2013-05-29

    上傳用戶:frank1234

  • 耦合、隔直和旁路電容的選擇

    耦合、隔直和旁路電容的選擇。。對電源方面會有一定的幫助。。

    標(biāo)簽: 耦合 旁路電容

    上傳時(shí)間: 2013-06-03

    上傳用戶:cc111

  • (臺達(dá))開關(guān)電源基本原理與設(shè)計(jì)介紹

    (臺達(dá))開關(guān)電源基本原理與設(shè)計(jì)介紹,比較實(shí)用

    標(biāo)簽: 開關(guān)電源

    上傳時(shí)間: 2013-06-15

    上傳用戶:ybysp008

  • 基于ARM的高級數(shù)據(jù)鏈路控制規(guī)程研究

    高級數(shù)據(jù)鏈路控制規(guī)程,是由ISO開發(fā),面向比特的數(shù)據(jù)鏈路層協(xié)議,具有差錯(cuò)檢測功能強(qiáng)大、高效和同步傳輸?shù)牡忍攸c(diǎn),是通信領(lǐng)域中應(yīng)用最廣泛的協(xié)議之一。隨著大規(guī)模電路的集成度和工藝水平不斷提高,ARM處理器上的高級數(shù)據(jù)鏈路控制器外設(shè),幾乎涵蓋了HDLC規(guī)程常用的大部分子集。利用ARM芯片對HDLC通信過程進(jìn)行控制,將具有成本低廉、靈活性好、便于擴(kuò)展為操作系統(tǒng)下的應(yīng)用程序等優(yōu)點(diǎn)。本文在這一背景下,提出了在ARM下實(shí)現(xiàn)鏈路層傳輸?shù)姆桨福诜桨钢袑?shí)現(xiàn)了基于HDLC協(xié)議子集的簡單協(xié)議。 本文以嵌入式的高速發(fā)展為背景,對基于ARM核微處理器的鏈路層通信規(guī)程進(jìn)行研究,闡述了HDLC幀的結(jié)構(gòu)、特點(diǎn)和工作原理,提出了在ARM芯片上實(shí)現(xiàn)HDLC規(guī)程的兩種方法,同時(shí)給出其設(shè)計(jì)方案、關(guān)鍵代碼和調(diào)試方法。其中,重點(diǎn)對無操作系統(tǒng)時(shí)中斷模式下,以及基于操作系統(tǒng)時(shí)ARM芯片上實(shí)現(xiàn)HDLC規(guī)程的方法進(jìn)行了探討設(shè)計(jì)。

    標(biāo)簽: ARM 高級數(shù)據(jù)鏈路控制規(guī)程

    上傳時(shí)間: 2013-08-04

    上傳用戶:時(shí)代將軍

  • 基于ARM的多路串行和以太網(wǎng)通信技術(shù)的研究與應(yīng)用

    近年來,隨著控制系統(tǒng)規(guī)模的擴(kuò)大和總線技術(shù)的發(fā)展,對數(shù)據(jù)采集和傳輸技術(shù)提出了更高的要求。目前,很多設(shè)備需要實(shí)現(xiàn)從單串口通信到多路串口通信的技術(shù)改進(jìn)。同時(shí),隨著以太網(wǎng)技術(shù)的發(fā)展和普及,這些設(shè)備的串行數(shù)據(jù)需要通過網(wǎng)絡(luò)進(jìn)行傳輸,因而有必要尋求一種解決方案,以實(shí)現(xiàn)技術(shù)上的革新。 本文分別對串行通信和基于TCP/IP協(xié)議的以太網(wǎng)通信進(jìn)行研究和分析,在此基礎(chǔ)上,設(shè)計(jì)一個(gè)嵌入式系統(tǒng)一基于APM處理器的多路串行通信與以太網(wǎng)通信系統(tǒng),來實(shí)現(xiàn)F8-DCS系統(tǒng)中多路串口數(shù)據(jù)采集和以太網(wǎng)之間的數(shù)據(jù)傳輸。主要作了如下工作:首先,分析了當(dāng)前串行通信的應(yīng)用現(xiàn)狀和以太網(wǎng)技術(shù)的發(fā)展動態(tài),通過比較傳統(tǒng)的多路串口通信系統(tǒng)的優(yōu)缺點(diǎn),設(shè)計(jì)出了一種采用CPID技術(shù)和CAN總線技術(shù)相結(jié)合的新型技術(shù),并結(jié)合F8-DCS系統(tǒng)數(shù)據(jù)量大和實(shí)時(shí)性高的特點(diǎn),對串行通訊幀同步的方法進(jìn)行了詳細(xì)的研究。然后,根據(jù)課題的實(shí)際需求,對系統(tǒng)進(jìn)行總體設(shè)計(jì)和功能模塊劃分,并詳細(xì)介紹了基于ARM7處理器的多路串口通信接口、以太網(wǎng)通信接口以及二者之間的數(shù)據(jù)傳輸接口的電路設(shè)計(jì)。在軟件設(shè)計(jì)上,對系統(tǒng)的啟動代碼、串行通信協(xié)議、串口驅(qū)動以及多串口與網(wǎng)口間雙向數(shù)據(jù)傳輸?shù)冗M(jìn)行了詳細(xì)的論述。最后,將上述技術(shù)應(yīng)用于某大型火電廠主機(jī)F8-DCS系統(tǒng)I/O通訊網(wǎng)絡(luò)的測試與分析,達(dá)到了設(shè)計(jì)要求。

    標(biāo)簽: ARM 多路 串行 以太網(wǎng)

    上傳時(shí)間: 2013-07-31

    上傳用戶:aeiouetla

主站蜘蛛池模板: 泾源县| 五河县| 凤山县| 惠州市| 凤山县| 来宾市| 定州市| 潞西市| 东乡族自治县| 乌拉特前旗| 阿尔山市| 靖西县| 河池市| 香格里拉县| 尉犁县| 光泽县| 长子县| 武乡县| 加查县| 怀柔区| 斗六市| 白玉县| 新宁县| 许昌市| 武穴市| 田阳县| 五指山市| 株洲市| 长沙市| 镇沅| 东台市| 唐河县| 新营市| 玉溪市| 金平| 慈利县| 习水县| 苗栗县| 萨迦县| 靖安县| 堆龙德庆县|