亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

面試

  • 動態(tài)光譜數(shù)據(jù)采集與預(yù)處理

    人體血液成份的無創(chuàng)檢測是生物醫(yī)學(xué)領(lǐng)域尚未攻克的前沿課題之一,動態(tài)光譜法在理論上克服了其它檢測方法難以逾越的障礙——個體差異和測量條件對檢測結(jié)果的影響。實現(xiàn)動態(tài)光譜檢測,其關(guān)鍵在于采集多波長的光電容積脈搏波信號,并對其進行處理。針對動態(tài)光譜檢測中信號微弱、信噪比低、處理數(shù)據(jù)量大的特點,本文設(shè)計了基于FPGA和面陣CCD攝像頭的動態(tài)光譜數(shù)據(jù)采集與預(yù)處理系統(tǒng),提高檢測精度,采集出滿足動態(tài)光譜信號提取要求的光電脈搏波;并對動態(tài)光譜頻域提取法的核心算法FFT的FPGA實現(xiàn)進行研究。 課題提出用高靈敏度的面陣CCD攝像頭替代常規(guī)光柵光譜儀中的光電接收器,實現(xiàn)對多波長的光電容積脈搏波的檢測。結(jié)合面陣CCD的二維圖像特點,采用信號累加法去除噪聲,提高信號的信噪比。 創(chuàng)新性的提出一種不同于以往的信號累加方法——將處于同一行的視頻信號在采樣過程中直接累加,然后再進行傳輸和存儲。不同于幀累加和異行累加,這種同行累加方式不但大大的提高了信號的信噪比,同時減小了數(shù)據(jù)的傳輸速度和傳輸量,降低了對存儲器容量的要求,改善了動態(tài)光譜信號檢測系統(tǒng)的性能。 針對面陣CCD攝像頭輸出的復(fù)合視頻信號的特點,設(shè)計視頻信號解調(diào)電路,得到高速、高精度的數(shù)字視頻信號和準(zhǔn)確的視頻同步信號,用于后續(xù)的視頻信號采集與處理。 根據(jù)動態(tài)光譜信號檢測和視頻信號采集的要求,選擇可編程邏輯器件FPGA作為硬件平臺,設(shè)計并實現(xiàn)了基于FPGA和面陣CCD攝像頭的光電脈搏波采集與預(yù)處理系統(tǒng)。該系統(tǒng)實現(xiàn)了視頻信號的精確定位,通過光譜信號的高速同行累加,實現(xiàn)了光電脈搏波信號的高精度檢測。系統(tǒng)采用基于FPGA的Nios II嵌入式處理器系統(tǒng),通過對其應(yīng)用程序的開發(fā),可靠的實現(xiàn)了數(shù)據(jù)的采集、傳輸和存儲,提高了系統(tǒng)的集成度,降低了開發(fā)成本。 為實現(xiàn)動態(tài)光譜信號的頻域提取,研究了基于FPGA的FFT實現(xiàn)方案,對各關(guān)鍵模塊進行設(shè)計,為動態(tài)光譜信號的進一步處理打下良好的基礎(chǔ)。 最后,通過實驗證明了系統(tǒng)數(shù)據(jù)采集的正確性和信號預(yù)處理的可行性,得到了符合動態(tài)光譜信號提取要求的脈搏波信號。

    標(biāo)簽: 動態(tài) 光譜數(shù)據(jù)采集 預(yù)處理

    上傳時間: 2013-04-24

    上傳用戶:cknck

  • 真實感圖形繪制中明暗效果的FPGA實現(xiàn)

    計算機圖形學(xué)中真實感成像包括兩部分內(nèi)容:物體的精確圖形表示;場景中光照效果的適當(dāng)?shù)拿枋觥9庹招Чü獾姆瓷洹⑼该餍浴⒈砻婕y理和陰影。對物體進行投影,然后再可見面上產(chǎn)生自然光照效果,可以實現(xiàn)場景的真實感顯示。光照明模型主要用于物體表面某點處的光強度計算。面繪制算法是通過光照模型中的光強度計算,以確定場景中物體表面的所有投影像素點的光強度。Phong明暗處理算法是生成真實感3D圖像最佳算法之一。但是由于其大量的像素級運算和硬件難度而在實現(xiàn)實時真實感圖形繪制中被Gotuaud明暗處理算法所取代。VLSI技術(shù)的發(fā)展以及對于高真實感實時圖形的需求使得Phong明暗處理算法的實現(xiàn)成為可能。利用泰勒級數(shù)近似的Fast Phong明暗處理算法適合硬件實現(xiàn)。此算法需要存儲大量數(shù)據(jù)的ROM。這增加了實現(xiàn)的難度。 本文完成了以下工作: 1、本文簡述了實時真實感圖形繪制管線,詳細敘述了所用到的光照明模型和明暗處理方法,并對幾種明暗處理方法的效果作了比較,實驗結(jié)果表明Fast Phong明暗處理算法適用于實時真實感圖形繪制。 2、在熟悉Xilinx公司FPGA芯片結(jié)構(gòu)及其開發(fā)流程的基礎(chǔ)上,結(jié)合Xilinx公司提供的FPGA開發(fā)工具ISE 7.1i,仿真工具為ISE simulator,綜合工具為XST;完成了Fast Phong明暗處理模塊的FPGA設(shè)計與實現(xiàn)。綜合得到的電路的最高頻率為54.058MHz。本文的Fast Phong明暗處理硬件模塊適用于實時真實感圖形繪制。 3、本文通過誤差分析,提出了優(yōu)化的查找表結(jié)構(gòu)。通過在FPGA上對本文所提結(jié)構(gòu)進行驗證。結(jié)果表明,本方案在提高速度、精度的同時將ROM的數(shù)據(jù)量從64K*8bit減少至13K*8bit。

    標(biāo)簽: FPGA 圖形 繪制

    上傳時間: 2013-06-21

    上傳用戶:ghostparker

  • QFN SMT工藝設(shè)計指導(dǎo)

    QFN SMT工藝設(shè)計指導(dǎo).pdf 一、基本介紹 QFN(Quad Flat No Lead)是一種相對比較新的IC封裝形式,但由于其獨特的優(yōu)勢,其應(yīng)用得到了快速的增長。QFN是一種無引腳封裝,它有利于降低引腳間的自感應(yīng)系數(shù),在高頻領(lǐng)域的應(yīng)用優(yōu)勢明顯。QFN外觀呈正方形或矩形,大小接近于CSP,所以很薄很輕。元件底部具有與底面水平的焊端,在中央有一個大面積裸露焊端用來導(dǎo)熱,圍繞大焊端的外圍四周有實現(xiàn)電氣連接的I/O焊端,I/O焊端有兩種類型:一種只裸露出元件底部的一面,其它部分被封裝在元件內(nèi);另一種焊端有裸露在元件側(cè)面的部分。 QFN采用周邊引腳方式使PCB布線更靈活,中央裸露的銅焊端提供了良好的導(dǎo)熱性能和電性能。這些特點使QFN在某些對體積、重量、熱性能、電性能要求高的電子產(chǎn)品中得到了重用。 由于QFN是一種較新的IC封裝形式,IPC-SM-782等PCB設(shè)計指南上都未包含相關(guān)內(nèi)容,本文可以幫助指導(dǎo)用戶進行QFN的焊盤設(shè)計和生產(chǎn)工藝設(shè)計。但需要說明的是本文只是提供一些基本知識供參考,用戶需要在實際生產(chǎn)中不斷積累經(jīng)驗,優(yōu)化焊盤設(shè)計和生產(chǎn)工藝設(shè)計方案,以取得令人滿意的焊接效果

    標(biāo)簽: QFN SMT 工藝 設(shè)計指導(dǎo)

    上傳時間: 2013-04-24

    上傳用戶:吳之波123

  • 三維點云處理程序

    利用OpenGL、VC++編寫的C++,三維點云處理程序,對于學(xué)習(xí)圖形學(xué)、C++、OpenGL、文件讀寫很有幫助,是一個三維軟件公司編寫代碼一部分,尤其是OpenGL庫文件相當(dāng)管用。 有兩個數(shù)據(jù)文件 鼠標(biāo)默認操作:具體還在頭文件中 中鍵拖動 旋轉(zhuǎn) 中鍵+Ctrl 平移 中鍵+Shift 面旋 滾輪滾動 縮放 中鍵+Ctrl + Shift 局部放大

    標(biāo)簽: 處理程序

    上傳時間: 2013-06-03

    上傳用戶:木末花開

  • 電氣工程師面試題

    想應(yīng)聘電氣工程師的tx們面試或許能用上哦

    標(biāo)簽: 電氣工程師 面試題

    上傳時間: 2013-06-12

    上傳用戶:tgeyangjh

  • protel99se簡明教程

    Protel 99 采用全新的管理方式,即數(shù)據(jù)庫的管理方式。Protel 99 是在桌 面環(huán)境下第一個以獨特的設(shè)計管理和團隊合作技術(shù)為核心的全方位的印制板設(shè) 計系統(tǒng)。所有Protel 99 設(shè)計文件都被存儲在唯一的綜合設(shè)計數(shù)據(jù)庫中,并顯示 在唯一的綜合設(shè)計編輯窗口。Protel 99 軟件沿襲了Protel 以前版本方便易學(xué)的 特點,內(nèi)部界面與Protel 98 大體相同,新增加了一些功能模塊。Protel 公司引 進了德國INCASES 公司的先進技術(shù),在Protel99 中集成了信號完整性工具,精 確的模型和板分析,幫助你在設(shè)計周期里利用信號完整性分析可獲得一次性成 功和消除盲目性。Protel99 容易使用的特性就是新的“這是什么”幫助。按下 任何對話框右上角的小問號,然后選擇你所要的信息。現(xiàn)在可以很快地看到特 性的功能,然后用到設(shè)計中,按下狀態(tài)欄末端的按鈕,使用自然語言幫助顧問。

    標(biāo)簽: protel 99 se 簡明教程

    上傳時間: 2013-04-24

    上傳用戶:zhang469965156

  • 微軟等數(shù)據(jù)結(jié)構(gòu)+算法面試100題

    微軟等數(shù)據(jù)結(jié)構(gòu)算法面試100題全部答案集錦 找工作的朋友們,可以下載來看看,全部都是經(jīng)典面試題。

    標(biāo)簽: 100 微軟 數(shù)據(jù)結(jié)構(gòu) 算法

    上傳時間: 2013-04-24

    上傳用戶:songnanhua

  • Protel使用中的一些問題和解答

    Q01、如何使一條走線至兩個不同位置零件的距離相同?  您可先在Design/Rule/High Speed/Matched Net Lengths的規(guī)則中來新增規(guī)則設(shè)定,最 后再用Tools/EqualizeNet Lengths 來等長化即可。   Q02、在SCHLIB中造一零件其PIN的屬性,如何決定是Passive, Input, I/O, Hi- Z,Power,…..?在HELP中能找到說明嗎?市面有關(guān) SIM?PLD?的書嗎?或貴公司有講義?  你可在零件庫自制零件時點選零件Pin腳,并在Electrical Type里,可以自行設(shè)定PIN的 屬性,您可參考臺科大的Protel sch 99se 里 面有介紹關(guān)于SIM的內(nèi)容。   Q03、請問各位業(yè)界前輩,如何能順利讀取pcad8.6版的線路圖,煩請告知  Protel 99SE只能讀取P-CAD 2000的ASCII檔案格式,所以你必須先將P-CAD8.6版的格式 轉(zhuǎn)為P-CAD 2000的檔案格式,才能讓Protel讀取。

    標(biāo)簽: Protel

    上傳時間: 2013-11-22

    上傳用戶:daxigua

  • Allegro SPB V15.2 版新增功能

    15.2 已經(jīng)加入了有關(guān)貫孔及銲點的Z軸延遲計算功能. 先開啟 Setup - Constraints - Electrical constraint sets  下的 DRC 選項.  點選 Electrical Constraints dialog box 下 Options 頁面 勾選 Z-Axis delay欄. 

    標(biāo)簽: Allegro 15.2 SPB

    上傳時間: 2013-10-08

    上傳用戶:王慶才

  • 硬件工程師筆試及面試題

    囊括了模擬電子技術(shù)、數(shù)字電子技術(shù)、單片機原理、MCU、DSP等專業(yè)知識,同時搜集了各大名企的面試真題。

    標(biāo)簽: 硬件工程師 筆試 面試題

    上傳時間: 2013-12-18

    上傳用戶:劉江林1420

主站蜘蛛池模板: 孟村| 玉田县| 长丰县| 荆门市| 彭州市| 威海市| 蛟河市| 龙陵县| 凌云县| 景东| 健康| 广饶县| 鸡东县| 松原市| 陇南市| 娱乐| 西丰县| 静乐县| 小金县| 资源县| 静海县| 榕江县| 扎鲁特旗| 佳木斯市| 天峻县| 云和县| 隆子县| 东宁县| 五寨县| 岱山县| 贺州市| 潼关县| 林芝县| 文山县| 临夏市| 灵川县| 葵青区| 清涧县| 晋城| 墨江| 尤溪县|