人體血液成份的無(wú)創(chuàng)檢測(cè)是生物醫(yī)學(xué)領(lǐng)域尚未攻克的前沿課題之一,動(dòng)態(tài)光譜法在理論上克服了其它檢測(cè)方法難以逾越的障礙——個(gè)體差異和測(cè)量條件對(duì)檢測(cè)結(jié)果的影響。實(shí)現(xiàn)動(dòng)態(tài)光譜檢測(cè),其關(guān)鍵在于采集多波長(zhǎng)的光電容積脈搏波信號(hào),并對(duì)其進(jìn)行處理。針對(duì)動(dòng)態(tài)光譜檢測(cè)中信號(hào)微弱、信噪比低、處理數(shù)據(jù)量大的特點(diǎn),本文設(shè)計(jì)了基于FPGA和面陣CCD攝像頭的動(dòng)態(tài)光譜數(shù)據(jù)采集與預(yù)處理系統(tǒng),提高檢測(cè)精度,采集出滿足動(dòng)態(tài)光譜信號(hào)提取要求的光電脈搏波;并對(duì)動(dòng)態(tài)光譜頻域提取法的核心算法FFT的FPGA實(shí)現(xiàn)進(jìn)行研究。 課題提出用高靈敏度的面陣CCD攝像頭替代常規(guī)光柵光譜儀中的光電接收器,實(shí)現(xiàn)對(duì)多波長(zhǎng)的光電容積脈搏波的檢測(cè)。結(jié)合面陣CCD的二維圖像特點(diǎn),采用信號(hào)累加法去除噪聲,提高信號(hào)的信噪比。 創(chuàng)新性的提出一種不同于以往的信號(hào)累加方法——將處于同一行的視頻信號(hào)在采樣過(guò)程中直接累加,然后再進(jìn)行傳輸和存儲(chǔ)。不同于幀累加和異行累加,這種同行累加方式不但大大的提高了信號(hào)的信噪比,同時(shí)減小了數(shù)據(jù)的傳輸速度和傳輸量,降低了對(duì)存儲(chǔ)器容量的要求,改善了動(dòng)態(tài)光譜信號(hào)檢測(cè)系統(tǒng)的性能。 針對(duì)面陣CCD攝像頭輸出的復(fù)合視頻信號(hào)的特點(diǎn),設(shè)計(jì)視頻信號(hào)解調(diào)電路,得到高速、高精度的數(shù)字視頻信號(hào)和準(zhǔn)確的視頻同步信號(hào),用于后續(xù)的視頻信號(hào)采集與處理。 根據(jù)動(dòng)態(tài)光譜信號(hào)檢測(cè)和視頻信號(hào)采集的要求,選擇可編程邏輯器件FPGA作為硬件平臺(tái),設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA和面陣CCD攝像頭的光電脈搏波采集與預(yù)處理系統(tǒng)。該系統(tǒng)實(shí)現(xiàn)了視頻信號(hào)的精確定位,通過(guò)光譜信號(hào)的高速同行累加,實(shí)現(xiàn)了光電脈搏波信號(hào)的高精度檢測(cè)。系統(tǒng)采用基于FPGA的Nios II嵌入式處理器系統(tǒng),通過(guò)對(duì)其應(yīng)用程序的開發(fā),可靠的實(shí)現(xiàn)了數(shù)據(jù)的采集、傳輸和存儲(chǔ),提高了系統(tǒng)的集成度,降低了開發(fā)成本。 為實(shí)現(xiàn)動(dòng)態(tài)光譜信號(hào)的頻域提取,研究了基于FPGA的FFT實(shí)現(xiàn)方案,對(duì)各關(guān)鍵模塊進(jìn)行設(shè)計(jì),為動(dòng)態(tài)光譜信號(hào)的進(jìn)一步處理打下良好的基礎(chǔ)。 最后,通過(guò)實(shí)驗(yàn)證明了系統(tǒng)數(shù)據(jù)采集的正確性和信號(hào)預(yù)處理的可行性,得到了符合動(dòng)態(tài)光譜信號(hào)提取要求的脈搏波信號(hào)。
標(biāo)簽: 動(dòng)態(tài) 光譜數(shù)據(jù)采集 預(yù)處理
上傳時(shí)間: 2013-04-24
上傳用戶:cknck
計(jì)算機(jī)圖形學(xué)中真實(shí)感成像包括兩部分內(nèi)容:物體的精確圖形表示;場(chǎng)景中光照效果的適當(dāng)?shù)拿枋觥9庹招Чü獾姆瓷?、透明性、表面紋理和陰影。對(duì)物體進(jìn)行投影,然后再可見面上產(chǎn)生自然光照效果,可以實(shí)現(xiàn)場(chǎng)景的真實(shí)感顯示。光照明模型主要用于物體表面某點(diǎn)處的光強(qiáng)度計(jì)算。面繪制算法是通過(guò)光照模型中的光強(qiáng)度計(jì)算,以確定場(chǎng)景中物體表面的所有投影像素點(diǎn)的光強(qiáng)度。Phong明暗處理算法是生成真實(shí)感3D圖像最佳算法之一。但是由于其大量的像素級(jí)運(yùn)算和硬件難度而在實(shí)現(xiàn)實(shí)時(shí)真實(shí)感圖形繪制中被Gotuaud明暗處理算法所取代。VLSI技術(shù)的發(fā)展以及對(duì)于高真實(shí)感實(shí)時(shí)圖形的需求使得Phong明暗處理算法的實(shí)現(xiàn)成為可能。利用泰勒級(jí)數(shù)近似的Fast Phong明暗處理算法適合硬件實(shí)現(xiàn)。此算法需要存儲(chǔ)大量數(shù)據(jù)的ROM。這增加了實(shí)現(xiàn)的難度。 本文完成了以下工作: 1、本文簡(jiǎn)述了實(shí)時(shí)真實(shí)感圖形繪制管線,詳細(xì)敘述了所用到的光照明模型和明暗處理方法,并對(duì)幾種明暗處理方法的效果作了比較,實(shí)驗(yàn)結(jié)果表明Fast Phong明暗處理算法適用于實(shí)時(shí)真實(shí)感圖形繪制。 2、在熟悉Xilinx公司FPGA芯片結(jié)構(gòu)及其開發(fā)流程的基礎(chǔ)上,結(jié)合Xilinx公司提供的FPGA開發(fā)工具ISE 7.1i,仿真工具為ISE simulator,綜合工具為XST;完成了Fast Phong明暗處理模塊的FPGA設(shè)計(jì)與實(shí)現(xiàn)。綜合得到的電路的最高頻率為54.058MHz。本文的Fast Phong明暗處理硬件模塊適用于實(shí)時(shí)真實(shí)感圖形繪制。 3、本文通過(guò)誤差分析,提出了優(yōu)化的查找表結(jié)構(gòu)。通過(guò)在FPGA上對(duì)本文所提結(jié)構(gòu)進(jìn)行驗(yàn)證。結(jié)果表明,本方案在提高速度、精度的同時(shí)將ROM的數(shù)據(jù)量從64K*8bit減少至13K*8bit。
上傳時(shí)間: 2013-06-21
上傳用戶:ghostparker
QFN SMT工藝設(shè)計(jì)指導(dǎo).pdf 一、基本介紹 QFN(Quad Flat No Lead)是一種相對(duì)比較新的IC封裝形式,但由于其獨(dú)特的優(yōu)勢(shì),其應(yīng)用得到了快速的增長(zhǎng)。QFN是一種無(wú)引腳封裝,它有利于降低引腳間的自感應(yīng)系數(shù),在高頻領(lǐng)域的應(yīng)用優(yōu)勢(shì)明顯。QFN外觀呈正方形或矩形,大小接近于CSP,所以很薄很輕。元件底部具有與底面水平的焊端,在中央有一個(gè)大面積裸露焊端用來(lái)導(dǎo)熱,圍繞大焊端的外圍四周有實(shí)現(xiàn)電氣連接的I/O焊端,I/O焊端有兩種類型:一種只裸露出元件底部的一面,其它部分被封裝在元件內(nèi);另一種焊端有裸露在元件側(cè)面的部分。 QFN采用周邊引腳方式使PCB布線更靈活,中央裸露的銅焊端提供了良好的導(dǎo)熱性能和電性能。這些特點(diǎn)使QFN在某些對(duì)體積、重量、熱性能、電性能要求高的電子產(chǎn)品中得到了重用。 由于QFN是一種較新的IC封裝形式,IPC-SM-782等PCB設(shè)計(jì)指南上都未包含相關(guān)內(nèi)容,本文可以幫助指導(dǎo)用戶進(jìn)行QFN的焊盤設(shè)計(jì)和生產(chǎn)工藝設(shè)計(jì)。但需要說(shuō)明的是本文只是提供一些基本知識(shí)供參考,用戶需要在實(shí)際生產(chǎn)中不斷積累經(jīng)驗(yàn),優(yōu)化焊盤設(shè)計(jì)和生產(chǎn)工藝設(shè)計(jì)方案,以取得令人滿意的焊接效果
標(biāo)簽: QFN SMT 工藝 設(shè)計(jì)指導(dǎo)
上傳時(shí)間: 2013-04-24
上傳用戶:吳之波123
利用OpenGL、VC++編寫的C++,三維點(diǎn)云處理程序,對(duì)于學(xué)習(xí)圖形學(xué)、C++、OpenGL、文件讀寫很有幫助,是一個(gè)三維軟件公司編寫代碼一部分,尤其是OpenGL庫(kù)文件相當(dāng)管用。 有兩個(gè)數(shù)據(jù)文件 鼠標(biāo)默認(rèn)操作:具體還在頭文件中 中鍵拖動(dòng) 旋轉(zhuǎn) 中鍵+Ctrl 平移 中鍵+Shift 面旋 滾輪滾動(dòng) 縮放 中鍵+Ctrl + Shift 局部放大
標(biāo)簽: 處理程序
上傳時(shí)間: 2013-06-03
上傳用戶:木末花開
想應(yīng)聘電氣工程師的tx們面試或許能用上哦
上傳時(shí)間: 2013-06-12
上傳用戶:tgeyangjh
Protel 99 采用全新的管理方式,即數(shù)據(jù)庫(kù)的管理方式。Protel 99 是在桌 面環(huán)境下第一個(gè)以獨(dú)特的設(shè)計(jì)管理和團(tuán)隊(duì)合作技術(shù)為核心的全方位的印制板設(shè) 計(jì)系統(tǒng)。所有Protel 99 設(shè)計(jì)文件都被存儲(chǔ)在唯一的綜合設(shè)計(jì)數(shù)據(jù)庫(kù)中,并顯示 在唯一的綜合設(shè)計(jì)編輯窗口。Protel 99 軟件沿襲了Protel 以前版本方便易學(xué)的 特點(diǎn),內(nèi)部界面與Protel 98 大體相同,新增加了一些功能模塊。Protel 公司引 進(jìn)了德國(guó)INCASES 公司的先進(jìn)技術(shù),在Protel99 中集成了信號(hào)完整性工具,精 確的模型和板分析,幫助你在設(shè)計(jì)周期里利用信號(hào)完整性分析可獲得一次性成 功和消除盲目性。Protel99 容易使用的特性就是新的“這是什么”幫助。按下 任何對(duì)話框右上角的小問(wèn)號(hào),然后選擇你所要的信息?,F(xiàn)在可以很快地看到特 性的功能,然后用到設(shè)計(jì)中,按下狀態(tài)欄末端的按鈕,使用自然語(yǔ)言幫助顧問(wèn)。
標(biāo)簽: protel 99 se 簡(jiǎn)明教程
上傳時(shí)間: 2013-04-24
上傳用戶:zhang469965156
微軟等數(shù)據(jù)結(jié)構(gòu)算法面試100題全部答案集錦 找工作的朋友們,可以下載來(lái)看看,全部都是經(jīng)典面試題。
標(biāo)簽: 100 微軟 數(shù)據(jù)結(jié)構(gòu) 算法
上傳時(shí)間: 2013-04-24
上傳用戶:songnanhua
Q01、如何使一條走線至兩個(gè)不同位置零件的距離相同? 您可先在Design/Rule/High Speed/Matched Net Lengths的規(guī)則中來(lái)新增規(guī)則設(shè)定,最 后再用Tools/EqualizeNet Lengths 來(lái)等長(zhǎng)化即可。 Q02、在SCHLIB中造一零件其PIN的屬性,如何決定是Passive, Input, I/O, Hi- Z,Power,…..?在HELP中能找到說(shuō)明嗎?市面有關(guān) SIM?PLD?的書嗎?或貴公司有講義? 你可在零件庫(kù)自制零件時(shí)點(diǎn)選零件Pin腳,并在Electrical Type里,可以自行設(shè)定PIN的 屬性,您可參考臺(tái)科大的Protel sch 99se 里 面有介紹關(guān)于SIM的內(nèi)容。 Q03、請(qǐng)問(wèn)各位業(yè)界前輩,如何能順利讀取pcad8.6版的線路圖,煩請(qǐng)告知 Protel 99SE只能讀取P-CAD 2000的ASCII檔案格式,所以你必須先將P-CAD8.6版的格式 轉(zhuǎn)為P-CAD 2000的檔案格式,才能讓Protel讀取。
標(biāo)簽: Protel
上傳時(shí)間: 2013-11-22
上傳用戶:daxigua
15.2 已經(jīng)加入了有關(guān)貫孔及銲點(diǎn)的Z軸延遲計(jì)算功能. 先開啟 Setup - Constraints - Electrical constraint sets 下的 DRC 選項(xiàng). 點(diǎn)選 Electrical Constraints dialog box 下 Options 頁(yè)面 勾選 Z-Axis delay欄.
上傳時(shí)間: 2013-10-08
上傳用戶:王慶才
囊括了模擬電子技術(shù)、數(shù)字電子技術(shù)、單片機(jī)原理、MCU、DSP等專業(yè)知識(shí),同時(shí)搜集了各大名企的面試真題。
上傳時(shí)間: 2013-12-18
上傳用戶:劉江林1420
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1