恒流源(vCCS)的研究歷經數十年,從早期的晶體管恒流源到現在的集成電路恒流源恒定電流在各個領域的廣泛使用激發起人們對恒流源的研究不斷深入和多樣化。穩恒電流在加速器中的使用是加速器結構改善的一個標志。從早期的單一依靠磁場線圈到加入勻場環,到校正線圈的使用,束流輸運系統的改進有效地提高了束流的品質,校正線圈是光刻于印制電路板上的導線圈,將其按照方位角放置在加速腔內,通電后,載流導線產生的橫向磁場就可以起到校正偏心束流的作用。顯然,穩定可調的恒流源是校正線圈有效工作的必要條件。針對現在加速粒子能量的提高,對校正線圈提出了新的供電需求,本文就這一需求研究了基于功率運算放大器的兩種壓控恒流源,為工程應用做技術儲備。1設計思路用于校正線圈的恒流源供聚焦和補償時使用輸出功率不大,但要求調節精度高,穩定性好,紋波小。具體技術參數為:輸出電流0~5A調節范圍0.1~5.0A;調節精度5mA;負載電阻35;紋波穩定度優于1(相對5A);基準電壓模塊型號為REFo1而常用作恒流電源的電真空器件穩定電流建立時間長,場效應管夾斷電壓高、擊穿電壓低恒流區域窄,因此,我們選取了體積小效率高電流調節范圍寬的放大器恒流源作為研究方向實驗基本的設計思路是通過電源板將市電降壓、整流、濾波后送入高精度電壓基準源得到直流電壓,輸入功率運算放大器,在輸出端得到放大的電流輸出,如圖1所示。
標簽: 運算放大器
上傳時間: 2022-04-24
上傳用戶:xsr1983
內容簡介 本書基于Blynk 物聯網平臺,通過項目實踐的方式引導讀者制作物聯網項目。全書包括 準備篇、基礎項目實踐篇、中級項目實踐篇、高級項目實踐篇和附錄五部分內容。 本書先介紹物聯網的一些概念,并在認識物聯網開發板的基礎上介紹搭建物聯網開發環 境的方法;接著通過實現遠程控制臺燈、定時風扇等初級項目,引導讀者利用手機與硬件完成互相發送簡單命令、實現遠程控制、遠程數據獲取等任務。隨著項目的深入,本書將介紹網絡校準時鐘、校園氣象站等中級項目,進而介紹遠程紅綠燈、教室人數統計器等高級項目,最終幫助讀者掌握復雜數據的發送與接收、硬件與硬件之間的通信與橋接等技能。 通過閱讀本書,讀者可以掌握Blynk 物聯網開發技術的相關知識,了解物聯網的開發原 理與步驟,能夠獨立開發物聯網項目。 本書適合具有圖形化編程(Scratch、Mixly 等)基礎的小學高年級學生以及對物聯網等創客技術感興趣的初、高中學生閱讀,也可供中小學信息技術教師、培訓機構的創客教師閱讀參考。作者簡介 裘炯濤,浙江省杭州市經濟技術開發區聽濤小學信息技術老師,致力于創客教育、STEAM 教育研究,在《中小學信息技術教育》《無線電》《中國信息技術教育》等期刊發表十余篇相關論文,著有《邊玩邊學Scratch: 兒童趣味游戲設計之貓咪俠歷險記》《來吧,一起創客!基于Mixly 的創客作品30 例》(上下冊)等廣受國內中小學創客師生喜愛的圖書。曾受邀到北京師范大學、浙江大學、杭州師范大學、寧波大學等高 校以及上饒、海寧、溫州等地做專題講座和經驗分享十余次。 陳眾賢,浙江大學機械電子工程碩士,“搗鼓車間”青少年科技創新實驗室創始人。從事人工智能、機器人、智能設備等研究行業多年,曾任浙江大學機械工程學院助理研究員,參與多項國家級研究項目,擁有十余項國家專利。兼任杭州市多所中小學校外創客導師,指導學生參加國家、浙江省內各級科技類比賽(多次榮獲一等獎),并指導學生申請十余項專利。致力于創客教育、STEAM 教育行業3 年,撰寫十余篇教學案例,發表于《無線電》雜志、《愛上機器人》雜志、DF 創客社區等。
標簽: 物聯網
上傳時間: 2022-04-28
上傳用戶:slq1234567890
基于STM32的嵌入式語音識別模塊設計摘要:介紹了一種以ARM 為核心的嵌入式語音識別模塊的設計與實現。模塊的核心處理單元選用ST公司的基于ARM Cortex—M3內核的32位處理器STM32F103C8T6。本模塊以對話管理單元為中心,通過以LD3320芯片為核心的硬件單元實現語音識別功能,采用嵌入式操作系統~c/os—II來實現統一的任務調度和外圍設備管理。經過大量的實驗數據驗證,本文設計的語音識別模塊具有高實時性、高識別率、高穩定性的優點。關鍵詞:ARM;語音識別;對話管理;LD3320;~,c/os—II引 言服務機器人以服務為目的,岡此人們需要一種更方便、更自然、更加人性化的方式與機器人交互,而不再滿足于復雜的鍵盤和按鈕操作。基于聽覺的人機交互是該領域的一個重要發展方向 ]。目前主流的語音識別技術是基于統計模式。然而,由于統計模型訓練算法復雜,運算量大,一般由工控機、PC機或筆記本來完成,這無疑限制了它的運用。嵌入式語音交互已成為目前研究的熱門課題l2 ]。嵌入式語音識別系統和PC機的語音識別系統相比,雖然其運算速度和內存容量有一定限制,但它具有體積小、功耗低、可靠性高、投入小、安裝靈活等優點,特別適用于智能家居、機器人及消費電子等領域。1 模塊整體方案及架構語音識別的基本原理 如圖1所示。語音識別包括
上傳時間: 2022-04-30
上傳用戶:d1997wayne
天線是作無線電波的發射或接收用的一種 金屬裝置。無線電通信、廣播、電視、雷達、導航、電子對抗、遙感、射電天文等工程系統,凡是利用電磁波來傳遞信息的,都依靠天線來進行工作。此外,在用電磁波傳送能量方面,非信號的能量輻射也需要天線。一般天線都具有可逆性,即同一副天線既可用作發射天線,也可用作接收天線。同一天線作為發射或接收的基本特性參數是相同的。這就是天線的互易定理。射頻天線設計TOP2.2 微帶貼片天線微帶貼片天線是由 貼在帶有金屬地板 的介質基片上的輻射貼片導體所構成的 如圖3所示,根據天線輻射特性的需要,可以設計貼片導體為各種形狀,通常貼片天線的輻射導體 與金屬地板距離為幾十分之一波長,假設輻射電場沿導體的橫向與縱向兩個方向沒有變化,僅沿約為半波長(Ag/2)的導體長度方向變化.則微帶貼片天線的輻射基本上是由貼片導體 開路邊沿的邊緣場 引起的,輻射方向基本確定,因此,一般適用于通訊方向變化不大的 RFID應用系統中,為了提高天線的性能并考慮其通訊方向性問題,人們還提出了各種不同的微帶縫隙天線,如文獻[5,6]設計了一種工作在 24 GHz的單縫隙天線和 5.9 GHz的雙縫隙天線,其輻射波為線極化波;文獻[7,81開發了一種圓極化縫隙耦合貼片天線,它是可以采用左旋圓極化和右旋圓極化來對二進制數據中的"R"進行編碼.2.3偶極子天線在遠距離耦合的 RFID應用系統中,最常用的是偶極子天線(又稱對稱振子天線).偶極子天線及其演化形式如圖4所示,其中偶極子天線由兩段同樣粗細和等長的直導線排成一條直線構成,信號從中間的兩個端點饋入,在偶極子的兩臂上將產生一定的電流分布,這種電流分布就在天線周圍空間激發起電磁場利用麥克斯韋方程就可以求出其輻射場方程:
上傳時間: 2022-05-02
上傳用戶:
基于TMS320F2812數字控制的三相逆變電源設計論文+原理圖PCB摘要:隨著社會的需求越來越高,傳統的模擬電源的諸多缺陷越來越凸顯, 本文在借鑒國內外相關研究的基礎上,通過對空間矢量脈寬調制算法的分析,研究了數字信號處理器生成SVPWM 波形的實現方法及軟件算法。并將相關方法應用于實踐,研制了基于TMS320F2812數字控制的三相逆變電源,相關試驗參數和結果表明:該設計提高了直流電壓的利用率,使開關器件的損耗更小。此外,還提出了逆變電源閉環控制的PI控制算法,利用DSP的強大的數字信號處理能力,提高了系統的響應速度。經測試,系統實現了1~40V步進為1V的調壓輸出, 50Hz~1kHz步進2Hz的調頻輸出,輸出電壓恒定為36V時負載調整率小于5%。 關鍵詞:全橋逆變,SVPWM,DSP1. 系統硬件設計3.1 不可控整流電路 采用整流橋加濾波,得到比較穩定的電壓,電路如圖3.1.1所示。 圖3.1.1 不可控整流電路圖電路實現AC-DC變換。本模塊交流輸入是經48V變壓器將220V交流電壓變壓為48V交流電壓后的輸入電壓,然后經過橋式整流器整流,再通過電容濾波,輸出大小約為57.6V的直流電壓。中間接一個保險絲來保護后面的元器件,或當后面電路短路時防止電容損壞。 一般來說,無法找到一個可以把電源的所有電流紋波都吸收的電容,所以通常用多個電容并聯,這樣流入每個電容的紋波電流就只有并聯的電容個數分之一,每個電容就可以工作在低于它的最大額定紋波電流下,這里采用5個220μF的電容并聯。另外輸入濾波電容上一般要并上陶瓷電容(0.1μF),以吸收紋波電流的高頻分量。兩個20kΩ電阻的作用是使后
標簽: 逆變電源
上傳時間: 2022-05-05
上傳用戶:
ContentsMIPI是什么?o D-PHY物理層特點?МIРI 的數據傳送oDSI&CSI應用MIPI:手機產業處理界面MIPI協議是手機行業的領導者倡導一個開放的移動接口標準MIPI Spec:DCS-顯示命令接口DBI-顯示總線接口DPI-顯示像素接口DSI一顯示串行接口CSI一顯示攝像接口D-PHY物理層MIPI特點低功耗模式·動態調整到低功耗模式、高速傳送模式和低信號擺幅模式。高速模式每通道可以傳送500-1000Mbps低成本物理層EMI(抗輻射)數據包報頭(4 bytes)數據標識符(DI*1byte:包含虛擬數據通道[7:6]和數據類型[5:0].,數據包*2byte:要傳送的數據,長度固定兩個字節。誤差校正碼(ECC)"1byte:可以把兩個位的錯誤糾正例程數據包報頭(4 bytes)數據標識符(Di)*1byte:包含虛擬數據通道[7:6]和數據類型[5:0].字數(WC)*2byte:傳送數據的長度,固定為兩個字節錯誤校驗碼(ECC)*1byte:可以修復兩個位的錯誤有效傳送數據(0~65535 bytes)最大字節-2^16.數據包頁腳(2 bytes):校驗如果數據包的有效長度為0,那么校驗位為FFFFh如果校驗碼不能計算,那么校驗碼的值為0000h數據包的長度:e4+(0-65535)+2-6~ 65541 bytesSync Event(H Start,H End,v Start,V End),Data Type =xx 0001(x1h)同步事件是兩個字的數據包(1個字節的指令和一個字節的校驗,因些他們可以精確的表示同步事件的開始和結束.干單個司步開始或同步結束事件的長度和位置在前面的圖中有說明。同步事件的定義如下:Data Type= 00 0001(01h)場同步開始Data Type= 01 0001(11h)場同步結束Data Type= 10 0001(21b)行同步開始.Data Type= 11 0001(31h)行同步結束為了盡可能精確的體理一個同步事件,那么開始標識位必須放在第一位,結束標識位必須放在最后一位,行同步也是一樣。同步事件的開始和結束應該是成對出現的,假如只有一個同步事件(通常是開始),那么這個數據也是可以傳送出去的。
標簽: mipi
上傳時間: 2022-05-08
上傳用戶:
Altera(Intel)_MAX10_10M02SCU169開發板資料硬件參考設計+邏輯例程.QM_MAX10_10M02SCU169開發板主要特征參數如下所示:? 主控CPLD:10M02SCU169C8G;? 主控CPLD外部時鐘源頻率:50MHz;? 10M02SCU169C8G芯片內部自帶豐富的Block RAM資源;? 10M02SCU169C8G芯片邏輯單元數為2K LE;? QM_MAX10_10M02SCU169開發板板載Silicon Labs的CP2102芯片來實現USB轉串口功能;? QM_MAX10_10M02SCU169開發板板載MP2359高效率DC/DC提供CPLD芯片工作的3.3V電源;? QM_MAX10_10M02SCU169開發板引出了兩排50p、2.54mm間距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模塊、高速ADC采集模塊或者CMOS攝像頭模塊等;? QM_MAX10_10M02SCU169開發板引出了芯片的3路按鍵用于測試;? QM_MAX10_10M02SCU169開發板引出了芯片的3路LED用于測試;? QM_MAX10_10M02SCU169開發板引出了芯片的JTAG調試端口,采用雙排10p、2.54mm的排針;
上傳時間: 2022-05-11
上傳用戶:
Altera(Intel)_Cyclone10_10CL006開發板資料硬件參考設計+邏輯例程。QM_Cyclone10_10CL006開發板主要特征參數如下所示:? 主控FPGA:10CL006YU256C8G;? 主控FPGA外部時鐘源頻率:50MHz;? 10CL006YU256C8G芯片內部自帶豐富的Block RAM資源;? 10CL006YU256C8G芯片邏輯單元數為6K LE;? QM_Cyclone10_10CL006開發板板載MP2359高效率DC/DC提供FPGA芯片工作的3.3V電源;? QM_Cyclone10_10CL006開發板引出了兩排64p、2.54mm間距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模塊、高速ADC采集模塊或者CMOS攝像頭模塊等;? QM_Cyclone10_10CL006開發板引出了芯片的3路按鍵用于測試;? QM_Cyclone10_10CL006開發板引出了芯片的2路LED用于測試;? QM_Cyclone10_10CL006開發板引出了芯片的JTAG調試端口,采用雙排10p、2.54mm的排針;
上傳時間: 2022-05-11
上傳用戶:qingfengchizhu
Artix-7 XC7A35T-DDR3開發板資料硬件參考設計資料QM_ XC7A35T開發板主要特征參數如下所示:? 主控FPGA:XC7A35T-1FTG256C;? 主控FPGA外部時鐘源頻率:50MHz;? XC7A35T-1FTG256C芯片內部自帶豐富的Block RAM資源,達到了1,800kb;? XC7A35T-1FTG256C芯片邏輯單元數為33,280;? QM _XC7A35T板載N25Q064A SPI Flash芯片,8MB(64Mbit)的存儲容量;? QM _XC7A35T板載256MB鎂光的DDR3存儲器,型號為MT41K128M16JT-125:K;? QM _XC7A35T提供核心板芯片工作的3.3V電源,有一路3.3V的LED電源指示燈,板載高性能DC/DC芯片給FPGA 1.0V Core電壓,DDR3 1.5V電壓供電以及VDD_AUX的1.8V電壓;? QM _XC7A35T引出了兩排2x32p、2.54mm間距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模塊、高速ADC采集模塊或者CMOS攝像頭模塊等;? QM _XC7A35T引出了芯片的2路按鍵用于測試,其中一路用于PROGROM_B信號編程按鈕;? QM _XC7A35T引出了芯片的3路LED燈用于測試,其中一路LED為FPGA_DONE信號指示燈;? QM _XC7A35T引出了芯片的JTAG調試端口,采用單排6p、2.54mm間距的排針;
標簽: DDR3
上傳時間: 2022-05-11
上傳用戶:shjgzh
Altera(Intel)_Cyclone_IV_EP4CE15_開發板資料硬件參考設計+邏輯例程Cyclone IV EP4CE15核心板主要特征參數如下所示:? 主控FPGA:EP4CE15F23C8N;? 主控FPGA外部時鐘源頻率:50MHz;? EP4CE15F23C8N芯片內部自帶豐富的Block RAM資源;? EP4CE15F23C8N芯片邏輯單元數為15K LE;? Cyclone IV EP4CE15板載W25Q064 SPI Flash芯片,8MB字節的存儲容量;? Cyclone IV EP4CE15板載Winbond 32MB的SDRAM,型號為W9825G6KH-6;? Cyclone IV EP4CE15核心板板載MP2315高效率DC/DC芯片提供FPGA芯片工作的3.3V電源;? Cyclone IV EP4CE15核心板引出了兩排64p、2.54mm間距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模塊、高速ADC采集模塊或者CMOS攝像頭模塊等;? Cyclone IV EP4CE15核心板引出了芯片的3路按鍵用于測試;? Cyclone IV EP4CE15核心板引出了芯片的2路LED用于測試;? Cyclone IV EP4CE15核心板引出了芯片的JTAG調試端口,采用雙排10p、2.54mm的排針;
上傳時間: 2022-05-11
上傳用戶:zhanglei193