基于FPGA的數字頻率計的設計與實現
介紹了一種運用FPGA開發軟件Quartus II設計的數字頻率計。該數字頻率計的1 Hz~1 MHz輸入被測脈沖信號具有頻率測量、周期測量、脈寬測量和占空比測量等多種用途,其測試結果由3 只七段數碼...
介紹了一種運用FPGA開發軟件Quartus II設計的數字頻率計。該數字頻率計的1 Hz~1 MHz輸入被測脈沖信號具有頻率測量、周期測量、脈寬測量和占空比測量等多種用途,其測試結果由3 只七段數碼...
基于51單片機的120MHz頻率計原理圖,8個數碼管使用7219作為驅動,單片機采用89C2051。...
基于51單片機的數字頻率計,里面有源代碼與proteus仿真模型,可以作為學習參考之用^_^...
采用等精度測頻原理的頻率計程序與仿真:4位顯示的等精度頻率計。...
基于FPGA數字頻率計的實現,文中有所有的源代碼,僅供參考。...
基FPGA Cyclone II_EP2C5 EP2C8的頻率計...
基于FPGA的數字頻率計的設計11利用VHDL 硬件描述語言設計,并在EDA(電子設計自動化) 工具的幫助下,用大規模可編程邏輯器件(FPGA/ CPLD) 實現數字頻率計的設計原理及相關程序...
FPGA設計頻率計全套資料,我希望對大家啊好似有用的...
MAXPLUS_環境下的頻率計設計及其完善...
項目的研究內容是對硅微諧振式加速度計的數據采集電路開展研究工作。硅微諧振式加速度計敏感結構輸出的是兩路差分的頻率信號,因此硅微諧振式加速度計數據采集電路完成的主要任務是測出兩路頻率信號的差值。測量要求...