本書既可供學(xué)生使用也可供專業(yè)人員使用。對于高速聯(lián)網(wǎng)領(lǐng)域感興趣的專業(yè)人員可將本書作為基礎(chǔ)參考書用于自修。作為教材,本書適于高年級本科生和研究生使用。書中討論了許多高深的論題,同時也對需要涉及的基本論題進(jìn)行了簡要討論。在第1部分、第2部分之后的各部分是相互獨立的。如果將本書作為一門較簡短課程的教材,可以少選幾個部分。而各部分之間的教學(xué)次序則可以隨意安排。
標(biāo)簽: 高速網(wǎng)絡(luò) 互聯(lián)網(wǎng) 性能 服務(wù)質(zhì)量
上傳時間: 2013-11-23
上傳用戶:xjy441694216
美信公司的高速互連 (第9版本) 資料,主要內(nèi)容有: 3mm x 3mm串行器支持微型安全攝像機設(shè)計 .2吉比特、多端口、LVDS交叉點開關(guān),有效降低系統(tǒng)成本 ...318位、智能型雙向LVDS SerDes,無需CAN或LIN接口 .....4帶有LVDS系統(tǒng)接口的GMSL SerDes,電路板尺寸縮減50% ....5GMSL SerDes提供完備的數(shù)字視頻、音頻和控制數(shù)據(jù)支持 6利用HDCP GMSL SerDes實現(xiàn)安全的數(shù)據(jù)傳輸 ....7降低汽車導(dǎo)航系統(tǒng)的EMI和成本 ....821位、直流平衡LVDS解串器,可編程擴頻 .....9選型指南 ....10
上傳時間: 2014-12-05
上傳用戶:athjac
采用Xilinx 公司Virtex- II Pro 系列FPGA 內(nèi)嵌得SERDES 模塊———RocketIO 作為高速串行協(xié)議的物理層, 利用其8B/10B的編解碼和串化、解串功能, 實現(xiàn)了兩板間基于數(shù)據(jù)幀的簡單高速串行傳輸, 并在ISE 環(huán)境中對整個協(xié)議進(jìn)行了仿真, 當(dāng)系統(tǒng)頻率為100MHz, 串行速率在2Gbps 時, 在驗證板上用chipscope 抓取的數(shù)據(jù)表明能夠?qū)崿F(xiàn)兩板間數(shù)據(jù)的高速無誤串行傳輸。關(guān)鍵詞: RocketIO;高速串行傳輸;SERDES;協(xié)議
標(biāo)簽: RocketIO 高速串行 協(xié)議設(shè)計
上傳時間: 2013-10-21
上傳用戶:xy@1314
高速鐵路振動荷載的模擬研究
上傳時間: 2013-11-21
上傳用戶:qq527891923
W-RXM2013基于高性能ASK無線超外差射頻接收芯片 設(shè)計,是一款完整的、體積小巧的、低功耗的無線接 收模塊。 模塊采用超高性價比ISM頻段接收芯片設(shè)計 主要設(shè)定為315MHz-433MHz頻段,標(biāo)準(zhǔn)傳輸速率下接 收靈敏度可達(dá)到-115dbm。并且具有行業(yè)內(nèi)同類方案W-RXM2013 Micrel、SYNOXO、PTC等知名品牌的芯片所不具備的超強抗干擾能力。外圍省去10.7M的中頻 器件模塊將芯片的使能腳引出,可作休眠喚醒控制,也可通過電阻跳線設(shè)置使能置高控制。 本公司推出該款模塊力求解決客戶開發(fā)產(chǎn)品過程中無線射頻部分的成本壓力,為客戶提供 性能卓越價格優(yōu)勢突出的電子組件。模塊接口采用金手指方式,方便生產(chǎn)及應(yīng)用。天線輸入部 分可以將接收天線焊接在模塊上面,也可以通過接口轉(zhuǎn)接至客戶主機板上,應(yīng)用非常靈活。 優(yōu)勢應(yīng)用:機電控制板、電源控制板、高低溫環(huán)境數(shù)據(jù)監(jiān)測等復(fù)雜條件下 的控制指令的無線傳輸。 1.1 基本特性 λ ●省電模式下,低電流損耗 ●方便投入應(yīng)用 ●高效的串行編程接口 ●工作溫度范圍:﹣40℃~+85℃ ●工作電壓:2.4~ 5.5 Volts. ●有效頻率:250-348Mhz, 400-464Mhz ●靈敏度高(-115dbm)、功耗低在3.5mA@315MHz應(yīng)用下 ●待機電流小于1uA,系統(tǒng)喚醒時間5ms(RF Input Power=-60dbm)
上傳時間: 2013-10-08
上傳用戶:dapangxie
介紹了一種基于多DSP的并行處理系統(tǒng)設(shè)計與實現(xiàn),以及其在分布式雷達(dá)組網(wǎng)航跡融合中的實際應(yīng)用。重點介紹了該系統(tǒng)由1塊系統(tǒng)主板和4塊TS201處理板卡組成的原理和結(jié)構(gòu),即系統(tǒng)內(nèi)主板與處理板卡的板級并行設(shè)計、單塊板卡多DSP并行結(jié)構(gòu)的設(shè)計、板級間,單塊板卡內(nèi)傳輸通道的設(shè)計。通過具體應(yīng)用說明,該多DSP并行處理系統(tǒng)充分體現(xiàn)了航跡融合的實時、高速特性,作為硬件處理平臺具備高速、通用的特點。
標(biāo)簽: DSP 并行處理 系統(tǒng)研究
上傳時間: 2014-09-01
上傳用戶:671145514
為滿足能譜分析中多道脈沖幅度分析器A/D轉(zhuǎn)換的要求,設(shè)計了一種高速脈沖峰值保持電路。以高速電壓比較器LM311、采樣/保持芯片LF398作為主要器件,具有幅度判別、波形采樣、峰值保持、電荷泄放等功能,結(jié)構(gòu)簡單,易于調(diào)試。實驗表明:對于高速脈沖信號,該電路可以較好地甄別峰值并保持,性能可靠,響應(yīng)速度快,誤差小于1%。
上傳時間: 2013-11-17
上傳用戶:saharawalker
采用DQPSK 調(diào)制方式對NRZ, RZ 和CSRZ 3 種碼型進(jìn)行調(diào)制, 研究40 Gb/ s 高速傳輸系統(tǒng)中這3 種不同類型的光信號。使用色散補償方式對高速光纖傳輸系統(tǒng)進(jìn)行200 kM 的模擬仿真, 比較不同碼型的系統(tǒng)傳輸特性。分析表明CS- RZ- DQPSK 調(diào)制格式, 在較寬的入纖功率范圍內(nèi)都能取得最小的眼圖張開代價。
標(biāo)簽: DQPSK 高速傳輸 調(diào)制碼
上傳時間: 2013-10-17
上傳用戶:YKLMC
簡要闡述了高速PCB設(shè)計的主要內(nèi)容, 并結(jié)合Cadence軟件介紹其解決方案比較了傳統(tǒng)高速設(shè)計方法與以Cadence為代表的現(xiàn)代高速PCB設(shè)計方法的主要差異指出在進(jìn)行高速設(shè)計過程中必須借助于EDA軟件工具進(jìn)行定性和定童分析, 進(jìn)行仿真測試, 才能保證設(shè)計成功
上傳時間: 2013-11-14
上傳用戶:emhx1990
本書介紹了Cygnal集成產(chǎn)品公司的C8051Fxxx高速片上系統(tǒng)(SOC)單片機的硬件結(jié)構(gòu)和工作原理,詳細(xì)闡述了C8051Fxxx的定時器、可編程計數(shù)器陣列(PCA)、串行口、SMBus/I2C接口、SPI總線接口、ADC、DAC、比較器、復(fù)位源、振蕩器、看門狗定時器、JTAG接口等外設(shè)或功能部件的結(jié)構(gòu)和使用方法。
上傳時間: 2013-10-26
上傳用戶:born2007
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1