亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

高速網(wǎng)絡(luò)

  • 高速PCB經(jīng)驗(yàn)與技巧

    EDA技術(shù)已經(jīng)研發(fā)出一整套高速PCB和電路板級系統(tǒng)的設(shè)計(jì)分析工具和方法學(xué),這些技術(shù)涵蓋高速電路設(shè)計(jì)分析的方方面面:靜態(tài)時(shí)序分析、信號完整性分析、EMI/EMC設(shè)計(jì)、地彈反射分析、功率分析以及高速布線器。

    標(biāo)簽: PCB 經(jīng)驗(yàn)

    上傳時(shí)間: 2013-10-30

    上傳用戶:ljd123456

  • Cadence高速PCB設(shè)計(jì)

      簡要闡述了高速PCB設(shè)計(jì)的主要內(nèi)容, 并結(jié)合Cadence軟件介紹其解決方案比較了傳統(tǒng)高速設(shè)計(jì)方法與以Cadence為代表的現(xiàn)代高速PCB設(shè)計(jì)方法的主要差異指出在進(jìn)行高速設(shè)計(jì)過程中必須借助于EDA軟件工具進(jìn)行定性和定童分析, 進(jìn)行仿真測試, 才能保證設(shè)計(jì)成功

    標(biāo)簽: Cadence PCB

    上傳時(shí)間: 2013-11-05

    上傳用戶:xiaoxiang

  • 高速PCB中微帶線的串?dāng)_分析

      對高速PCB中的微帶線在多種不同情況下進(jìn)行了有損傳輸?shù)拇當(dāng)_仿真和分析, 通過有、無端接時(shí)改變線間距、線長和線寬等參數(shù)的仿真波形中近端串?dāng)_和遠(yuǎn)端串?dāng)_波形的直觀變化和對比, 研究了高速PCB設(shè)計(jì)中串?dāng)_的產(chǎn)生和有效抑制, 相關(guān)結(jié)論對在高速PCB中合理利用微帶線進(jìn)行信號傳輸提供了一定的依據(jù).

    標(biāo)簽: PCB 微帶線 串?dāng)_分析

    上傳時(shí)間: 2015-01-02

    上傳用戶:haohao

  • 高速PCB設(shè)計(jì)中的反射研究

      在高速數(shù)字電路飛速發(fā)展的今天,信號的頻率不斷提高, 信號完整性設(shè)計(jì)在P C B設(shè)計(jì)中顯得日益重要。其中由于傳輸線效應(yīng)所引起的信號反射問題是信號完整性的一個(gè)重要方面。本文研究分析了高速PCB 設(shè)計(jì)中的反射問題的產(chǎn)生原因,并利用HyperLynx 軟件進(jìn)行了仿真,最后提出了相應(yīng)的解決方法。

    標(biāo)簽: PCB 反射

    上傳時(shí)間: 2013-12-18

    上傳用戶:lht618

  • 高速PCB設(shè)計(jì)誤區(qū)與對策

    理論研究和實(shí)踐都表明,對高速電子系統(tǒng)而言,成功的PCB設(shè)計(jì)是解決系統(tǒng)EMC問題的重要措施之一.為了滿足EMC標(biāo)準(zhǔn)的要求,高速PCB設(shè)計(jì)正面臨新的挑戰(zhàn),在高速PCB設(shè)計(jì)中,設(shè)計(jì)者需要糾正或放棄一些傳統(tǒng)PCB設(shè)計(jì)思想與做法,從應(yīng)用的角度出發(fā),結(jié)合近年來高速PCB設(shè)計(jì)技術(shù)的一些研究成果,探討了目前高速PCB設(shè)計(jì)中的若干誤區(qū)與對策.

    標(biāo)簽: PCB

    上傳時(shí)間: 2013-11-10

    上傳用戶:flg0001

  • 基于FPGA 的低成本長距離高速傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

    為解決目前高速信號處理中的數(shù)據(jù)傳輸速度瓶頸以及傳輸距離的問題,設(shè)計(jì)并實(shí)現(xiàn)了一種基于FPGA 的高速數(shù)據(jù)傳輸系統(tǒng),本系統(tǒng)借助Altera Cyclone III FPGA 的LVDS I/O 通道產(chǎn)生LVDS 信號,穩(wěn)定地完成了數(shù)據(jù)的高速、遠(yuǎn)距離傳輸。系統(tǒng)所需的8B/10B 編解碼、數(shù)據(jù)時(shí)鐘恢復(fù)(CDR)、串/并行轉(zhuǎn)換電路、誤碼率計(jì)算模塊均在FPGA 內(nèi)利用VHDL 語言設(shè)計(jì)實(shí)現(xiàn),大大降低了系統(tǒng)互聯(lián)的復(fù)雜度和成本,提高了系統(tǒng)集成度和穩(wěn)定性。

    標(biāo)簽: FPGA 高速傳輸

    上傳時(shí)間: 2013-11-25

    上傳用戶:爺?shù)臍赓|(zhì)

  • 高速電路傳輸線效應(yīng)分析與處理

    隨著系統(tǒng)設(shè)計(jì)復(fù)雜性和集成度的大規(guī)模提高,電子系統(tǒng)設(shè)計(jì)師們正在從事100MHZ以上的電路設(shè)計(jì),總線的工作頻率也已經(jīng)達(dá)到或者超過50MHZ,有一大部分甚至超過100MHZ。目前約80% 的設(shè)計(jì)的時(shí)鐘頻率超過50MHz,將近50% 以上的設(shè)計(jì)主頻超過120MHz,有20%甚至超過500M。當(dāng)系統(tǒng)工作在50MHz時(shí),將產(chǎn)生傳輸線效應(yīng)和信號的完整性問題;而當(dāng)系統(tǒng)時(shí)鐘達(dá)到120MHz時(shí),除非使用高速電路設(shè)計(jì)知識,否則基于傳統(tǒng)方法設(shè)計(jì)的PCB將無法工作。因此,高速電路信號質(zhì)量仿真已經(jīng)成為電子系統(tǒng)設(shè)計(jì)師必須采取的設(shè)計(jì)手段。只有通過高速電路仿真和先進(jìn)的物理設(shè)計(jì)軟件,才能實(shí)現(xiàn)設(shè)計(jì)過程的可控性。傳輸線效應(yīng)基于上述定義的傳輸線模型,歸納起來,傳輸線會對整個(gè)電路設(shè)計(jì)帶來以下效應(yīng)。 · 反射信號Reflected signals · 延時(shí)和時(shí)序錯(cuò)誤Delay & Timing errors · 過沖(上沖/下沖)Overshoot/Undershoot · 串?dāng)_Induced Noise (or crosstalk) · 電磁輻射EMI radiation

    標(biāo)簽: 高速電路 傳輸線 效應(yīng)分析

    上傳時(shí)間: 2013-11-05

    上傳用戶:tzrdcaabb

  • 基于FPGA實(shí)現(xiàn)的高速串行交換模塊實(shí)現(xiàn)方法研究

    采用Xlinx公司的Virtex5系列FPGA設(shè)計(jì)了一個(gè)用于多種高速串行協(xié)議的數(shù)據(jù)交換模塊,并解決了該模塊實(shí)現(xiàn)中的關(guān)鍵問題.該交換模塊實(shí)現(xiàn)4X模式RapidIO協(xié)議與4X模式PCI Express協(xié)議之間的數(shù)據(jù)交換,以及自定義光纖協(xié)議與4X模式PCI Express協(xié)議之間的數(shù)據(jù)交換,實(shí)現(xiàn)了單字讀寫以及DMA操作,并提供高速穩(wěn)定的傳輸帶寬.

    標(biāo)簽: FPGA 高速串行 模塊 實(shí)現(xiàn)方法

    上傳時(shí)間: 2013-10-19

    上傳用戶:angle

  • 基于FPGA的高速電路設(shè)計(jì)與仿真

    現(xiàn)代數(shù)字信號處理從視頻擴(kuò)展到了中頻甚至射頻,針對要求信號處理的處理速度越來越高、傳輸速率越來越快等特點(diǎn),給出了一款使用高性能FPGA、DAC以及經(jīng)先進(jìn)的PCB設(shè)計(jì)工具設(shè)計(jì)、仿真的高速信號處理模塊,實(shí)現(xiàn)了對高速信號的實(shí)時(shí)接收和處理。關(guān)鍵詞:數(shù)字信號處理; 高速電路; FPGA;設(shè)計(jì)與仿真

    標(biāo)簽: FPGA 高速電路 仿真

    上傳時(shí)間: 2013-10-09

    上傳用戶:baiom

  • 采用高速串行收發(fā)器Rocket I/O實(shí)現(xiàn)數(shù)據(jù)率為2.5 G

    摘要: 串行傳輸技術(shù)具有更高的傳輸速率和更低的設(shè)計(jì)成本, 已成為業(yè)界首選, 被廣泛應(yīng)用于高速通信領(lǐng)域。提出了一種新的高速串行傳輸接口的設(shè)計(jì)方案, 改進(jìn)了Aurora 協(xié)議數(shù)據(jù)幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps的高速串行傳輸。關(guān)鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協(xié)議 為促使FPGA 芯片與串行傳輸技術(shù)更好地結(jié)合以滿足市場需求, Xilinx 公司適時(shí)推出了內(nèi)嵌高速串行收發(fā)器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協(xié)議———Aurora 協(xié)議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時(shí)鐘生成及恢復(fù)等功能, 可以理想地適用于芯片之間或背板的高速串行數(shù)據(jù)傳輸。Aurora 協(xié)議是為專有上層協(xié)議或行業(yè)標(biāo)準(zhǔn)的上層協(xié)議提供透明接口的第一款串行互連協(xié)議, 可用于高速線性通路之間的點(diǎn)到點(diǎn)串行數(shù)據(jù)傳輸, 同時(shí)其可擴(kuò)展的帶寬, 為系統(tǒng)設(shè)計(jì)人員提供了所需要的靈活性[4]。但該協(xié)議幀格式的定義存在弊端,會導(dǎo)致系統(tǒng)資源的浪費(fèi)。本文提出的設(shè)計(jì)方案可以改進(jìn)Aurora 協(xié)議的固有缺陷,提高系統(tǒng)性能, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應(yīng)用前景。

    標(biāo)簽: Rocket 2.5 高速串行 收發(fā)器

    上傳時(shí)間: 2013-10-13

    上傳用戶:lml1234lml

主站蜘蛛池模板: 玉树县| 石首市| 略阳县| 昌都县| 满洲里市| 大同市| 清水河县| 黎平县| 镇坪县| 平遥县| 修水县| 临沂市| 奇台县| 托克逊县| 黔南| 南开区| 河池市| 普兰店市| 赤水市| 阜新市| 屯昌县| 乐东| 内乡县| 玉树县| 波密县| 手游| 济南市| 烟台市| 理塘县| 井冈山市| 鹤岗市| 雷山县| 宁国市| 虹口区| 门源| 汉源县| 枣强县| 盘山县| 铁力市| 兰溪市| 通州区|