亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

高速網(wǎng)絡

  • 高速DSP與SDRAM之間信號傳輸延時的分析

      當今電子技術(shù)的發(fā)展日新月異,尤其是深亞微米工藝在IC設計中的應用,使得芯片的集成規(guī)模愈來愈大,速度愈來愈高,從而使得如何處理高速信號問題成為設計的關(guān)鍵因素之一。隨著電子系統(tǒng)中邏輯和系統(tǒng)時鐘頻率的迅速提高和信號邊沿不斷變陡,印刷電路板(PCB)的線跡互連和板層特性對系統(tǒng)電氣性能的影響也越發(fā)重要。對于低頻設計線跡互連和板層的影響可以不考慮;當頻率超過50MHz時,互連關(guān)系和板層特性的影響不容忽視,必須對傳輸線效應加以考慮,在評定系統(tǒng)性能時也必須考慮印刷電路板板材的電參數(shù)。因此,高速系統(tǒng)的設計必須面對互連延遲引起的時序問題以及串擾、傳輸線效應等信號完整性(SI)問題。本文主要對互連延遲所引起的時序問題進行探討。

    標簽: SDRAM DSP 信號傳輸 延時

    上傳時間: 2013-12-18

    上傳用戶:如果你也聽說

  • NiosⅡ和USB接口的高速數(shù)據(jù)采集卡設計

    基于fpga的高速數(shù)據(jù)采集卡設計制作

    標簽: Nios USB 接口 高速數(shù)據(jù)

    上傳時間: 2014-12-28

    上傳用戶:cx111111

  • 基于FPGA的激光測距回波信號高速采集研究

    在激光測距系統(tǒng)中,微弱回波信號的檢測處理一直是一個難題。本文主要討論了激光測距接收系統(tǒng)的實現(xiàn)方法,這種測距方法既適用于短距離的測量又適用于長距離的測量。首先介紹了脈沖式激光測距的原理,在此原理的基礎(chǔ)上,結(jié)合FPGA的高速信號處理能力,設計了高精度激光測距接收系統(tǒng),并設計了回波信號接收與計數(shù)電路模塊。

    標簽: FPGA 激光測距 回波信號 高速采集

    上傳時間: 2013-10-19

    上傳用戶:dxxx

  • 基于SPI接口和FIFO緩沖器的大容量高速實時數(shù)據(jù)存儲方案

    大容量高速實時數(shù)據(jù)存儲方案

    標簽: FIFO SPI 接口 大容量

    上傳時間: 2013-11-18

    上傳用戶:youke111

  • 基于FPGA 的低成本長距離高速傳輸系統(tǒng)的設計與實現(xiàn)

    為解決目前高速信號處理中的數(shù)據(jù)傳輸速度瓶頸以及傳輸距離的問題,設計并實現(xiàn)了一種基于FPGA 的高速數(shù)據(jù)傳輸系統(tǒng),本系統(tǒng)借助Altera Cyclone III FPGA 的LVDS I/O 通道產(chǎn)生LVDS 信號,穩(wěn)定地完成了數(shù)據(jù)的高速、遠距離傳輸。系統(tǒng)所需的8B/10B 編解碼、數(shù)據(jù)時鐘恢復(CDR)、串/并行轉(zhuǎn)換電路、誤碼率計算模塊均在FPGA 內(nèi)利用VHDL 語言設計實現(xiàn),大大降低了系統(tǒng)互聯(lián)的復雜度和成本,提高了系統(tǒng)集成度和穩(wěn)定性。

    標簽: FPGA 高速傳輸

    上傳時間: 2013-10-30

    上傳用戶:zhishenglu

  • 基于FPGA的高速電路設計與仿真

    現(xiàn)代數(shù)字信號處理從視頻擴展到了中頻甚至射頻,針對要求信號處理的處理速度越來越高、傳輸速率越來越快等特點,給出了一款使用高性能FPGA、DAC以及經(jīng)先進的PCB設計工具設計、仿真的高速信號處理模塊,實現(xiàn)了對高速信號的實時接收和處理。關(guān)鍵詞:數(shù)字信號處理; 高速電路; FPGA;設計與仿真

    標簽: FPGA 高速電路 仿真

    上傳時間: 2013-10-21

    上傳用戶:wendy15

  • 采用高速串行收發(fā)器Rocket I/O實現(xiàn)數(shù)據(jù)率為2.5 G

    摘要: 串行傳輸技術(shù)具有更高的傳輸速率和更低的設計成本, 已成為業(yè)界首選, 被廣泛應用于高速通信領(lǐng)域。提出了一種新的高速串行傳輸接口的設計方案, 改進了Aurora 協(xié)議數(shù)據(jù)幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實現(xiàn)數(shù)據(jù)率為2.5 Gbps的高速串行傳輸。關(guān)鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協(xié)議 為促使FPGA 芯片與串行傳輸技術(shù)更好地結(jié)合以滿足市場需求, Xilinx 公司適時推出了內(nèi)嵌高速串行收發(fā)器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協(xié)議———Aurora 協(xié)議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復等功能, 可以理想地適用于芯片之間或背板的高速串行數(shù)據(jù)傳輸。Aurora 協(xié)議是為專有上層協(xié)議或行業(yè)標準的上層協(xié)議提供透明接口的第一款串行互連協(xié)議, 可用于高速線性通路之間的點到點串行數(shù)據(jù)傳輸, 同時其可擴展的帶寬, 為系統(tǒng)設計人員提供了所需要的靈活性[4]。但該協(xié)議幀格式的定義存在弊端,會導致系統(tǒng)資源的浪費。本文提出的設計方案可以改進Aurora 協(xié)議的固有缺陷,提高系統(tǒng)性能, 實現(xiàn)數(shù)據(jù)率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應用前景。

    標簽: Rocket 2.5 高速串行 收發(fā)器

    上傳時間: 2013-11-06

    上傳用戶:smallfish

  • 基于FPGA的高速串行傳輸接口研究與實現(xiàn)

    摘 要:介紹了FPGA最新一代器件Virtex25上的高速串行收發(fā)器RocketIO。基于ML505開發(fā)平臺構(gòu)建了一個高速串行數(shù)據(jù)傳輸系統(tǒng),重點說明了該系統(tǒng)采用RocketIO實現(xiàn)1. 25Gbp s高速串行傳輸?shù)脑O計方案。實現(xiàn)并驗證了采用FPGA完成千兆串行傳輸?shù)墓δ苣繕?為后續(xù)采用FPGA實現(xiàn)各種高速協(xié)議奠定了良好的基礎(chǔ)。關(guān)鍵詞: FPGA;高速串行傳輸; RocketIO; GTP 在數(shù)字系統(tǒng)互連設計中,高速串行I/O技術(shù)取代傳統(tǒng)的并行I/O技術(shù)成為當前發(fā)展的趨勢。與傳統(tǒng)并行I/O技術(shù)相比,串行方案提供了更大的帶寬、更遠的距離、更低的成本和更高的擴展能力,克服了并行I/O設計存在的缺陷。在實際設計應用中,采用現(xiàn)場可編程門陣列( FPGA)實現(xiàn)高速串行接口是一種性價比較高的技術(shù)途徑。

    標簽: FPGA 高速串行 傳輸接口

    上傳時間: 2013-11-22

    上傳用戶:lingzhichao

  • 基于FPGA實現(xiàn)的高速串行交換模塊實現(xiàn)方法研究

    采用Xlinx公司的Virtex5系列FPGA設計了一個用于多種高速串行協(xié)議的數(shù)據(jù)交換模塊,并解決了該模塊實現(xiàn)中的關(guān)鍵問題.該交換模塊實現(xiàn)4X模式RapidIO協(xié)議與4X模式PCI Express協(xié)議之間的數(shù)據(jù)交換,以及自定義光纖協(xié)議與4X模式PCI Express協(xié)議之間的數(shù)據(jù)交換,實現(xiàn)了單字讀寫以及DMA操作,并提供高速穩(wěn)定的傳輸帶寬.

    標簽: FPGA 高速串行 模塊 實現(xiàn)方法

    上傳時間: 2013-10-12

    上傳用戶:rnsfing

  • 基于FPGA的多路高速串并轉(zhuǎn)換器設計

    高速串并轉(zhuǎn)換器的設計是FPGA 設計的一個重要方面,傳統(tǒng)設計方法由于采用FPGA 的內(nèi)部邏輯資源來實現(xiàn),從而限制了串并轉(zhuǎn)換的速度。該研究以網(wǎng)絡交換調(diào)度系統(tǒng)的FGPA 驗證平臺中多路高速串并轉(zhuǎn)換器的設計為例,詳細闡述了1 :8DDR 模式下高速串并轉(zhuǎn)換器的設計方法和16 路1 :8 串并轉(zhuǎn)換器的實現(xiàn)。結(jié)果表明,采用Xilinx Virtex24 的ISERDES 設計的多路串并轉(zhuǎn)換器可以實現(xiàn)800 Mbit/ s 輸入信號的串并轉(zhuǎn)換,并且減少了設計復雜度,縮短了開發(fā)周期,能滿足設計要求。關(guān)鍵詞:串并轉(zhuǎn)換;現(xiàn)場可編程邏輯陣列;Xilinx ; ISERDES

    標簽: FPGA 多路 串并轉(zhuǎn)換

    上傳時間: 2013-11-03

    上傳用戶:王小奇

主站蜘蛛池模板: 通道| 陇川县| 兰溪市| 无锡市| 定日县| 常州市| 崇州市| 石河子市| 安乡县| 尤溪县| 固原市| 区。| 清河县| 兴山县| 固始县| 蕉岭县| 抚州市| 怀宁县| 科技| 灵武市| 余姚市| 班戈县| 驻马店市| 正蓝旗| 新蔡县| 天峨县| 运城市| 资阳市| 公安县| 乾安县| 莒南县| 恩施市| 休宁县| 瓮安县| 夏邑县| 葫芦岛市| 霍州市| 喀什市| 衡阳县| 航空| 大埔县|