直接轉(zhuǎn)矩控制技術(shù)(DTC)是繼矢量控制技術(shù)之后交流調(diào)速領(lǐng)域中新興的控制技術(shù),它采用空間矢量分析的方法,直接在定子坐標(biāo)系下計(jì)算并控制異步電機(jī)的轉(zhuǎn)矩和磁鏈,采用定子磁場定向,直接對逆變器的開關(guān)狀態(tài)進(jìn)行最佳控制,從而能夠快速而準(zhǔn)確地控制異步電動機(jī)的轉(zhuǎn)矩和磁鏈,以獲得轉(zhuǎn)矩的高動態(tài)性能。目前在高速離心機(jī)行業(yè),普遍采用通用型變頻器,其通用性好,但參數(shù)較多,價格較貴,為了降低成本增強(qiáng)控制性能,本文利用直接轉(zhuǎn)矩控制技術(shù)的優(yōu)點(diǎn),采用直接轉(zhuǎn)矩控制策略設(shè)計(jì)并制作了針對高速離心機(jī)的專用變頻器。 本文介紹了異步電動機(jī)和逆變器的基本數(shù)學(xué)模型,分析了異步電機(jī)直接轉(zhuǎn)矩控制的基本原理,以及直接轉(zhuǎn)矩控制系統(tǒng)的基本組成,對直接轉(zhuǎn)矩控制系統(tǒng)進(jìn)行了仿真研究,建立了基于MATLAB/Simulink的仿真系統(tǒng),介紹了仿真模型的各組成部分,包括3/2變換、定子磁鏈、電機(jī)轉(zhuǎn)矩觀測模型、轉(zhuǎn)矩調(diào)節(jié)器、磁鏈調(diào)節(jié)器、扇區(qū)判斷、開關(guān)表選擇等,給出了系統(tǒng)加減負(fù)載和加減轉(zhuǎn)速仿真結(jié)果,仿真結(jié)果表明了其磁鏈軌跡近似為圓形,系統(tǒng)具有良好的動態(tài)和穩(wěn)態(tài)性能,同時證明了建立的轉(zhuǎn)矩和磁鏈觀測模型以及控制算法的正確性和可行性。根據(jù)仿真實(shí)現(xiàn)方法以及結(jié)果的指導(dǎo),設(shè)計(jì)并制作了整個系統(tǒng)的硬件電路,包括主電路(單相整流、濾波、制動電路、啟動限流電路、逆變電路)、控制電路(DSP、驅(qū)動隔離放大、采樣)并對各器件進(jìn)行選型,給出了硬件各部分電路圖;最后介紹了系統(tǒng)的軟件流程以及各模塊的程序?qū)崿F(xiàn),系統(tǒng)的軟件部分采用C語言進(jìn)行編程,實(shí)現(xiàn)了定子相電流的采樣、定子相電壓的計(jì)算、定子磁鏈的計(jì)算和開關(guān)信號的輸出等功能。在分別對硬件和軟件各部分進(jìn)行調(diào)試后,進(jìn)行了系統(tǒng)的聯(lián)合調(diào)試,以TMS320F2808作為控制器,在一臺功率為1.5KW的交流異步電機(jī)上實(shí)現(xiàn)了直接轉(zhuǎn)矩控制。
標(biāo)簽: 直接轉(zhuǎn)矩控制 變頻器
上傳時間: 2013-05-31
上傳用戶:y307115118
雙向DC/DC變換器(Bi-directionalDC/DCconverters)是能夠根據(jù)需要調(diào)節(jié)能量雙向傳輸?shù)闹绷?直流變換器。隨著科技的發(fā)展,雙向DC/DC變換器的應(yīng)用需求越來越多,正逐步應(yīng)用到無軌電車、地鐵、列車、電動車等直流電機(jī)驅(qū)動系統(tǒng),直流不間斷電源系統(tǒng),航天電源等場合。一方面,雙向DC/DC變換器為這些系統(tǒng)提供能量,另一方面,又使可回收能量反向給供電端充電,從而節(jié)約能量。 大多數(shù)雙向DC/DC變換器采用復(fù)雜的輔助網(wǎng)絡(luò)來實(shí)現(xiàn)軟開關(guān)技術(shù),本文所研究的Buck/Boost雙向的DC/DC變換器從拓?fù)渖辖鉀Q器件軟開關(guān)的問題;由于Buck/Boost雙向DC/DC變換器的電流紋波較大,這會帶來嚴(yán)重的電磁干擾,本文結(jié)合Buck/Boost雙向DC/DC變換器拓?fù)渑c磁耦合技術(shù)使電感電流紋波減小;由于在同一頻率下不同負(fù)載時電流紋波不同,本文在控制時根據(jù)負(fù)載改變PWM頻率,從而使輕載時的電流紋波均較小。 本文所研究的雙向DC/DC變換器采用DSP處理器進(jìn)行控制,其原因在于:目前沒有專門用于控制該Buck/Boost雙向DC/DC變換器的控制芯片,而DSP具有多路的高分辨率PWM,通過對DSP寄存器的配置可以實(shí)現(xiàn)Buck/Boost雙向DC/DC變換器的控制PWM;DSP具有多路高速的A/D轉(zhuǎn)換接口,并可以通過配合PWM完成對反饋采樣,具備一定的濾波功能。 本文所研究的數(shù)字雙向DC/DC變換器實(shí)現(xiàn)了在Buck模式下功率MOSFET的零電壓開通及零電壓關(guān)斷,電感電流的交迭使其電感輸出端電流紋波明顯變小,輕載時PWM頻率的提升也使得電流紋波變小。
標(biāo)簽: F2808 2808 320F DCDC
上傳時間: 2013-06-08
上傳用戶:cy_ewhat
逆變器廣泛應(yīng)用于工業(yè)生產(chǎn)的各個方面,數(shù)字控制具有方便實(shí)現(xiàn)復(fù)雜算法、抗干擾性強(qiáng)和產(chǎn)品容易升級等優(yōu)點(diǎn),已成為未來逆變器的發(fā)展趨勢。使用數(shù)字技術(shù)控制設(shè)計(jì)逆變器,控制器的性能決定了逆變系統(tǒng)系統(tǒng)的性能。然而在很多高頻應(yīng)用的場合,目前常用的控制器的速度往往不能完全達(dá)到要求。與傳統(tǒng)單片機(jī)和DSP芯片相比,F(xiàn)PGA器件具有更高的處理速度。同時FPGA應(yīng)用在數(shù)字化逆變器設(shè)計(jì)中,還可以大大簡化控制系統(tǒng)結(jié)構(gòu),并可實(shí)現(xiàn)多種高速算法,具有較高的性價比。在逆變器的全數(shù)字化控制領(lǐng)域,F(xiàn)PGA具有很好的應(yīng)用價值。 論文首先介紹了SPWM基本原理及其控制方式,SPWM的生成方法,并結(jié)合本課題給出了查表法生成SPWM波的一般方法,且以單相全橋逆變器為例進(jìn)行了仿真。分析其的電路特點(diǎn),建立PWM逆變器的統(tǒng)一電路模型、連續(xù)狀態(tài)空間以及離散狀態(tài)空間模型,在此數(shù)學(xué)模型基礎(chǔ)上,針對逆變器研究分析了目前用于逆變器設(shè)計(jì)的各種數(shù)字控制技術(shù)、控制方案,討論了其控制方法的優(yōu)缺點(diǎn),相關(guān)控制器設(shè)計(jì)的一般問題,最后比較了其優(yōu)缺點(diǎn),指出其存在的共性問題,總結(jié)了使用FPGA設(shè)計(jì)逆變器數(shù)字控制器的優(yōu)勢。然后以單相電壓型PWM逆變器為控制模型采用新型模數(shù)結(jié)合現(xiàn)場可編程門陣列FPGA實(shí)現(xiàn)數(shù)字化控制器的方案,給出了純正正弦波逆變器的設(shè)計(jì)方案。 論文詳細(xì)論述了采用模數(shù)混合型FPGA作為主控芯片的高頻逆變器設(shè)計(jì)方法與實(shí)現(xiàn)過程。系統(tǒng)主控芯片采用Fusion系列AFS600,世界上首個模數(shù)混合型FPGA。主要設(shè)計(jì)要點(diǎn)包括:逆變器硬件電路設(shè)計(jì)以及SPWM數(shù)字控制系統(tǒng)軟件設(shè)計(jì)。外圍強(qiáng)電電路的設(shè)計(jì)的難點(diǎn)在于用于前端升壓的高頻變壓器的設(shè)計(jì)以及輸出端LC濾波電感與電容的選取。另外,SPWM“H”字全橋逆變電路中的高懸浮電壓也是設(shè)計(jì)中需要值得注意的重要環(huán)節(jié)。在控制系統(tǒng)軟件設(shè)計(jì)方面,采用FPGA自上而下的設(shè)計(jì)方法,對其控制系統(tǒng)進(jìn)行了功能劃分,完成了SPWM產(chǎn)生器以及加入死區(qū)補(bǔ)償?shù)腜WM發(fā)生器、和反饋等模塊的設(shè)計(jì)。 論文的結(jié)束部分給出了設(shè)計(jì)結(jié)果,并指出了進(jìn)一步的工作的思路和方向。
標(biāo)簽: 逆變器 數(shù)字控制 技術(shù)研究
上傳時間: 2013-05-19
上傳用戶:小碼農(nóng)lz
現(xiàn)如今,逆變器的脈沖寬度調(diào)制(PWM)技術(shù)作為一種最常見的調(diào)制方式在交流傳動系統(tǒng)中廣泛應(yīng)用。采用PWM調(diào)制技術(shù)的最終目的在于追求逆變器輸出電壓、電流波形更接近正弦從而進(jìn)一步控制負(fù)載電機(jī)的磁通正弦化。為了達(dá)到這些目的,很多種基于PWM原理的調(diào)制方法被相繼提出并應(yīng)用。 在鐵道牽引調(diào)速系統(tǒng)中,逆變裝置具有調(diào)速范圍寬,輸出頻率變化快等特點(diǎn),而逆變器本身器件的開關(guān)頻率又不是很高。這種情況下,分段同步調(diào)制模式的使用有效地改善了變頻器的輸出,達(dá)到了減少諧波的目的。本文圍繞分段同步調(diào)制在交流牽引傳動系統(tǒng)中的應(yīng)用進(jìn)行研究,主要目的在于解決該調(diào)制模式應(yīng)用中存在的切換點(diǎn)選擇、切換震蕩沖擊等問題。文章詳細(xì)討論了分段調(diào)制模式下載波比和載波比切換點(diǎn)選取的原則,重點(diǎn)分析了分段同步調(diào)制模式下載波比切換點(diǎn)沖擊電壓的產(chǎn)生原因和危害,提出了改善電壓電流沖擊的方法,并在搭建的實(shí)驗(yàn)平臺上驗(yàn)證了理論分析的正確性。此外,本文還對列車高速時載波比極低的極限情況下分段同步調(diào)制對變頻器輸出交流電壓和直流回流電流諧波的改善情況進(jìn)行了理論推導(dǎo)和仿真分析。 論文搭建了用于調(diào)制實(shí)驗(yàn)的3.7kW小功率電機(jī)實(shí)驗(yàn)平臺,在開環(huán)的VVVF調(diào)速系統(tǒng)中進(jìn)行了分段同步調(diào)制載波比切換實(shí)驗(yàn);在Matlab/Simulink環(huán)境下搭建了分段同步調(diào)制模式下的電機(jī)牽引模型,進(jìn)行了分段同步調(diào)制載波比切換仿真;實(shí)驗(yàn)和仿真結(jié)果表明,文章所提出的方法很好地完成了分段同步算法且有效抑制了可能發(fā)生的沖擊,所得結(jié)果驗(yàn)證了理論分析的正確性。
上傳時間: 2013-08-04
上傳用戶:hphh
風(fēng)能作為一種清潔可再生能源,發(fā)展迅速,已經(jīng)成為世界新能源最主要的發(fā)展方向之一。本文以863計(jì)劃項(xiàng)目"MW級風(fēng)力發(fā)電機(jī)組電控系統(tǒng)研制"為研究背景,介紹了1.2MW永磁同步電機(jī)變速恒頻風(fēng)力發(fā)電系統(tǒng),研究了變流系統(tǒng)中逆變器的控制方法。 本文首先對風(fēng)力發(fā)電進(jìn)行了概述,介紹了我國和世界風(fēng)電發(fā)展?fàn)顩r以及技術(shù)發(fā)展趨勢。當(dāng)今風(fēng)力發(fā)電技術(shù),大功率直驅(qū)化和雙饋是兩個發(fā)展方向,本課題1.2MW風(fēng)力發(fā)電系統(tǒng)就是采用了永磁同步電機(jī)加交直交變流系統(tǒng)的結(jié)構(gòu)模式,中間省去了齒輪箱,減少了維護(hù),具有較好的發(fā)展前景。 論文第二章首先對風(fēng)輪機(jī)葉片的空氣動力特性進(jìn)行了分析,介紹了不同風(fēng)速下風(fēng)力發(fā)電機(jī)的控制策略。就直驅(qū)技術(shù)與變速箱/感應(yīng)電機(jī)技術(shù)--目前風(fēng)力發(fā)電領(lǐng)域變速恒頻技術(shù)的兩大發(fā)展方向作了較為詳細(xì)的介紹分析。 在變流系統(tǒng)中,逆變并網(wǎng)是重要的環(huán)節(jié),起到了將電能傳輸?shù)诫娋W(wǎng)的作用。文章中重點(diǎn)分析了三相并網(wǎng)逆變器的主電路結(jié)構(gòu)、原理和工作方法,并進(jìn)行了理論推導(dǎo)和公式說明。 本文對1.2MW永磁同步電機(jī)變速恒頻風(fēng)力發(fā)電系統(tǒng)的主電路參數(shù)的選擇作了理論推導(dǎo)和計(jì)算,包括主電路直流側(cè)電容,網(wǎng)側(cè)電感,三重化升壓電感,網(wǎng)側(cè)濾波電容等,還確定了斬波和逆變部分所采用的開關(guān)管和六相整流所采用的二極管,并在額定正常工作情況下,分別計(jì)算斬波和逆變部分開關(guān)管的損耗和開關(guān)管的結(jié)溫。 本課題采用瞬時電流法對并網(wǎng)逆變器進(jìn)行控制。在實(shí)驗(yàn)中上確定了電壓外環(huán)和電流內(nèi)環(huán)的PI參數(shù),順利完成了閉環(huán)控制實(shí)驗(yàn)。 文中采用DSP2407高速集成控制芯片是控制的核心,并根據(jù)控制流程圖對其控制進(jìn)行了軟硬件設(shè)計(jì),實(shí)現(xiàn)了控制板上的信號采集、運(yùn)算、故障檢測、電路驅(qū)動等功能。并進(jìn)行了小功率試驗(yàn),得到了較好的電壓電流波形,并對波形進(jìn)行了詳細(xì)分析,驗(yàn)證了本文采用方法的正確性。
標(biāo)簽: DSP 風(fēng)力發(fā)電 并網(wǎng)逆變器
上傳時間: 2013-07-06
上傳用戶:wangdean1101
本文的目的在于設(shè)計(jì)一個自適應(yīng)噪音抵消系統(tǒng),使其能消除含噪語音信號中的背景噪音,達(dá)到提高語音信號質(zhì)量的目的.主要工作分為兩大部分.本文在第一部分介紹了自適應(yīng)數(shù)字濾波器的基本理論思想,具體闡述了自適應(yīng)噪聲抵消系統(tǒng)基本原理,并對自適應(yīng)噪聲抵消系統(tǒng)的指標(biāo)、抵消性能進(jìn)行了計(jì)算分析.自適應(yīng)濾波器的算法是整個系統(tǒng)的核心,在第一部分中,對兩種最基本的自適應(yīng)算法,進(jìn)行了詳細(xì)的介紹和分析,并針對兩種算法的優(yōu)缺點(diǎn)進(jìn)行了詳細(xì)的比較.這一部分中最關(guān)鍵的是對設(shè)計(jì)的噪聲抵消系統(tǒng)進(jìn)行計(jì)算機(jī)仿真,驗(yàn)證系統(tǒng)設(shè)計(jì)的合理性和算法的正確性.通過對自適應(yīng)噪聲抵消器的MATLAB仿真及對仿真圖形的分析,驗(yàn)證了系統(tǒng)設(shè)計(jì)和自適應(yīng)算法的可行性.第二部分主要完成自適應(yīng)噪聲抵消系統(tǒng)的硬件設(shè)計(jì)和軟件編程.在第一部分計(jì)算機(jī)仿真分析的基礎(chǔ)上,利用高速信號處理芯片DSP(TMS320LF2407)設(shè)計(jì)了一個噪聲干擾抵消系統(tǒng),在高速信號處理芯片(TMS320LF2407)上開發(fā)實(shí)現(xiàn)了自適應(yīng)LMS算法.
標(biāo)簽: DSP
上傳時間: 2013-06-28
上傳用戶:zklh8989
隨著科學(xué)技術(shù)的快速發(fā)展和數(shù)據(jù)采集系統(tǒng)的廣泛應(yīng)用,人們對數(shù)據(jù)采集系統(tǒng)的速度、精度、易操作性以及實(shí)時性的要求也在不斷地提高。通用串行總線USB作為一種新型的微機(jī)總線接口規(guī)范,以其使用方便、易于擴(kuò)展、速度快等優(yōu)點(diǎn)而被廣泛地應(yīng)用于數(shù)據(jù)采集系統(tǒng)中。現(xiàn)場可編程門陣列最大的特點(diǎn)是結(jié)構(gòu)靈活,開發(fā)周期較短,適合于實(shí)時信號處理,已被廣泛應(yīng)用于通信、數(shù)據(jù)采集、圖像處理等諸多領(lǐng)域。 @@ 本文充分利用USB和FPGA的上述優(yōu)點(diǎn),設(shè)計(jì)了一種基于USB2.0技術(shù)和FPGA技術(shù)相結(jié)合的高速數(shù)據(jù)采集系統(tǒng)。 @@ 首先,對數(shù)據(jù)采集基本理論及系統(tǒng)相關(guān)技術(shù)進(jìn)行了簡單地介紹。 @@ 其次,對以ADC轉(zhuǎn)換器(TLC5510)、FPGA芯片(EP1C6Q240C8)為控制器和USB接口芯片(CY7C68013A-56,簡稱FX2)為主的數(shù)據(jù)采集系統(tǒng)進(jìn)行了硬件設(shè)計(jì)和分析,并在此設(shè)計(jì)的基礎(chǔ)上給出相應(yīng)的原理圖、PCB。硬件設(shè)計(jì)主要包括FPGA與ADC和FX2之間的接口電路設(shè)計(jì)以及硬件邏輯設(shè)計(jì)。 @@ 再次,根據(jù)系統(tǒng)需求,對系統(tǒng)軟件部分進(jìn)行了設(shè)計(jì),分三部分:一是為滿足FX2在USB上的最大傳輸速率而編寫的固件程序;二是在PC機(jī)中的WindowsXP系統(tǒng)下利用GPD編寫USB設(shè)備驅(qū)動程序;三是充分了解FX2的主要功能特點(diǎn),并編寫出應(yīng)用程序。 @@ 最后,對系統(tǒng)的軟硬件進(jìn)行了調(diào)試,給出了調(diào)試結(jié)果和分析,對出現(xiàn)的問題給出了解決方案。結(jié)果表明,系統(tǒng)符合設(shè)計(jì)要求。 @@關(guān)鍵詞:USB2.0;FPGA;SOPC;數(shù)據(jù)采集;固件;
上傳時間: 2013-06-21
上傳用戶:cath
通用異步收發(fā)器(Universal Asynchronous Receiver Transmitter,UART)是一種能同時支持短距離和長距離數(shù)據(jù)傳輸?shù)拇型ㄐ沤涌冢粡V泛應(yīng)用于微機(jī)和外設(shè)之間的數(shù)據(jù)交換。像8251、NS8250、NS16550等都是常用的UART芯片,但是這些專用的串行接口芯片的缺點(diǎn)是數(shù)據(jù)傳輸速率比較慢,難以滿足高速率數(shù)據(jù)傳輸?shù)膱龊希匾木褪撬鼈兌季哂胁豢梢浦残裕虼艘眠@些芯片來實(shí)現(xiàn)PC機(jī)和FPGA芯片之間的通信,勢必會增加接口連線的復(fù)雜程度以及降低整個系統(tǒng)的穩(wěn)定性和有效性。 本課題就是針對UART的特點(diǎn)以及FPGA設(shè)計(jì)具有可移植性的優(yōu)勢,提出了一種基于FPGA芯片的嵌入式UART設(shè)計(jì)方法,其中主要包括狀態(tài)機(jī)的描述形式以及自頂向下的設(shè)計(jì)方法,利用硬件描述語言來編制UART的各個子功能模塊以及頂層模塊,之后將其集成到FPGA芯片的內(nèi)部,這樣不僅能解決傳統(tǒng)UART芯片的缺點(diǎn)而且同時也使整個系統(tǒng)變得更加具有緊湊性以及可靠性。 本課題所設(shè)計(jì)的LIART支持標(biāo)準(zhǔn)的RS-232C傳輸協(xié)議,主要設(shè)計(jì)有發(fā)送模塊、接收模塊、線路控制與中斷仲裁模塊、Modem控制模塊以及兩個獨(dú)立的數(shù)據(jù)緩沖區(qū)FIFO模塊。該模塊具有可變的波特率、數(shù)據(jù)幀長度以及奇偶校驗(yàn)方式,還有多種中斷源、中斷優(yōu)先級、較強(qiáng)的抗干擾數(shù)據(jù)接收能力以及芯片內(nèi)部自診斷的能力,模塊內(nèi)分開的接收和發(fā)送數(shù)據(jù)緩沖寄存器能實(shí)現(xiàn)全雙工通信。除此之外最重要的是利用IP模塊復(fù)用技術(shù)設(shè)計(jì)數(shù)據(jù)緩沖區(qū)FIFO,采用兩種可選擇的數(shù)據(jù)緩沖模式。這樣既可以應(yīng)用于高速的數(shù)據(jù)傳輸環(huán)境,也能適合低速的數(shù)據(jù)傳輸場合,因此可以達(dá)到資源利用的最大化。 在具體的設(shè)計(jì)過程中,利用Synplify Pro綜合工具、ModelSim仿真工具、ISE集成的軟件開發(fā)環(huán)境中對各個功能模塊進(jìn)行綜合優(yōu)化、仿真驗(yàn)證以及下載實(shí)現(xiàn)。各項(xiàng)數(shù)據(jù)結(jié)果表明,本課題中所設(shè)計(jì)的UART滿足預(yù)期設(shè)計(jì)目標(biāo)。
上傳時間: 2013-08-02
上傳用戶:rocketrevenge
隨著現(xiàn)代DSP、FPGA等數(shù)字芯片的信號處理能力不斷提高,基于軟件無線電技術(shù)的現(xiàn)代通信與信息處理系統(tǒng)也得到了更為廣泛的應(yīng)用。軟件無線電的基本思想是以一個通用、標(biāo)準(zhǔn)、模塊化的硬件系統(tǒng)作為其應(yīng)用平臺,把盡可能多的無線及個人通信和信號處理的功能用軟件來實(shí)現(xiàn),從而將無線通信新系統(tǒng)、新產(chǎn)品的開發(fā)逐步轉(zhuǎn)移到軟件上來。另一方面,現(xiàn)代信號處理系統(tǒng)對數(shù)據(jù)的處理速度、處理精度和動態(tài)范圍的要求也越來越高,需要每秒完成幾千萬到幾百億次運(yùn)算。因此研制具備高速實(shí)時信號處理能力的通用硬件平臺越來越受到業(yè)界的重視。 @@ 目前的高速實(shí)時信號處理系統(tǒng)一般均采用DSP+FPGA的架構(gòu),其中DSP主要負(fù)責(zé)完成系統(tǒng)通信和基帶信號處理算法,而FPGA主要完成信號預(yù)處理等前端算法,并提供系統(tǒng)常用的各種外部接口邏輯。本文的主要工作就在于完成通用型高速實(shí)時信號處理系統(tǒng)的FPGA軟件設(shè)計(jì)。 @@ 本文提出了一種基于多DSP與FPGA的通用高速實(shí)時信號處理系統(tǒng)的架構(gòu)。綜合考慮各方面因素,作者選擇使用兩片ADSP-TS201浮點(diǎn)DSP以混合耦合模型構(gòu)成系統(tǒng)信號處理核心;以Xilinx公司最新的高性能FPGA Virtex-5系列的XC5VLX50T提供系統(tǒng)所需的各種接口,包括與ADSP-TS201的高速Linkport接口以及SPI、UART、SPORT等常用外設(shè)接口。此外,作者還選擇了ADSP-BF533定點(diǎn)DSP加入系統(tǒng)當(dāng)中以擴(kuò)展系統(tǒng)音視頻信號處理能力,體現(xiàn)系統(tǒng)的通用性。 @@ 基于FPGA的嵌入式系統(tǒng)設(shè)計(jì)正逐漸成為現(xiàn)代FPGA應(yīng)用的一個熱點(diǎn)。結(jié)合課題需要,作者以Xilinx公司的MicroBlze軟核處理器為核心在Virtex-5片內(nèi)設(shè)計(jì)了一個嵌入式系統(tǒng),完成了對CF卡、DDR2 SDRAM存儲器的讀寫控制,并利用片內(nèi)集成的三態(tài)以太網(wǎng)MAC硬核模塊,實(shí)現(xiàn)了系統(tǒng)與上位PC機(jī)之間的以太網(wǎng)通信鏈路。此外,為擴(kuò)展系統(tǒng)功能,適應(yīng)未來可能的軟件升級,進(jìn)一步提高系統(tǒng)的通用性,還將嵌入式實(shí)時操作系統(tǒng)μC/OS-II移植到MicroBlaze處理器上。 @@ 最后,作者介紹了基于Xilinx RocketIO GTP收發(fā)器的高速串行傳輸設(shè)計(jì)的關(guān)鍵技術(shù)和基本的設(shè)計(jì)方法,充分體現(xiàn)了目前高速實(shí)時信號處理系統(tǒng)的發(fā)展要求和趨勢。 @@關(guān)鍵詞:高速實(shí)時信號處理;FPGA;Virtex-5;嵌入式系統(tǒng);MicroBlaze
標(biāo)簽: FPGA 實(shí)時信號 處理系統(tǒng)
上傳時間: 2013-05-17
上傳用戶:wangchong
現(xiàn)代社會信息量爆炸式增長,由于網(wǎng)絡(luò)、多媒體等新技術(shù)的發(fā)展,用戶對帶寬和速度的需求快速增加。并行傳輸技術(shù)由于時鐘抖動和偏移,以及PCB布線的困難,使得傳輸速率的進(jìn)一步提升面臨設(shè)計(jì)的極限;而高速串行通信技術(shù)憑借其帶寬大、抗干擾性強(qiáng)和接口簡單等優(yōu)勢,正迅速取代傳統(tǒng)的并行技術(shù),成為業(yè)界的主流。 本論文針對目前比較流行并且有很大發(fā)展?jié)摿Φ膬煞N高速串行接口電路——高速鏈路口和Rocket I/O進(jìn)行研究,并以Xilinx公司最新款的Virtex-5 FPGA為研究平臺進(jìn)行仿真設(shè)計(jì)。本論文的主要工作是以某低成本相控陣?yán)走_(dá)信號處理機(jī)為設(shè)計(jì)平臺,在其中的一塊信號處理板上,進(jìn)行了基于LVDS(Low VoltageDifferential Signal)技術(shù)的高速LinkPort(鏈路口)設(shè)計(jì)和基于CML(Current ModeLogic)技術(shù)的Rocket I/O高速串行接口設(shè)計(jì)。首先在FPGA的軟件中進(jìn)行程序設(shè)計(jì)和功能、時序的仿真,當(dāng)仿真驗(yàn)證通過之后,重點(diǎn)是在硬件平臺上進(jìn)行調(diào)試。硬件調(diào)試驗(yàn)證的方法是將DSP TS201的鏈路口功能與在FPGA中的模擬高速鏈路口相連接,進(jìn)行數(shù)據(jù)的互相傳送,接收和發(fā)送的數(shù)據(jù)相同,證明了高速鏈路口設(shè)計(jì)的正確性。并且在硬件調(diào)試時對Rocket IO GTP收發(fā)器進(jìn)行回環(huán)設(shè)計(jì),經(jīng)過回環(huán)之后接收到的數(shù)據(jù)與發(fā)送的數(shù)據(jù)相同,證明了Rocket I/O高速串行接口設(shè)計(jì)的正確性。
上傳時間: 2013-04-24
上傳用戶:戀天使569
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1