結合XILINXCPLD所做的模擬RS232通信verilog源程序
標簽: XILINXCPLD verilog 232 RS
上傳時間: 2013-09-03
上傳用戶:gps6888
差分信號(Differential Signal)在高速電路設計中的應用越來越廣泛,差分線大多為電路中最關鍵的信號,差分線布線的好壞直接影響到PCB板子信號質量。
標簽: Differential Allegro Signal 差分信號
上傳時間: 2013-09-04
上傳用戶:jennyzai
用VHDL語言在CPLD上實現串行通信
標簽: VHDL CPLD 語言 串行通信
上傳時間: 2013-09-06
上傳用戶:q3290766
程序主要用硬件描述語言(VHDL)實現:\r\n單片機與FPGA接口通信的問題
標簽: VHDL FPGA 單片機 接口通信
上傳用戶:ddddddos
1、 利用FLEX10的片內RAM資源,根據DDS原理,設計產生正弦信號的各功能模塊和頂層原理圖; 2、 利用實驗板上的TLC7259轉換器,將1中得到的正弦信號,通過D/A轉換,通過ME5534濾波后在示波器上觀察; 3、 輸出波形要求: 在輸入時鐘頻率為16KHz時,輸出正弦波分辨率達到1Hz; 在輸入時鐘頻率為4MHz時,輸出正弦波分辨率達到256Hz; 4、 通過RS232C通信,實現FPGA和PC機之間串行通信,從而實現用PC機改變頻率控制字,實現對輸出正弦波頻率的控制。
標簽: FPGA PC機 串行通信 輸出
上傳用戶:zhuimenghuadie
本應用筆記將介紹ADI公司高速轉換器部門用來評估高速ADC的特征測試和生產測試方法。本應用筆記僅供參考,不能替代產品數據手冊
標簽: 835 ADC AN 測試
上傳時間: 2014-12-23
上傳用戶:zhaiye
高速數字電路測試技術
標簽: 高速數字電路 測試技術
上傳時間: 2013-11-17
上傳用戶:hakim
ADC需要FFT處理器來評估頻譜純度,DAC則不同,利用傳統的模擬頻譜分析儀就能直接 研究它所產生的模擬輸出。DAC評估的挑戰在于要產生從單音正弦波到復雜寬帶CDMA信 號的各種數字輸入。數字正弦波可以利用直接數字頻率合成技術來產生,但更復雜的數字 信號則需要利用更精密、更昂貴的字發生器來產生。 評估高速DAC時,最重要的交流性能指標包括:建立時間、毛刺脈沖面積、失真、無雜散 動態范圍(SFDR)和信噪比(SNR)。本文首先討論時域指標,然后討論頻域指標。
標簽: 013 DAC MT 性能
上傳時間: 2013-10-27
上傳用戶:Vici
高速數字電路設計,實用
標簽: 高速數字 電路設計 華為
上傳時間: 2013-10-10
上傳用戶:kelimu
為了將通信系統中數字基帶信號調制到中頻信號上,采用數字上變頻技術,通過對數字I、Q兩路基帶信號進行FIR成形濾波、半帶插值濾波、數字混頻處理得到正交調制后的中頻信號,最后經MATLAB仿真分析得到相應的時域和頻域圖,來驗證電路設計的有效性。
標簽: 通信系統 數字 變頻技術
上傳時間: 2013-10-22
上傳用戶:1318695663
蟲蟲下載站版權所有 京ICP備2021023401號-1