Altera(Intel)_Cyclone_IV_EP4CE15_開發板資料硬件參考設計+邏輯例程Cyclone IV EP4CE15核心板主要特征參數如下所示:? 主控FPGA:EP4CE15F23C8N;? 主控FPGA外部時鐘源頻率:50MHz;? EP4CE15F23C8N芯片內部自帶豐富的Block RAM資源;? EP4CE15F23C8N芯片邏輯單元數為15K LE;? Cyclone IV EP4CE15板載W25Q064 SPI Flash芯片,8MB字節的存儲容量;? Cyclone IV EP4CE15板載Winbond 32MB的SDRAM,型號為W9825G6KH-6;? Cyclone IV EP4CE15核心板板載MP2315高效率DC/DC芯片提供FPGA芯片工作的3.3V電源;? Cyclone IV EP4CE15核心板引出了兩排64p、2.54mm間距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模塊、高速ADC采集模塊或者CMOS攝像頭模塊等;? Cyclone IV EP4CE15核心板引出了芯片的3路按鍵用于測試;? Cyclone IV EP4CE15核心板引出了芯片的2路LED用于測試;? Cyclone IV EP4CE15核心板引出了芯片的JTAG調試端口,采用雙排10p、2.54mm的排針;
上傳時間: 2022-05-11
上傳用戶:zhanglei193
六足機器人之24路舵機控制器驅動板資料
上傳時間: 2022-06-21
上傳用戶:
32路繼電器輸出端子板(通用).
標簽: 繼電器
上傳時間: 2022-07-18
上傳用戶:
本課題是國家自然科學基金重點資助項目“微型燃氣輪機一高速發電機分布式發電與能量轉換系統研究”(50437010)的部分研究內容。高速電機的體積小、功率密度大和效率高,正在成為電機領域的研究熱點之一。高速電機的主要特點有兩個:一是轉子的高速旋轉,二是定子繞組電流和鐵心中磁通的高頻率,由此決定了不同于普通電機的高速電機特有的關鍵技術。本文針對高速永磁電機的機械與電磁特性及其關鍵技術進行了深入地研究,主要包括以下內容: 首先,進行了高速永磁電機轉子的結構設計與強度分析。根據永磁體抗壓強度遠大于抗拉強度的特點,提出了一種采用整體永磁體外加非導磁高強度合金鋼護套的新型轉子結構。永磁體與護套之間采用過盈配合,用護套對永磁體施加的靜態預壓力抵消高速旋轉離心力產生的拉應力,使永磁體高速旋轉時仍承受一定的壓應力,從而保證永磁轉子的安全運行。基于彈性力學厚壁筒理論與有限元接觸理論,建立了新型高速永磁轉子應力計算模型,確定了護套和永磁體之間的過盈量,計算了永磁體和護套中的應力分布。該種轉子結構和強度計算方法已應用于高速永磁電機的樣機設計。 其次,進行了高速永磁轉子的剛度分析和磁力軸承—轉子系統的臨界轉速計算。基于電磁場理論分析了磁力軸承支承的各向同性,利用氣隙靜態偏置磁通密度計算了磁力軸承的線性支承剛度,在對高速電機轉子結構離散化的基礎上建立了磁力軸承—轉子系統的動力學方程,采用有限元法計算了高速永磁電機轉子的臨界轉速。利用該計算方法設計的1臺采用磁力軸承的高速電機,已成功實現60000r/min的運行。 再次,進行了高速永磁電機的定子設計,提出了一種新型環形繞組結構。環型繞組線圈的下層邊放在定子鐵心的6個槽中,而上層邊分布在定子鐵心軛部外緣的24個槽中,不但增加了定子表面的通風散熱面積,使冷卻氣流直接冷卻定子繞組,更為重要的是,解決了傳統2極電機繞組端部軸向過長的難題,使轉子軸向長度大為縮短,從而增加了高速永磁電機轉子系統的剛度。 然后,采用場路耦合以及解析與實驗相結合的方法,分析計算了高速永磁電機的損耗和溫升,并對高速永磁發電機的電磁特性進行了仿真。高速電機的優點是體積小和功率密度大,然而隨之而來的缺點是單位體積的損耗大,以及因散熱面積小造成的散熱困難。損耗和溫升的準確計算對高速電機的安全運行至關重要。為了準確計算高速電機的高頻鐵耗,對定子鐵心所采用的各向異性冷軋電工鋼片制作的試件,進行了不同頻率和不同軋制方向的導磁性能和損耗系數測定。然后采用場路耦合的方法,分析計算了高速電機的定子鐵耗和銅耗、轉子護套和永磁體內的高頻附加損耗以及轉子表面的風磨損耗。在損耗分析的基礎上,計算了高速電機的溫升。最后,設計制造了一臺額定轉速為60000r/min的高速永磁電機試驗樣機,并進行了初步的試驗研究。測量了電機在不同轉速下空載運行時的定、轉子溫升及定子繞組的反電動勢波形。通過與仿真結果的對比,部分驗證了高速永磁電機理論分析和設計方法的正確性。在此基礎上,提出一種高速永磁電機的改進設計方案,為進一步的研究工作打下了基礎。
上傳時間: 2013-04-24
上傳用戶:woshiayin
隨著電力電子技術的發展,高速永磁無刷直流電機應用前景越來越廣闊,有較大的研究價值,對其電磁性能進行準確的分析和設計具有重要的經濟價值和理論意義。本文主要是圍繞著永磁無刷直流電機,尤其是高速永磁電機的磁路、電路性能的分析、鐵耗和溫升的計算、優化設計、控制系統和樣機制造和實驗等做了大量的工作: 對電機的磁路進行分析設計:從磁路結構入手,分析了定子鐵芯、轉子鐵芯和永磁體的各種結構優劣及其選型、選材的根據;講述了場路結合的分析計算方法;給出了極數、槽數、繞組、轉子參數、定子參數和軸承的參數確定方法。 對永磁無刷直流電機的電路進行分析:從電機磁場分析入手,根據齒磁通分析計算了電樞繞組的感應電動勢;根據此電動勢的波形,推導了三相六狀態控制時,電動勢的電路計算模型,重點推導了電動勢平頂寬度小于120度電角度時的電路模型,指出換相前電流波形出現尖峰脈沖的原因,該模型考慮了電感對高速電機性能的影響;給出了基于能量攝動法計算繞組電感的方法。 高速永磁無刷直流電機內的損耗尤其是鐵耗較大,根據經驗系數來計算鐵耗的傳統方法已顯得力不從心,如何準確計算高速永磁無刷直流電機內的鐵耗是困擾電機工作者的一個難題,本文根據Bertotti鐵耗分立計算模型,進一步推導了考慮電機內旋轉磁化對鐵耗的影響的鐵耗計算模型,其各項損耗系數是由鐵芯材料在交變磁化條件下的損耗數據通過回歸計算得到。通過實際電機的計算和實驗測試,表明此計算模型有較高的準確度。隨著電機內損耗的增大,溫升也是一個重要問題,為了了解電機內的溫度分部,防止局部過熱,本文建立了基于熱網絡法永磁無刷直流電機的溫升計算模型,并對電機進行了溫升計算,計算結果和實際測量基本一致。 本文確立了永磁無刷直流電機的電磁計算方法,建立了優化設計的數學模型,編制了程序,用遺傳算法成功地對高速永磁無刷直流電機的效率進行了優化,給出了優化算例,并做出樣機,通過對優化前后的方案做出樣機并進行比較實驗,優化后測量損耗有了較大的減小。 對永磁無刷直流電機控制系統中的幾個關鍵問題進行了研究:位置檢測技術、三相逆變電路中的功率管壓降和控制系統換相角問題,它們都對電機的性能有很大的影響。本文著重分析了霍爾位置傳感器原理、選型及在電機中的安裝應用;功率管壓降對起動電流、功率的影響問題;控制系統提前或滯后換相對電機電流,輸出性能的影響,提出適當提前換相有利于電機出力。 做出永磁無刷直流電機樣機并進行實驗研究,主要包括高速永磁無刷直流電機、內置式永磁無刷直流電機、高壓永磁無刷直流電機的設計、性能分析、樣機制作、實驗分析等。建構了對樣機進行發電機測試、電動機測試、損耗測量的實驗平臺,通過在測試時使用假轉子的方法成功分離出了電機鐵耗和機械損耗,實驗測量結果和計算結果基本一致。 總之,通過對永磁無刷直流電機的磁路、電路及性能特性的分析研究,建立了一套永磁無刷直流電機的設計理論和分析方法,并通過樣機的制造和實驗,進一步的驗證了這些理論和方法的準確性,這對永磁無刷直流電機的設計和應用有很好的參考價值。
上傳時間: 2013-04-24
上傳用戶:阿四AIR
隨著現代科學技術的迅速發展和人們對數據采集技術要求的日益提 高,近年來數據采集技術得到了長足的發展,主要表現為精度越來越高, 傳輸的速度越來越快。但是各種基于ISA、PCI 等總線的數據采集系統存 在著安裝麻煩、受計算機插槽數量、地址、中斷資源的限制、可擴展性 差等缺陷,嚴重的制約了它們的應用范圍。USB 總線的出現很好的解決了 上述問題,它是1995 年INTEL、NEC、MICROSOFT、IBM 等公司為解決傳 統總線的不足而推出的一種新型串行通信標準。為了適應高速傳輸的需 要,2004 年4月,這些公司在原來1.1 協議的基礎上制定了USB2.0 傳輸 協議,使傳輸速度達到了480Mb/s。該總線具有安裝方便、高帶寬、易擴 展等優點,已經逐漸成為現代數據采集傳輸的發展趨勢。 以高速數字信號處理器(DSPs)為基礎的實時數字信號處理技術近 年來發展迅速,并獲得了廣泛的應用。TMS320C6713 是德州儀器公司 ( Texas Instrument ) 推出的浮點DSPs , 其峰值處理能力達到了 1350MFLOPS,是目前國際上性能最高的DSPs 之一。同時該DSPs 接口豐 富,擴展能力強,非常適合于做主控芯片。 基于TMS320C6713 和USB2.0,本文設計了一套多路實時信號采集系 統。該設計充分利用了高速數字信號處理器TMS320C6713 和USB 芯片 CY7C68001 的各種優點,實現了傳輸速度快,采樣精度高,易于擴展,接口簡單的特點。在本文中詳細討論了各種協議和功能模塊的設計。本文 的設計主要分為硬件部分和軟件部分,其中硬件部分包括模擬信號輸入 模塊,AD 數據采集模塊,USB 模塊,所有的硬件模塊都在TMS320C6713 的協調控制下工作,軟件部分包括DSP 程序和PC 端程序設計。總的設計 思想是以TMS320C6713為核心,通過AD 轉換,將采集的數據傳送給 TMS320C6713 進行數據處理,并將處理后的數據經過USB 接口傳送到上位 機。
上傳時間: 2013-04-24
上傳用戶:fudong911
電子功能模件是機電產品的基本組成部分,其水平高低直接決定整個機電產品的工作質量。當前PCB自動測試系統大多為歐美產品,價格相當昂貴,遠遠超出我國中小電子企業的承受能力。為了提高我國中小企業電子設備的競爭力,本課題研發了適合于我國中小企業、價格低廉、使用方便的PCB路內測試系統。 本文首先詳細介紹了PCB各種檢測技術的原理和特點,然后根據本課題面向的用戶群和他們對PCB測試的需求,組建PCB內測試系統。本系統基于虛擬儀器設計思想,以PCB上模擬電子器件、組合邏輯電路及由其構成的功能模塊等為被測對象,包括路內測試儀、邏輯分析單元、信號發生器、高速數據采集器、多路通道掃描器及針床。其中:路內測試儀對不同被測對象選擇不同測試方法,采用電位隔離法實現了被測對象與PCB上其他元器件的隔離,并采用自適應測試方法提高測試結果的準確度。邏輯分析單元主要采用反向驅動技術測試常見的組合邏輯電路。信號發生器能同時產生兩路正弦波、方波、斜波、三角波等常用波形。數據采集器能同時采集四路信號,以USB接口與主機通訊。多路通道掃描器采用小型繼電器陣列來實現,可擴展性好。針床采用新型夾具,既保證接觸性能,又不至破壞觸點。 實踐表明,本系統能對常用電子功能模件進行自動測試,基本達到了預期目標。
上傳時間: 2013-06-06
上傳用戶:klds
自20世紀80年代以來,正交頻分復用技術不但在廣播式數字音頻和視頻領域得到廣泛的應用,而且已經成為無線局域網標準(例如IEEE802.11a和HiperLAN/2等)的一部分。OFDM由于其頻譜利用率高,成本低等原因越來越受到人們的關注。隨著人們對通信數據化、寬帶化、個人化和移動化需求的增強,OFDM技術在綜合無線接入領域將會獲得越來越廣泛的應用。人們開始集中越來越多的精力開發OFDM技術在移動通信領域的應用,本文也是基于無線通信平臺上的OFDM技術的運用。 本文的所有內容都是建立在空地數據無線通信系統下行鏈路FPGA實現基礎上的。本文作者的主要工作集中在鏈路接收端的FPGA實現和調試上。主要包括幀同步(時間同步)算法的研究與設計、OFDM頻率同步算法的研究與設計以及同步模塊、OFDM解調模塊、QAM解調模塊的FPGA實現。最終實現高速數字圖像傳輸系統下行鏈路在無線環境中連通。 對于無線移動通信系統而言,多普勒頻移、收發設備的本地載頻偏差均可能破壞OFDM系統子載波之間的正交性,從而導致ICI,影響系統性能。另外,由于OFDM系統大多采用IFFT/FFT實現調制解調,因此在接收方確定FFT的起點對數據的正確解調也至關重要。同步技術即是針對系統中存在的定時偏差、頻率偏差進行定時、頻偏的估計與補償,來減少各種同步偏差對系統性能的影響。在OFDM實現的關鍵技術中,同步技術是十分重要的一部分。本文花費了三個章節闡述了同步技術的原理、算法和實現方法。 目前OFDM系統的載波同步方案,可以歸納為三大類:輔助數據類,盲估計類和基于循環前綴的半盲估計類。本文首先分析了各種載波同步方案的優缺點,并舉例說明了各個載波同步方式的實現方法。然后具體闡述了本文在FPGA平臺上實現的OFDM接收端同步的同步方式,包括其具體算法和FPGA實現結構。本文所采用的幀同步和頻率同步方案都是采用輔助數據類的,在闡述其具體算法的同時對算法在不同參數和不同形式下的性能做出了仿真對比分析。 OFDM的解調采用FFT算法,在FPGA上的實現是十分方便的。本文主要闡述其實現結構,重點放在提取有效數據部分有效數據位置的推導過程。最后介紹了本文實現QAM軟解調的解調方法。 本文闡述算法采用先提出原理,然后給出具體公式,再根據公式中的系數和變量分析算法性能的方式。在闡述實現方式時首先給出實現框圖,然后對框圖中比較重要或者復雜的部分進行詳細闡述。在介紹完每個模塊實現方式之后給出了仿真或者上板結果,最后再給出整體測試結果。
上傳時間: 2013-06-26
上傳用戶:希醬大魔王
隨著現代DSP、FPGA等數字芯片的信號處理能力不斷提高,基于軟件無線電技術的現代通信與信息處理系統也得到了更為廣泛的應用。軟件無線電的基本思想是以一個通用、標準、模塊化的硬件系統作為其應用平臺,把盡可能多的無線及個人通信和信號處理的功能用軟件來實現,從而將無線通信新系統、新產品的開發逐步轉移到軟件上來。另一方面,現代信號處理系統對數據的處理速度、處理精度和動態范圍的要求也越來越高,需要每秒完成幾千萬到幾百億次運算。因此研制具備高速實時信號處理能力的通用硬件平臺越來越受到業界的重視。 @@ 目前的高速實時信號處理系統一般均采用DSP+FPGA的架構,其中DSP主要負責完成系統通信和基帶信號處理算法,而FPGA主要完成信號預處理等前端算法,并提供系統常用的各種外部接口邏輯。本文的主要工作就在于完成通用型高速實時信號處理系統的FPGA軟件設計。 @@ 本文提出了一種基于多DSP與FPGA的通用高速實時信號處理系統的架構。綜合考慮各方面因素,作者選擇使用兩片ADSP-TS201浮點DSP以混合耦合模型構成系統信號處理核心;以Xilinx公司最新的高性能FPGA Virtex-5系列的XC5VLX50T提供系統所需的各種接口,包括與ADSP-TS201的高速Linkport接口以及SPI、UART、SPORT等常用外設接口。此外,作者還選擇了ADSP-BF533定點DSP加入系統當中以擴展系統音視頻信號處理能力,體現系統的通用性。 @@ 基于FPGA的嵌入式系統設計正逐漸成為現代FPGA應用的一個熱點。結合課題需要,作者以Xilinx公司的MicroBlze軟核處理器為核心在Virtex-5片內設計了一個嵌入式系統,完成了對CF卡、DDR2 SDRAM存儲器的讀寫控制,并利用片內集成的三態以太網MAC硬核模塊,實現了系統與上位PC機之間的以太網通信鏈路。此外,為擴展系統功能,適應未來可能的軟件升級,進一步提高系統的通用性,還將嵌入式實時操作系統μC/OS-II移植到MicroBlaze處理器上。 @@ 最后,作者介紹了基于Xilinx RocketIO GTP收發器的高速串行傳輸設計的關鍵技術和基本的設計方法,充分體現了目前高速實時信號處理系統的發展要求和趨勢。 @@關鍵詞:高速實時信號處理;FPGA;Virtex-5;嵌入式系統;MicroBlaze
上傳時間: 2013-05-17
上傳用戶:wangchong
現代社會信息量爆炸式增長,由于網絡、多媒體等新技術的發展,用戶對帶寬和速度的需求快速增加。并行傳輸技術由于時鐘抖動和偏移,以及PCB布線的困難,使得傳輸速率的進一步提升面臨設計的極限;而高速串行通信技術憑借其帶寬大、抗干擾性強和接口簡單等優勢,正迅速取代傳統的并行技術,成為業界的主流。 本論文針對目前比較流行并且有很大發展潛力的兩種高速串行接口電路——高速鏈路口和Rocket I/O進行研究,并以Xilinx公司最新款的Virtex-5 FPGA為研究平臺進行仿真設計。本論文的主要工作是以某低成本相控陣雷達信號處理機為設計平臺,在其中的一塊信號處理板上,進行了基于LVDS(Low VoltageDifferential Signal)技術的高速LinkPort(鏈路口)設計和基于CML(Current ModeLogic)技術的Rocket I/O高速串行接口設計。首先在FPGA的軟件中進行程序設計和功能、時序的仿真,當仿真驗證通過之后,重點是在硬件平臺上進行調試。硬件調試驗證的方法是將DSP TS201的鏈路口功能與在FPGA中的模擬高速鏈路口相連接,進行數據的互相傳送,接收和發送的數據相同,證明了高速鏈路口設計的正確性。并且在硬件調試時對Rocket IO GTP收發器進行回環設計,經過回環之后接收到的數據與發送的數據相同,證明了Rocket I/O高速串行接口設計的正確性。
上傳時間: 2013-04-24
上傳用戶:戀天使569