高速串并轉換器的設計是FPGA 設計的一個重要方面,傳統設計方法由于采用FPGA 的內部邏輯資源來實現,從而限制了串并轉換的速度。該研究以網絡交換調度系統的FGPA 驗證平臺中多路高速串并轉換器的設計為例,詳細闡述了1 :8DDR 模式下高速串并轉換器的設計方法和16 路1 :8 串并轉換器的實現。結果表明,采用Xilinx Virtex24 的ISERDES 設計的多路串并轉換器可以實現800 Mbit/ s 輸入信號的串并轉換,并且減少了設計復雜度,縮短了開發周期,能滿足設計要求。關鍵詞:串并轉換;現場可編程邏輯陣列;Xilinx ; ISERDES
標簽: FPGA 多路 串并轉換
上傳時間: 2013-11-03
上傳用戶:王小奇
Altium_designer4層以上高速板布線的16個技巧
標簽: Altium_designer 高速板布線
上傳時間: 2013-11-01
上傳用戶:realabc
上傳時間: 2013-10-29
上傳用戶:戀天使569
上傳時間: 2013-11-17
上傳用戶:hxy200501
十五路遙控接收板
標簽: 遙控接收
上傳時間: 2013-12-28
上傳用戶:liansi
這是一本介紹如何在高速存板過程中如何進行時序分析的好書
標簽: 過程 時序分析
上傳時間: 2013-12-04
上傳用戶:ANRAN
EasyARM2131開發板源碼之一-----------2.GPIO輸出實驗-單路LED控制
標簽: EasyARM 2131 GPIO LED
上傳時間: 2013-12-07
上傳用戶:aeiouetla
隆重推出NO.7信令系統(SS7)之國家標準(中文)—— NO7-2M高速信令鏈路(MTP部分)yd1125
標簽: NO 1125 MTP SS7
上傳時間: 2013-12-19
上傳用戶:wendy15
這是我最近買的一套CPLD開發板VHDL源程序并附上開發板的原理圖,希望對你是一個很好的幫助!其中內容為:8位優先編碼器,乘法器,多路選擇器,二進制轉BCD碼,加法器,減法器,簡單狀態機,四位比較器,7段數碼管,i2c總線,lcd液晶顯示,撥碼開關,串口,蜂鳴器,矩陣鍵盤,跑馬燈,交通燈,數字時鐘.
標簽: CPLD VHDL BCD 開發板
上傳時間: 2015-07-23
上傳用戶:李夢晗
國外知名書籍Mobile System的電子文檔 將全書的精華以電子書方式展現 對於學習通訊網路系統的基礎相當有幫助
標簽: Mobile System 方式 系統
上傳時間: 2014-01-10
上傳用戶:anng
蟲蟲下載站版權所有 京ICP備2021023401號-1