偏振模色散(PMD)是限制光通信系統(tǒng)向高速率和大容量擴(kuò)展的主要障礙,尤其是160Gb/s光傳輸系統(tǒng)中,由PMD引起的脈沖畸變現(xiàn)象更加嚴(yán)重。為了克服PMD帶來(lái)的危害,國(guó)內(nèi)外已經(jīng)開(kāi)始了對(duì)PMD補(bǔ)償?shù)难芯?。但是目前的補(bǔ)償系統(tǒng)復(fù)雜、成本高且補(bǔ)償效果不理想,因此采用前向糾錯(cuò)(FEC)和偏振擾偏器配合抑制PMD的方法,可以實(shí)現(xiàn)低成本的PMD補(bǔ)償。 在實(shí)驗(yàn)中將擾偏器連入光時(shí)分復(fù)用系統(tǒng),通過(guò)觀察其工作前后的脈沖波形,發(fā)現(xiàn)擾偏器的應(yīng)用改善了系統(tǒng)的性能。隨著系統(tǒng)速率的提高,對(duì)擾偏器速率的要求也隨之提高,目前市場(chǎng)上擾偏器的速率無(wú)法滿足160Gb/s光傳輸系統(tǒng)要求。通過(guò)對(duì)偏振擾偏器原理的分析,決定采用高速控制電路驅(qū)動(dòng)偏振控制器的方法來(lái)實(shí)現(xiàn)高速擾偏器的設(shè)計(jì)。擾偏器采用鈮酸鋰偏振控制器,其響應(yīng)時(shí)間小于100ns,是目前偏振控制器能夠達(dá)到的最高速率,但是將其用于160Gb/s高速光通信系統(tǒng)擾偏時(shí),這個(gè)速率仍然偏低,因此,提出采用多段鈮酸鋰晶體并行擾偏的方法,彌補(bǔ)鈮酸鋰偏振控制器速率低的問(wèn)題。通過(guò)對(duì)幾種處理器的分析和比較,選擇DSP+FPGA作為控制端,DSP芯片用于產(chǎn)生隨機(jī)數(shù)據(jù),F(xiàn)PGA芯片具有豐富的I/O引腳,工作頻率高,可以實(shí)現(xiàn)大量數(shù)據(jù)的快速并行輸出。這樣的方案可以充分發(fā)揮DSP和FPGA各自的優(yōu)勢(shì)。另外對(duì)數(shù)模轉(zhuǎn)換芯片也要求響應(yīng)速度快,本論文以FPGA為核心,完成了FPGA與其它芯片的接口電路設(shè)計(jì)。在QuartusⅡ集成環(huán)境中進(jìn)行FPGA的開(kāi)發(fā),使用VHDL語(yǔ)言和原理圖輸入法進(jìn)行電路設(shè)計(jì)。 本文設(shè)計(jì)的偏振擾偏器在高速控制電路的驅(qū)動(dòng)下,可以實(shí)現(xiàn)大量的數(shù)據(jù)處理,采用多段鈮酸鋰晶體并行工作的方法,可以提高偏振擾偏器的速率。利用本方案制作的擾偏器具有高擾偏速率,適合應(yīng)用于160Gb/s光通信系統(tǒng)中進(jìn)行PMD補(bǔ)償。
上傳時(shí)間: 2013-04-24
上傳用戶:suxuan110425
現(xiàn)代自動(dòng)化生產(chǎn)技術(shù)迅猛發(fā)展,對(duì)保證其產(chǎn)品質(zhì)量的檢測(cè)技術(shù)也提出了更高的要求,許多傳統(tǒng)的檢測(cè)手段已不能滿足現(xiàn)代化大生產(chǎn)的需求.而在計(jì)算機(jī)視覺(jué)理論基礎(chǔ)上發(fā)展起來(lái)的視覺(jué)檢測(cè)技術(shù)以其高精度、非接觸、自動(dòng)化程度高等優(yōu)點(diǎn)滿足了現(xiàn)代生產(chǎn)過(guò)程在線檢測(cè)的要求,逐漸由實(shí)驗(yàn)室走向工業(yè)現(xiàn)場(chǎng),得到了日益廣泛的應(yīng)用.隨著現(xiàn)代生產(chǎn)節(jié)拍的不斷加快,以及檢測(cè)節(jié)點(diǎn)的增多,處理數(shù)據(jù)量的增大,對(duì)視覺(jué)檢測(cè)系統(tǒng)的測(cè)量速度提出了更高的要求,而在現(xiàn)有的檢測(cè)系統(tǒng)中,實(shí)現(xiàn)100%實(shí)時(shí)在線檢測(cè)的關(guān)鍵問(wèn)題是提高視覺(jué)圖像的處理速度,從而提高整個(gè)視覺(jué)檢測(cè)系統(tǒng)的處理速度.因此該文提出基于FPGA的高速圖像處理系統(tǒng)的設(shè)計(jì)方案,得到了國(guó)家"十五"攻關(guān)項(xiàng)目"光學(xué)數(shù)碼柔性通用坐標(biāo)測(cè)量機(jī)"的資助.該文針對(duì)以下三個(gè)方面進(jìn)行研究并取得一定的成果:(一)高速圖像處理硬件解決方案的研究通過(guò)分析現(xiàn)有的幾種實(shí)現(xiàn)高速圖像處理的方法的優(yōu)缺點(diǎn),提出了基于現(xiàn)場(chǎng)可編程邏輯器件FPGA(Field Programmable Gate Array)技術(shù)的高速圖像處理系統(tǒng)的方案,并構(gòu)建了其硬件平臺(tái).(二)基于USB總線的通訊采用USB專用接口芯片,實(shí)現(xiàn)高速圖像處理系統(tǒng)與PC機(jī)的通訊驗(yàn)證硬件設(shè)計(jì)的正確性.(三)基于FPGA的圖像處理的研究分析圖像處理的特點(diǎn)及其基本的方法,初步研究了基于FPGA的圖像低層次處理的硬件化方法的實(shí)現(xiàn).
上傳時(shí)間: 2013-04-24
上傳用戶:tb_6877751
激光測(cè)距是激光技術(shù)在軍事上最早和最成熟的應(yīng)用,自1961.年美國(guó)休斯飛機(jī)公司研制成功世界上第一臺(tái)激光測(cè)距機(jī)之后,激光測(cè)距技術(shù)發(fā)展迅速。如今,它已經(jīng)被廣泛運(yùn)用于軍用領(lǐng)域和民用領(lǐng)域。為了進(jìn)一步提高我國(guó)激光測(cè)距水平,研制更高性能激光測(cè)距機(jī)依然是我國(guó)國(guó)防科技研究中的重要課題之一。其中,測(cè)距精度是激光測(cè)距機(jī)的一個(gè)重要參數(shù)。而激光測(cè)距機(jī)能否準(zhǔn)確的檢測(cè)激光回波信號(hào)將直接影響測(cè)距精度。 脈沖激光測(cè)距系統(tǒng)主要包括激光發(fā)射子系統(tǒng)、激光回波探測(cè)子系統(tǒng)、回波檢測(cè)與主控子系統(tǒng)、終端顯示子系統(tǒng)等組成。其中設(shè)計(jì)高精度激光回波檢測(cè)與主控子系統(tǒng)是實(shí)現(xiàn)高精度激光測(cè)距的核心問(wèn)題。傳統(tǒng)激光回波檢測(cè)與主控子系統(tǒng)通常采用分立元件和小規(guī)模集成電路設(shè)計(jì),電路復(fù)雜且精度較低。隨著數(shù)字電路設(shè)計(jì)技術(shù)的發(fā)展,已出現(xiàn)大規(guī)模可編程邏輯器件FPGA(現(xiàn)場(chǎng)可編程門陣列)和CPLD(復(fù)雜可編程邏輯器件)。采用FPGA代替?zhèn)鹘y(tǒng)的分立元件和小規(guī)模集成電路來(lái)設(shè)計(jì)激光回波檢測(cè)與主控子系統(tǒng),不僅提高了回波檢測(cè)精度,同時(shí)簡(jiǎn)化了整個(gè)測(cè)距系統(tǒng)的設(shè)計(jì)。 本文研究了將激光回波信號(hào)直接送入FPGA進(jìn)行檢測(cè)的方案。同時(shí),采用這種方案設(shè)計(jì)了一種激光回波檢測(cè)系統(tǒng),并把它成功運(yùn)用在一引信項(xiàng)目中。這種方案電路設(shè)計(jì)簡(jiǎn)單,易于實(shí)現(xiàn)。在實(shí)際應(yīng)用中,由于激光回波探測(cè)子系統(tǒng)只是完成由光信號(hào)到電信號(hào)的轉(zhuǎn)換及簡(jiǎn)單放大,理論分析和試驗(yàn)結(jié)果均表明,采用該方案進(jìn)行回波檢測(cè)的精度較低,這種回波檢測(cè)方法也只能應(yīng)用在測(cè)距精度要求低的項(xiàng)目中。 為了滿足另一高精度測(cè)距項(xiàng)目的需要,在FPGA直接進(jìn)行激光回波檢測(cè)方案的基礎(chǔ)上,設(shè)計(jì)了一種高精度激光回波檢測(cè)系統(tǒng)。文中介紹了其實(shí)現(xiàn)原理,理論上分析了該系統(tǒng)所能達(dá)到的回波檢測(cè)精度及整機(jī)測(cè)距系統(tǒng)的測(cè)距精度。與第一種方案相比,該方案引入了超高速數(shù)據(jù)采集電路。由于采樣速率高達(dá)lGsps,該方案實(shí)現(xiàn)的難點(diǎn)在于如何保證數(shù)據(jù)采集電路的穩(wěn)定工作。文中從總體方案的設(shè)計(jì),到器件的選型,硬件電路板的實(shí)現(xiàn)等方面做了詳細(xì)的闡述,最終完成了系統(tǒng)硬件電路設(shè)計(jì)。接著介紹了系統(tǒng)程序設(shè)計(jì)。后面給出了試驗(yàn)測(cè)試結(jié)果,該系統(tǒng)工作穩(wěn)定,性能良好。系統(tǒng)設(shè)計(jì)中引入的超高速數(shù)據(jù)采集電路有著廣泛的應(yīng)用,為其他相關(guān)設(shè)計(jì)提供了參考。最后,對(duì)全文做了工作總結(jié),并給出了接下來(lái)的后續(xù)工作與展望。 本文在高速FPGA對(duì)激光回波信號(hào)檢測(cè)方向取得了一定的成果,為進(jìn)一步研究提供了參考價(jià)值。
標(biāo)簽: FPGA 激光 回波 中的應(yīng)用
上傳時(shí)間: 2013-06-13
上傳用戶:cy1109
隨著信息社會(huì)的發(fā)展,人們要處理的各種信息總量變得越來(lái)越大,尤其在處理大數(shù)據(jù)量與實(shí)時(shí)處理數(shù)據(jù)方面,對(duì)處理設(shè)備的要求是非常高的。為滿足這些要求,實(shí)時(shí)快速的各種CPU、處理板應(yīng)運(yùn)而生。這類CPU與板卡處理數(shù)據(jù)速度快,效率高,并且不斷的完善與發(fā)展。此類板卡要求與外部設(shè)備通訊,同時(shí)也要進(jìn)行內(nèi)部的數(shù)據(jù)交換,于是板卡的接口設(shè)備調(diào)試與內(nèi)部數(shù)據(jù)交換也成為必須要完成的工作。本文所作的工作正是基于一種高速通用信號(hào)處理板的外部接口和內(nèi)部數(shù)據(jù)通道的設(shè)計(jì)。 本文首先介紹了通用信號(hào)處理板的應(yīng)用開(kāi)發(fā)背景,包括此類板卡使用的處理芯片、板上設(shè)備、發(fā)展概況以及和外部相連的各種總線概況,同時(shí)說(shuō)明了本人所作的主要工作。 其次,介紹了PCI接口的有關(guān)規(guī)范,給出了通用信號(hào)處理板與CPCI的J1口的設(shè)計(jì)時(shí)序;介紹了DDR存儲(chǔ)器的概況、電平標(biāo)準(zhǔn)以及功能寄存器,并給出了與DDR.存儲(chǔ)器接口的設(shè)計(jì)時(shí)序;介紹了片上主要數(shù)據(jù)處理器件TS-202的有關(guān)概況,設(shè)計(jì)了板卡與DSP的接口時(shí)序。 再次,介紹了Altera公司FPGA的程序設(shè)計(jì)流程,并使用VHDL語(yǔ)言編程完成各個(gè)模塊之間的數(shù)據(jù)傳遞,并重點(diǎn)介紹了DDR控制核的編寫。 再次,介紹了WDM驅(qū)動(dòng)程序的結(jié)構(gòu),程序設(shè)計(jì)方法等。 最后,通過(guò)從工控機(jī)向通用信號(hào)處理板寫連續(xù)遞增的數(shù)據(jù)驗(yàn)證了整個(gè)系統(tǒng)已經(jīng)正常工作。實(shí)現(xiàn)了信號(hào)處理板內(nèi)部數(shù)據(jù)通道設(shè)計(jì)以及與外部接口的通訊;并且還提到了對(duì)此設(shè)計(jì)以后地完善與發(fā)展。 本文所作的工作如下: 1、設(shè)計(jì)完成了處理板各接口時(shí)序,使處理板可以從接口接受/發(fā)送數(shù)據(jù)。 2、完成了FPGA內(nèi)部的數(shù)據(jù)通道的設(shè)計(jì),使數(shù)據(jù)可以從CPCI準(zhǔn)確的傳送到DSP進(jìn)行處理,并編寫了DSP的測(cè)試程序。 3、完成了DDR SDRAM控制核的VHDL程序編寫。 4、完成了PCI驅(qū)動(dòng)程序的編寫。
標(biāo)簽: FPGA 高速并行 信號(hào)處理板 數(shù)據(jù)接口
上傳時(shí)間: 2013-06-30
上傳用戶:唐僧他不信佛
DFT(離散傅立葉變換)作為將信號(hào)從時(shí)域轉(zhuǎn)換到頻域的基本運(yùn)算,在各種數(shù)字信號(hào)處理中起著核心作用
標(biāo)簽: FPGA FFT 擴(kuò)展 處理器
上傳時(shí)間: 2013-08-04
上傳用戶:wangdean1101
在圖像處理、航空航天、遙感測(cè)量、現(xiàn)代電子測(cè)試等很多領(lǐng)域,要求測(cè)試儀器設(shè)備能及時(shí)保存原始測(cè)試數(shù)據(jù),用于事后數(shù)據(jù)分析和處理。同時(shí)前端探測(cè)器性能的提高,對(duì)于各種系統(tǒng)存儲(chǔ)容量、體積、造價(jià)、穩(wěn)定性等都提出了更高的要求。因此研制性能可靠、體積小、低成本的數(shù)據(jù)存儲(chǔ)系統(tǒng)是十分必要的。 本文提出基于ARM嵌入式處理器+FPGA結(jié)構(gòu)的高速信號(hào)采集與存儲(chǔ)系統(tǒng)解決方案。進(jìn)行了信號(hào)采集與存儲(chǔ)系統(tǒng)設(shè)計(jì)。其特點(diǎn)是高性能、低成本、體積小。 文中利用了ARM處理器和FPGA可編程邏輯器件的特點(diǎn),進(jìn)行了基于本方案的硬件設(shè)計(jì),:FPGA軟件設(shè)計(jì)。敘述了PCB設(shè)計(jì)以及調(diào)試過(guò)程中需注意的問(wèn)題。 系統(tǒng)的硬件設(shè)計(jì)以ARM和FPGA為平臺(tái),ARM處理器采用了Samsung公司的S3C2410,F(xiàn)PGA采用Altera公司的EP2C8。硬件設(shè)計(jì)圍繞著核心芯片,進(jìn)行了電源設(shè)計(jì)和ARM和FPGA外圍電路設(shè)計(jì)。 ARM處理器實(shí)現(xiàn)了系統(tǒng)的控制;FPGA作為協(xié)處理器實(shí)現(xiàn)了FIFO,一些接口、時(shí)序控制等,協(xié)助ARM采集數(shù)據(jù)。在FPGA中實(shí)現(xiàn)硬件電路簡(jiǎn)化了外圍電路,使得設(shè)計(jì)靈活,開(kāi)發(fā)調(diào)試方便,也提高了系統(tǒng)的可靠性。 系統(tǒng)軟件操作系統(tǒng)采用的是Linux,基于嵌入式Linux操作系統(tǒng)的特點(diǎn),分析了系統(tǒng)的實(shí)時(shí)性。接著進(jìn)行了Linux平臺(tái)上基于Qt的用戶界面應(yīng)用程序設(shè)計(jì)。 最后分析了系統(tǒng)測(cè)試結(jié)果,并指出存在的問(wèn)題和改進(jìn)方法。
標(biāo)簽: ARMFPGA 高速信號(hào) 采集 存儲(chǔ)
上傳時(shí)間: 2013-07-10
上傳用戶:cylnpy
目前,以互聯(lián)網(wǎng)業(yè)務(wù)為代表的網(wǎng)絡(luò)應(yīng)用,正快速地向包括數(shù)據(jù)、語(yǔ)音、圖像的綜合寬帶多媒體方向發(fā)展,構(gòu)建寬帶化、大容量、全業(yè)務(wù)、智能化的現(xiàn)代通信網(wǎng)絡(luò)已成為大勢(shì)所趨.寬帶無(wú)線接入(BWA)憑借其組網(wǎng)快速靈活、運(yùn)營(yíng)維護(hù)方便及成本較低等競(jìng)爭(zhēng)優(yōu)勢(shì),迅速成為市場(chǎng)熱點(diǎn),各種微波、無(wú)線通信領(lǐng)域的先進(jìn)手段和方法不斷引入,各種寬帶無(wú)線接入技術(shù)迅速涌現(xiàn).由于BWA要用于非視距傳輸,所以必須考慮無(wú)線信道的多經(jīng)效應(yīng).而OFDM技術(shù)憑借著魯棒的對(duì)抗頻率選擇性衰落能力和極高頻譜效率引起了學(xué)術(shù)界和工業(yè)界的高度重視.其基本思想是把調(diào)制在單載波上的高速串行數(shù)據(jù)流,分成多路低速的數(shù)據(jù)流,調(diào)制到多個(gè)正交載波上并行傳輸,這樣在傳輸時(shí),雖然整個(gè)信道是頻率選擇性衰落,但是各個(gè)子信道卻是平坦衰落,有效對(duì)抗了多經(jīng)效應(yīng),同時(shí)由于各個(gè)子載波是正交的,極大提高了頻譜效率.可以預(yù)料的是,隨著通信系統(tǒng)將向基于IPv6核心網(wǎng)的全I(xiàn)P包的傳輸方向發(fā)展,越來(lái)越多的通信系統(tǒng)將具有"突發(fā)模式"的特征.本文關(guān)注的正是突發(fā)OFDM系統(tǒng)接收機(jī)設(shè)計(jì)和實(shí)現(xiàn).由于IEEE 802.11a無(wú)線局域網(wǎng)是OFDM技術(shù)第一次真正的應(yīng)用于突發(fā)系統(tǒng),實(shí)現(xiàn)了面向IP的無(wú)線寬帶傳輸,所以基于IEEE 802.11a的突發(fā)OFDM系統(tǒng)有著重要的借鑒和研究?jī)r(jià)值,本文也正是圍繞著這個(gè)中心而展開(kāi).本文的各章節(jié)安排如下:在第一章中主要介紹OFDM的技術(shù)原理和在寬帶無(wú)線接入中的應(yīng)用,同時(shí)引出本文所關(guān)注的突發(fā)OFDM接收機(jī)設(shè)計(jì).在第二章中先介紹了相干接收和信道估計(jì)的概念,重點(diǎn)分析了本文所采用的WLAN信道模型和信道估計(jì)算法,然后在得到同步誤差表達(dá)式的基礎(chǔ)上,先用星座圖直觀的表現(xiàn)OFDM系統(tǒng)中各種同步誤差的影響,再?gòu)男旁氡葥p失的角度對(duì)符種同步誤差進(jìn)行分析.第三章是本文的重點(diǎn)之一,在本章中對(duì)基于IEEE 802.11a的各種同步算法包括幀檢測(cè)和符號(hào)定時(shí)、載波同步和采樣時(shí)鐘同步進(jìn)行仿真和比較,并針對(duì)適合FPGA實(shí)現(xiàn)的同步算法進(jìn)行了重點(diǎn)的分析.第四章也是本文的重點(diǎn)之一,提出了整個(gè)OFDM系統(tǒng)平臺(tái)的硬件結(jié)構(gòu)和基于IEEE 802.11a的接收機(jī)FPGA設(shè)計(jì)方案,然后從整體上介紹了接收機(jī)的實(shí)現(xiàn)結(jié)構(gòu),并給出了接收機(jī)各個(gè)模塊的具體設(shè)計(jì),最后對(duì)整個(gè)系統(tǒng)調(diào)試過(guò)程和測(cè)試結(jié)果進(jìn)行了分析.
上傳時(shí)間: 2013-04-24
上傳用戶:zhoujunzhen
合成孔徑雷達(dá)的實(shí)時(shí)信號(hào)處理系統(tǒng),可以分成相對(duì)獨(dú)立的幾個(gè)階段,即A/D變換和緩存、距離向預(yù)處理器、方位向預(yù)處理器、距離向壓縮處理、轉(zhuǎn)置存儲(chǔ)器、方位向壓縮處理、逆轉(zhuǎn)置存儲(chǔ)器.合成孔徑雷達(dá)預(yù)處理的目的,就是緩解高處理數(shù)據(jù)率和低傳輸數(shù)據(jù)率的矛盾,使得在不太影響成像質(zhì)量的前提下,盡量減少傳輸?shù)臄?shù)據(jù)率,有利于后續(xù)處理的硬件實(shí)現(xiàn),做到實(shí)時(shí)處理.論文結(jié)合電子所合成孔徑雷達(dá)實(shí)時(shí)成像處理系統(tǒng),設(shè)計(jì)開(kāi)發(fā)了基于Xilinx Virtex-E FPGA的星載SAR高速預(yù)處理板,該信號(hào)處理板處理能力強(qiáng),結(jié)構(gòu)緊湊,運(yùn)行效率高;其硬件電路的設(shè)計(jì)思路和結(jié)構(gòu)形式有很強(qiáng)的通用性和使用價(jià)值.論文重點(diǎn)研究了預(yù)處理的核心部分—固定系數(shù)FIR濾波器的設(shè)計(jì)問(wèn)題.而固定系數(shù)FIR濾波器的實(shí)現(xiàn)問(wèn)題的重點(diǎn)又是FPGA內(nèi)部的固定系數(shù)FIP濾波器實(shí)現(xiàn)問(wèn)題,針對(duì)FPGA內(nèi)部的查找表資源,我們選擇目前流行的分布式算法來(lái)實(shí)現(xiàn)FIR濾波器的設(shè)計(jì).對(duì)比于預(yù)處理器中其他濾波器設(shè)計(jì)方案,基于FPGA分布式算法的FIR濾波器的設(shè)計(jì),避免了乘累加運(yùn)算,提高了系統(tǒng)運(yùn)行的速度并且節(jié)省了大量的FPGA資源.并且由于FPGA可編程的特性,所以可以靈活的改變?yōu)V波器的系數(shù)和階數(shù).所設(shè)計(jì)的電路簡(jiǎn)單高速,工作正常、可靠,完全滿足了預(yù)處理器設(shè)計(jì)的技術(shù)要求.隨著超大規(guī)模集成電路技術(shù),高密度存儲(chǔ)器技術(shù),計(jì)算機(jī)技術(shù)的發(fā)展,一個(gè)全數(shù)字化的機(jī)載實(shí)時(shí)成像處理系統(tǒng)的研制,已經(jīng)不是非常困難的事情了.而在現(xiàn)有條件下,全數(shù)字化的高分辨率星載實(shí)時(shí)成像處理系統(tǒng)的研制,將是一個(gè)非常具有挑戰(zhàn)意義的課題,論文以星載SAR的預(yù)處理器設(shè)計(jì)為例,拋磚引玉,希望對(duì)未來(lái)全數(shù)字化星載實(shí)時(shí)成像處理系統(tǒng)的研制起到一定參考價(jià)值.
上傳時(shí)間: 2013-07-03
上傳用戶:lanhuaying
隨著通信網(wǎng)的發(fā)展和用戶需求的提高,光纖通信中的PDH體系逐漸被SDH體系所取代.SDH光纖通信系統(tǒng)以其通信容量大、傳輸性能好、接口標(biāo)準(zhǔn)、組網(wǎng)靈活方便、管理功能強(qiáng)大等優(yōu)點(diǎn)獲得越來(lái)越廣泛的應(yīng)用.但是在某些對(duì)傳輸容量需求不大的場(chǎng)合,SDH的巨大潛力和優(yōu)越性無(wú)法發(fā)揮出來(lái),反而還會(huì)造成帶寬浪費(fèi).相反,PDH因其容量適中,配置靈活,成本低廉和功能齊全,可針對(duì)客戶不同需要設(shè)計(jì)不同的方案,在某些特定的接入場(chǎng)合具有一定的優(yōu)勢(shì).本課題根據(jù)現(xiàn)實(shí)的需要,提出并設(shè)計(jì)了一種基于PDH技術(shù)的多業(yè)務(wù)單片F(xiàn)PGA傳輸系統(tǒng).系統(tǒng)可以同時(shí)提供12路E1的透明傳輸和一個(gè)線速為100M以太網(wǎng)通道,主要由一塊FPGA芯片實(shí)現(xiàn)大部分功能,該解決方案在集成度、功耗、成本以及靈活性等方面都具有明顯的優(yōu)勢(shì).本文首先介紹數(shù)字通信以及數(shù)字復(fù)接原理和以太網(wǎng)的相關(guān)知識(shí),然后詳細(xì)闡述了本系統(tǒng)的方案設(shè)計(jì),對(duì)所使用的芯片和控制芯片F(xiàn)PGA做了必要的介紹,最后具體介紹了系統(tǒng)硬件和FPGA編碼設(shè)計(jì),以及后期的軟硬件調(diào)試.歸納起來(lái),本文主要具體工作如下:1.實(shí)現(xiàn)4路E1信號(hào)到1路二次群信號(hào)的復(fù)分接,主要包括全數(shù)字鎖相環(huán)、HDB3-NRZ編解碼、正碼速調(diào)整、幀頭檢測(cè)和復(fù)分接等.2.將以太網(wǎng)MII接口來(lái)的25M的MII信號(hào)通過(guò)碼速變換到25.344M,進(jìn)行映射.3.將三路二次群信號(hào)和變換過(guò)的以太網(wǎng)MII信號(hào)進(jìn)行5b6b編解碼,以利于在光纖上傳輸.4.高速時(shí)提取時(shí)鐘采用XILINX的CDR方案.并對(duì)接收到的信號(hào)經(jīng)過(guò)5b6b解碼后,分接出各路信號(hào).
標(biāo)簽: FPGA PDH 多業(yè)務(wù) 方案
上傳時(shí)間: 2013-07-23
上傳用戶:lansedeyuntkn
近年來(lái),移動(dòng)通信技術(shù)在全球范圍內(nèi)得到了迅猛的發(fā)展及應(yīng)用,各種全新的無(wú)線通信概念層出不窮、各種新的體制及其關(guān)鍵技術(shù)日新月異。由于正交頻分復(fù)用(OFDM)技術(shù)可以高效地利用頻譜資源并有效地對(duì)抗頻率選擇性衰落,多入多出(MIMO)利用多個(gè)天線實(shí)現(xiàn)多發(fā)多收,在不增加帶寬和發(fā)送功率的情況下,可以成倍提高信道容量,因此OFDM-MIMO技術(shù)被廣泛認(rèn)為是后三代通信系統(tǒng)(B3G)的關(guān)鍵技術(shù),是當(dāng)今移動(dòng)通信領(lǐng)域研究的熱點(diǎn)。 本文對(duì)OFDM-MIMO通信系統(tǒng)接收機(jī)的關(guān)鍵技術(shù)--數(shù)字下變頻,OFDM同步、解調(diào)進(jìn)行了相關(guān)研究,在多天線接收板的XC2VP70-5FF1704芯片上,完成了數(shù)字下變頻,OFDM同步和解調(diào)的FPGA設(shè)計(jì)與實(shí)現(xiàn)。通過(guò)功能仿真、時(shí)序仿真、板級(jí)電路測(cè)試,驗(yàn)證了該設(shè)計(jì)的正確性。 本文首先介紹了OFDM基本原理以其特點(diǎn),然后對(duì)同步技術(shù)和數(shù)字下變頻技術(shù)作了相應(yīng)的介紹。同步是OFDM系統(tǒng)設(shè)計(jì)中的一項(xiàng)關(guān)鍵技術(shù),即是針對(duì)系統(tǒng)中存在的時(shí)間偏差、頻率偏差進(jìn)行定時(shí)恢復(fù)、頻偏的估計(jì)與補(bǔ)償,來(lái)減少各種同步偏差對(duì)系統(tǒng)性能的影響。數(shù)字下變頻是軟件無(wú)線電的核心技術(shù)之一,其基本功能是從高速中頻數(shù)字信號(hào)中提取所需的窄帶信號(hào),將其下變頻為基帶信號(hào),降低數(shù)據(jù)率,以供后續(xù)DSP器件作進(jìn)一步處理。 在數(shù)字下變頻器的設(shè)計(jì)和實(shí)現(xiàn)方面,本文先介紹了數(shù)字下變頻器的原理和基本結(jié)構(gòu),然后根據(jù)系統(tǒng)要求對(duì)其進(jìn)行了設(shè)計(jì),并在實(shí)現(xiàn)上作了一些簡(jiǎn)化,節(jié)約了硬件資源。 在對(duì)時(shí)間同步的設(shè)計(jì)和實(shí)現(xiàn)方面,本文采用了利用PN序列進(jìn)行時(shí)間同步的算法。在實(shí)現(xiàn)上根據(jù)系統(tǒng)實(shí)際情況將數(shù)據(jù)分為四路分別與本地PN碼做滑動(dòng)相關(guān)運(yùn)算,更有效的利用了同步數(shù)據(jù),達(dá)到了更好的同步性能。 在OFDM的頻率同步的設(shè)計(jì)和實(shí)現(xiàn)方面,本文采用重復(fù)的PN碼兩兩相關(guān)來(lái)估計(jì)頻偏值,并聯(lián)合一個(gè)二階負(fù)反饋環(huán)路進(jìn)行補(bǔ)償。該算法利用環(huán)路自身噪聲帶寬抑制噪聲,提高頻率估計(jì)精度,并同時(shí)利用負(fù)反饋擴(kuò)大頻偏估計(jì)范圍。本文在對(duì)算法的詳細(xì)研究分析的基礎(chǔ)上對(duì)其進(jìn)行了FPGA設(shè)計(jì)與實(shí)現(xiàn)。
標(biāo)簽: OFDMMIMO FPGA 接收機(jī)
上傳時(shí)間: 2013-04-24
上傳用戶:heminhao
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1