亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

高速電路設(shè)計(jì)

  • 基于FPGA的高速高階FIR濾波器設(shè)計(jì)

      隨著雷達(dá)、圖像、通信等領(lǐng)域?qū)π盘?hào)高速處理的要求,研究人員正尋求高速的數(shù)字信號(hào)處理算法,以滿足這種高速地處理數(shù)據(jù)的需要。常用的高速實(shí)時(shí)數(shù)字信號(hào)處理的器件有ASIC、可編程的數(shù)字信號(hào)處理芯片、FPGA,等等。  本文研究了時(shí)域FPGA上實(shí)現(xiàn)高速高階FIR數(shù)字濾波器結(jié)構(gòu),并實(shí)現(xiàn)了高壓縮比的LFM脈沖信號(hào)的匹配濾波。文章根據(jù)FIR數(shù)字濾波器理論,分析比較實(shí)現(xiàn)了FIR濾波器的方法;使用并行分布式算法,在Xilinx的VirtexⅡFPGA系列芯片上設(shè)計(jì)了高速高階FIR濾波器。并詳細(xì)進(jìn)行了分析;設(shè)計(jì)出了一個(gè)256階的線性調(diào)頻脈沖壓縮信號(hào)的匹配濾波器設(shè)計(jì)實(shí)例,并用ModelSim軟件進(jìn)行了仿真。

    標(biāo)簽: FPGA FIR 濾波器設(shè)計(jì)

    上傳時(shí)間: 2013-07-18

    上傳用戶:yt1993410

  • 采用FPGA實(shí)現(xiàn)基于ATCA架構(gòu)的2.5Gbps串行背板接口

    當(dāng)前,在系統(tǒng)級(jí)互連設(shè)計(jì)中高速串行I/O技術(shù)迅速取代傳統(tǒng)的并行I/O技術(shù)正成為業(yè)界趨勢(shì)。人們已經(jīng)意識(shí)到串行I/O“潮流”是不可避免的,因?yàn)樵诟哂?Gbps的速度下,并行I/O方案已經(jīng)達(dá)到了物理極限,不能再提供可靠和經(jīng)濟(jì)的信號(hào)同步方法。基于串行I/O的設(shè)計(jì)帶來(lái)許多傳統(tǒng)并行方法所無(wú)法提供的優(yōu)點(diǎn),包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數(shù)、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術(shù)正被越來(lái)越廣泛地應(yīng)用于各種系統(tǒng)設(shè)計(jì)中,包括PC、消費(fèi)電子、海量存儲(chǔ)、服務(wù)器、通信網(wǎng)絡(luò)、工業(yè)計(jì)算和控制、測(cè)試設(shè)備等。迄今業(yè)界已經(jīng)發(fā)展出了多種串行系統(tǒng)接口標(biāo)準(zhǔn),如PCI Express、串行RapidIO、InfiniBand、千兆以太網(wǎng)、10G以太網(wǎng)XAUI、串行ATA等等。 Aurora協(xié)議是為私有上層協(xié)議或標(biāo)準(zhǔn)上層協(xié)議提供透明接口的串行互連協(xié)議,它允許任何數(shù)據(jù)分組通過(guò)Aurora協(xié)議封裝并在芯片間、電路板間甚至機(jī)箱間傳輸。Aurora鏈路層協(xié)議在物理層采用千兆位串行技術(shù),每物理通道的傳輸波特率可從622Mbps擴(kuò)展到3.125Gbps。Aurora還可將1至16個(gè)物理通道綁定在一起形成一個(gè)虛擬鏈路。16個(gè)通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數(shù)據(jù)傳輸速率。Aurora可優(yōu)化支持范圍廣泛的應(yīng)用,如太位級(jí)路由器和交換機(jī)、遠(yuǎn)程接入交換機(jī)、HDTV廣播系統(tǒng)、分布式服務(wù)器和存儲(chǔ)子系統(tǒng)等需要極高數(shù)據(jù)傳輸速率的應(yīng)用。 傳統(tǒng)的標(biāo)準(zhǔn)背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對(duì)帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統(tǒng)的并行總線背板。現(xiàn)在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過(guò)10Gbps。AdvancedTCA(先進(jìn)電信計(jì)算架構(gòu))正是在這種背景下作為新一代的標(biāo)準(zhǔn)背板平臺(tái)被提出并得到快速的發(fā)展。它由PCI工業(yè)計(jì)算機(jī)制造商協(xié)會(huì)(PICMG)開(kāi)發(fā),其主要目的是定義一種開(kāi)放的通信和計(jì)算架構(gòu),使它們能被方便而迅速地集成,滿足高性能系統(tǒng)業(yè)務(wù)的要求。ATCA作為標(biāo)準(zhǔn)串行總線結(jié)構(gòu),支持高速互聯(lián)、不同背板拓?fù)?、高信?hào)密度、標(biāo)準(zhǔn)機(jī)械與電氣特性、足夠步線長(zhǎng)度等特性,滿足當(dāng)前和未來(lái)高系統(tǒng)帶寬的要求。 采用FPGA設(shè)計(jì)高速串行接口將為設(shè)計(jì)帶來(lái)巨大的靈活性和可擴(kuò)展能力。Xilinx Virtex-IIPro系列FPGA芯片內(nèi)置了最多24個(gè)RocketIO收發(fā)器,提供從622Mbps到3.125Gbps的數(shù)據(jù)速率并支持所有新興的高速串行I/O接口標(biāo)準(zhǔn)。結(jié)合其強(qiáng)大的邏輯處理能力、豐富的IP核心支持和內(nèi)置PowerPC處理器,為企業(yè)從并行連接向串行連接的過(guò)渡提供了一個(gè)理想的連接平臺(tái)。 本文論述了采用Xilinx Virtex-IIPro FPGA設(shè)計(jì)傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規(guī)范。本文對(duì)串行高速通道技術(shù)的發(fā)展背景、現(xiàn)狀及應(yīng)用進(jìn)行了簡(jiǎn)要的介紹和分析,詳細(xì)分析了所涉及到的主要技術(shù)包括線路編解碼、控制字符、逗點(diǎn)檢測(cè)、擾碼、時(shí)鐘校正、通道綁定、預(yù)加重等。同時(shí)對(duì)AdvancedTCA規(guī)范以及Aurora鏈路層協(xié)議進(jìn)行了分析, 并在此基礎(chǔ)上給出了FPGA的設(shè)計(jì)方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設(shè)計(jì)工具,可在標(biāo)準(zhǔn)ATCA機(jī)框內(nèi)完成單通道速率為2.5Gbps的全網(wǎng)格互聯(lián)。

    標(biāo)簽: FPGA ATCA Gbps 2.5

    上傳時(shí)間: 2013-05-29

    上傳用戶:frank1234

  • 基于FPGA的高速IPSec協(xié)議實(shí)現(xiàn)技術(shù)研究

    隨著國(guó)際互聯(lián)網(wǎng)絡(luò)的迅猛發(fā)展,網(wǎng)絡(luò)應(yīng)用的不斷豐富,Intenret已經(jīng)從最初以學(xué)術(shù)交流為目的而演變?yōu)樯虡I(yè)行為,網(wǎng)絡(luò)安全性需求日益增加,高速網(wǎng)絡(luò)安全保密成為關(guān)注的焦點(diǎn),在安全得到保障的情況下,為了滿足網(wǎng)速無(wú)限制的追求,高速網(wǎng)絡(luò)硬件加密設(shè)備也必將成為需求熱點(diǎn)。另一方面,IPSec協(xié)議被廣泛的應(yīng)用于防火墻和安全網(wǎng)關(guān)中,但對(duì)IPSec協(xié)議的處理會(huì)大大增加網(wǎng)關(guān)的負(fù)載,成為千兆網(wǎng)實(shí)現(xiàn)的瓶頸。本文便是針對(duì)上述現(xiàn)狀,研究基于高性能FPGA實(shí)現(xiàn)千兆IPSec協(xié)議的設(shè)計(jì)技術(shù)。 目前,國(guó)外IPSec協(xié)議實(shí)現(xiàn)已經(jīng)芯片化,達(dá)到幾千兆的速率,但是國(guó)內(nèi)產(chǎn)品多以軟件實(shí)現(xiàn),速度難以提高。本文采用的基于FPGA的IPSec技術(shù)方案,采用硬件實(shí)現(xiàn)隧道模式下的IPSec協(xié)議,為IP分組及其上層協(xié)議數(shù)據(jù)提供機(jī)密性、數(shù)據(jù)完整性驗(yàn)證以及數(shù)據(jù)源驗(yàn)證等安全服務(wù)。在以VPN為實(shí)施方案的基礎(chǔ)上,構(gòu)建了以KDIPSec為設(shè)備原型以IPSec協(xié)議為出發(fā)點(diǎn)的千兆網(wǎng)絡(luò)系統(tǒng)環(huán)境模型,從硬件體系結(jié)構(gòu)到各個(gè)模塊的劃分以及各個(gè)模塊實(shí)現(xiàn)的功能這幾個(gè)方面描述了KDIPSec實(shí)現(xiàn)技術(shù),最后描述了一些關(guān)鍵模塊的FPGA設(shè)計(jì)和和仿真。所有處理模塊均在Xilinx公司的FPGA芯片中實(shí)現(xiàn),處理速率超過(guò)1Gb/s。

    標(biāo)簽: IPSec FPGA 協(xié)議 實(shí)現(xiàn)技術(shù)

    上傳時(shí)間: 2013-07-03

    上傳用戶:wfl_yy

  • 基于OFDM的PLC通信系統(tǒng)同步模塊的FPGA實(shí)現(xiàn)

    電力線通信技術(shù)利用分布廣泛的低壓電力線作為通信信道,實(shí)現(xiàn)internet高速互連,為用戶提供互聯(lián)網(wǎng)訪問(wèn)、視頻點(diǎn)播等服務(wù),形成包括電力在內(nèi)的“四網(wǎng)合一”,目前正受到人們的關(guān)注。利用該技術(shù),可以在居民區(qū)內(nèi)建立寬帶接入網(wǎng),也可以利用遍布家庭各個(gè)房間的電源插座組成家庭局域網(wǎng)。但是電力線是傳輸電能的,因此通過(guò)電力線傳輸數(shù)據(jù)有許多的問(wèn)題需要解決。 OFDM(正交頻分復(fù)用)技術(shù)是實(shí)現(xiàn)電力線通信的一項(xiàng)熱門技術(shù)。OFDM采用添加循環(huán)前綴的技術(shù),能有效地降低ICI(信道間干擾)和ISI(碼間干擾)。同時(shí)通過(guò)使用正交的子信道,大大提高了頻譜資源利用率。FPGA作為可編程邏輯器件,具有設(shè)計(jì)時(shí)間短、投資少、風(fēng)險(xiǎn)小的特點(diǎn),而且可以反復(fù)修改,反復(fù)編程,直到完全滿足需要,具有其他方式無(wú)可比擬的方便性和靈活性,能夠加速數(shù)字系統(tǒng)的研發(fā)速度。本文著重研究了OFDM同步技術(shù)在FPGA上的實(shí)現(xiàn)。本論文主要是在項(xiàng)目組工作的基礎(chǔ)上構(gòu)造雙路信號(hào)數(shù)據(jù)糾正算法流程,提出最佳采樣點(diǎn)與載波相位估計(jì)算法,完善中各個(gè)子模塊算法的硬件設(shè)計(jì)流程。內(nèi)容安排如下:第一章介紹OFDM(正交頻分復(fù)用)技術(shù)的發(fā)展歷史、技術(shù)原理。第二章介紹了PLD的分類、工藝和結(jié)構(gòu)特點(diǎn),以及FPGA的開(kāi)發(fā)環(huán)境、開(kāi)發(fā)流程和Verilog語(yǔ)言的特點(diǎn)。第三章對(duì)OFDM系統(tǒng)的同步模塊進(jìn)行詳細(xì)的闡述。第四章是OFDM同步算法的在FPGA上的實(shí)現(xiàn),對(duì)各個(gè)子模塊進(jìn)行仿真,給出了仿真波形圖和系統(tǒng)性能分析。最后,第五章總結(jié)了全文的工作,對(duì)OFDM技術(shù)的實(shí)現(xiàn)需要進(jìn)一步完善的方面與后續(xù)工作進(jìn)行了探討。

    標(biāo)簽: OFDM FPGA PLC 通信系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:hgy9473

  • 耦合、隔直和旁路電容的選擇

    耦合、隔直和旁路電容的選擇。。對(duì)電源方面會(huì)有一定的幫助。。

    標(biāo)簽: 耦合 旁路電容

    上傳時(shí)間: 2013-06-03

    上傳用戶:cc111

  • 華為《高速數(shù)字電路設(shè)計(jì)教材》

    這本書是專門為電路設(shè)計(jì)工程師寫的。它主要描述了模擬電路原理在高速數(shù)字電路設(shè)計(jì)中 的分析應(yīng)用。通過(guò)列舉很多的實(shí)例,作者詳細(xì)分析了一直困擾高速電路路設(shè)計(jì)工程師的鈴流、串?dāng)_和輻射噪音等問(wèn)題。

    標(biāo)簽: 華為 高速數(shù)字電路 設(shè)計(jì)教材

    上傳時(shí)間: 2013-04-24

    上傳用戶:hsj3927

  • 基于ARM的DeviceNet從站開(kāi)發(fā)

    DeviceNet現(xiàn)場(chǎng)總線標(biāo)準(zhǔn)作為工業(yè)現(xiàn)場(chǎng)總線的國(guó)際標(biāo)準(zhǔn),其開(kāi)放性和先進(jìn)性得到了廣泛關(guān)注和充分肯定。開(kāi)發(fā)符合DeviceNet現(xiàn)場(chǎng)標(biāo)準(zhǔn)的自動(dòng)化產(chǎn)品意義重大,也是必要的。 文中從現(xiàn)場(chǎng)通用的老式串口(RS232和RS485)與新興DeviceNet網(wǎng)絡(luò)的兼容問(wèn)題以及模擬量,數(shù)字量和多種總線等多功能的一體化問(wèn)題為出發(fā)點(diǎn),以Atmel的32位ARM7高速處理器為開(kāi)發(fā)平臺(tái),充分發(fā)揮其處理高速和功能多樣的優(yōu)勢(shì),同時(shí)結(jié)合DeviceNet現(xiàn)場(chǎng)總線高效和診斷的優(yōu)點(diǎn),開(kāi)發(fā)了一個(gè)帶8路數(shù)字量輸入,8數(shù)字量輸出,4路模擬量輸入以及RS232為底層自定義協(xié)議串口,RS485為底層的在線可配置Modbus協(xié)議的DevciceNet一體化通訊網(wǎng)關(guān)。 最后文中還利用雙口RAM的協(xié)同處理能力,構(gòu)成雙CPU處理能力的結(jié)構(gòu),將avr162的8位處理器處理PROFIBUS總線數(shù)據(jù),而將32位的ARM7處理器處理DeviceNet總線數(shù)據(jù)。文中特別從系統(tǒng)硬件開(kāi)發(fā)和軟件開(kāi)發(fā)兩方面加以闡述,并結(jié)合OMRON PLC主站測(cè)試系統(tǒng),最終成功給于測(cè)試。 為了便于讀者理解和文章的完整性,本文首先對(duì)DeviceNet現(xiàn)場(chǎng)總線標(biāo)準(zhǔn)做了簡(jiǎn)單介紹;后根據(jù)DeviceNet標(biāo)準(zhǔn)對(duì)所需求的產(chǎn)品的進(jìn)行總體設(shè)計(jì),以及相應(yīng)的DeviceNet網(wǎng)關(guān)的硬件和軟件的設(shè)計(jì)和開(kāi)發(fā)。最后,搭建了DeviceNet-Modbus測(cè)試系統(tǒng)和DeviceNet-PROFIBUS DP兩套測(cè)試系統(tǒng)對(duì)所開(kāi)發(fā)產(chǎn)品進(jìn)行的了功能測(cè)試。本課題按照預(yù)期設(shè)計(jì)思想完成了DeviceNet多功能網(wǎng)關(guān)的軟硬件的開(kāi)發(fā),并將系統(tǒng)程序下載到處理器中,在測(cè)試平臺(tái)下能夠長(zhǎng)時(shí)間的正常運(yùn)行,達(dá)到了期望效果。

    標(biāo)簽: DeviceNet ARM

    上傳時(shí)間: 2013-04-24

    上傳用戶:huangzchytems

  • 基于ARM的嵌入式測(cè)控硬件平臺(tái)設(shè)計(jì)

    隨著計(jì)算機(jī)技術(shù)的飛速發(fā)展,嵌入式系統(tǒng)在人們的生產(chǎn)生活中發(fā)揮著越來(lái)越重要的作用。近年來(lái),基于ARM處理器和μC/OS-II操作系統(tǒng)的嵌入式技術(shù)已經(jīng)成為當(dāng)前嵌入式領(lǐng)域的研究熱點(diǎn)之一。 論文主要研究基于ARM7處理器和μC/OS-II操作系統(tǒng)的嵌入式測(cè)控平臺(tái)架構(gòu),為測(cè)控系統(tǒng)開(kāi)發(fā)提供一個(gè)方便功能擴(kuò)展的軟硬件環(huán)境。在此基礎(chǔ)上,以加速度計(jì)為對(duì)象,利用嵌入式系統(tǒng)的豐富資源,完成對(duì)其內(nèi)部溫度及加速度信號(hào)的采集實(shí)例。硬件設(shè)計(jì)分為核心系統(tǒng)設(shè)計(jì)和數(shù)據(jù)采集控制子系統(tǒng)設(shè)計(jì)兩部分。核心系統(tǒng)主要包括控制核心S3C44BOX模塊、存儲(chǔ)器模塊、調(diào)試接口模塊、液晶顯示模塊以及數(shù)控鍵盤模塊等。完成了母板的設(shè)計(jì)與驗(yàn)證,并預(yù)留多種接口,增強(qiáng)了可擴(kuò)展性。采集控制子系統(tǒng)作為數(shù)據(jù)采集及控制機(jī)構(gòu),主要由A/D轉(zhuǎn)換芯片完成和串行通信模塊,用來(lái)接收傳感器傳輸?shù)臄?shù)據(jù),經(jīng)ARM處理器分析處理后,通過(guò)串行通訊方式與下位機(jī)通信。由于有多個(gè)下位系統(tǒng),平臺(tái)設(shè)計(jì)擴(kuò)展了8路帶高速緩沖的異步串行通信模塊。最后,對(duì)各硬件模塊進(jìn)行總體調(diào)試,并對(duì)調(diào)試結(jié)果進(jìn)行了分析。 調(diào)試結(jié)果表明,該硬件平臺(tái)不僅響應(yīng)速度快、成本低、可靠性好,而且具有良好的可移植性和可裁剪性,便于根據(jù)實(shí)際需求進(jìn)行功能擴(kuò)展和裁剪,達(dá)到了預(yù)期的設(shè)計(jì)目標(biāo)。

    標(biāo)簽: ARM 嵌入式 測(cè)控 平臺(tái)設(shè)計(jì)

    上傳時(shí)間: 2013-07-26

    上傳用戶:zhqzal1014

  • 基于ARM多核平臺(tái)的打印機(jī)JPEG高速解碼引擎設(shè)計(jì)與實(shí)現(xiàn)

    大多數(shù)現(xiàn)在的PCL打印機(jī)驅(qū)動(dòng)程序都是將需要打印的文件(包括圖形或者文本)處理成JPEG文件發(fā)送到打印機(jī)進(jìn)行打印,因?yàn)檫@樣一方面可以減少發(fā)送給打印機(jī)的數(shù)據(jù)量,一方面可以極大的簡(jiǎn)化驅(qū)動(dòng)程序的開(kāi)發(fā)。而在打印機(jī)內(nèi)部,這些JPEG文件又被解碼成BMP文件進(jìn)行進(jìn)一步的處理。采用這種方式工作的打印機(jī)JPEG解碼的工作占據(jù)了其CPU時(shí)間的一半以上,所以JPEG文件解碼引擎是打印機(jī)的核心之一,提高JPEG的解碼速度對(duì)于提高打印機(jī)的處理能力至關(guān)重要。 同時(shí),JPEG文件解碼工作是一個(gè)計(jì)算密集型的作業(yè),主要有兩個(gè)辦法提高它的速度:一個(gè)是設(shè)計(jì)更高效的算法,一個(gè)是采用性能更加強(qiáng)勁的CPU設(shè)備。在單核CPU的嵌入式環(huán)境中,JPEG編解碼速度已經(jīng)幾乎到了極限,難有提升的空間,然而近兩年多核嵌入式芯片的出現(xiàn),為大幅度提升它的性能提供了可能。 本文基于嵌入式的Linux平臺(tái),采用ARM11 MPCore4核處理器,針對(duì)PCL,XL打印機(jī)控制語(yǔ)言的JPEG文件解碼設(shè)計(jì)和實(shí)現(xiàn)了一個(gè)高速引擎,主要內(nèi)容為: 分析和解碼PCL,XL文件,提取出其中的JPEG文件。 對(duì)JPEG文件實(shí)現(xiàn)并行化解碼,在多個(gè)處理器核上并行處理,并針對(duì)多核處理器構(gòu)架進(jìn)行內(nèi)存讀取等方面的優(yōu)化。 針對(duì)多核處理器的特點(diǎn)和優(yōu)勢(shì),設(shè)計(jì)和實(shí)現(xiàn)多線程調(diào)度算法。 總結(jié)和提取數(shù)據(jù),分析多核處理器相對(duì)于單核處理器的性能提升。 另外,為便于讀者理解,文中簡(jiǎn)要介紹了ARM(SIMD)指令集,嵌入式匯編以及與硬件相關(guān)的一些概念。

    標(biāo)簽: JPEG ARM 多核 打印機(jī)

    上傳時(shí)間: 2013-06-16

    上傳用戶:scorpion

  • 基于GPRS與ARM的集中抄表系統(tǒng)

    集中抄表系統(tǒng)是一個(gè)集現(xiàn)代化管理、計(jì)算機(jī)應(yīng)用、現(xiàn)代通訊技術(shù)、自動(dòng)控制、信息等多學(xué)科技術(shù)于一體,實(shí)現(xiàn)電力營(yíng)銷監(jiān)控、電力營(yíng)銷管理、營(yíng)業(yè)抄收、數(shù)據(jù)采集和網(wǎng)絡(luò)連接等多種功能的一個(gè)完整的系統(tǒng)。 本文設(shè)計(jì)了基于GPRS與ARM技術(shù)的集抄系統(tǒng),充分利用GPRS通信實(shí)時(shí)在線、按流量計(jì)費(fèi)、高速傳輸?shù)膬?yōu)點(diǎn)。本系統(tǒng)采用的是華為的GTM900-B模塊,適用于小數(shù)據(jù)量傳送的場(chǎng)合,用戶無(wú)需實(shí)現(xiàn)PPP協(xié)議也可實(shí)現(xiàn)數(shù)據(jù)傳輸功能?;贕PRS與ARM的集中抄表系統(tǒng)包含三個(gè)主要的組成部分:基于.NET平臺(tái)的系統(tǒng)管理中心(主站),基于GPRS的通信網(wǎng)絡(luò)和基于ARM平臺(tái)的終端系統(tǒng)。系統(tǒng)管理中心負(fù)責(zé)系統(tǒng)數(shù)據(jù)的采集、存儲(chǔ)和分析等功能;終端系統(tǒng)實(shí)現(xiàn)遠(yuǎn)程用電設(shè)備的信息采集和控制;通信網(wǎng)絡(luò)則在管理中心和終端系統(tǒng)間建立數(shù)據(jù)傳輸鏈路?;贕PRS與ARM的集中抄表系統(tǒng)豐富了以往系統(tǒng)原有的應(yīng)用功能,提升了集中抄表系統(tǒng)的綜合性能。 經(jīng)過(guò)測(cè)試,本系統(tǒng)能夠順利的進(jìn)行撥號(hào),與主站進(jìn)行正常的數(shù)據(jù)發(fā)送和接收,能正常的對(duì)電表數(shù)據(jù)進(jìn)行采集和上位機(jī)管理命令下發(fā),達(dá)到了預(yù)期的效果和設(shè)計(jì)要求。本系統(tǒng)已經(jīng)在湖北石首,黃岡,黃石,十堰和湖南部分縣、市有一定規(guī)模的應(yīng)用。在石首地區(qū)復(fù)雜的供電環(huán)境下,20個(gè)臺(tái)區(qū)所有電表的數(shù)據(jù)都能按時(shí)正確的收集到主站,終端也能正常響應(yīng)主站下發(fā)的命令,實(shí)現(xiàn)設(shè)計(jì)的功能,證明了本系統(tǒng)運(yùn)行穩(wěn)定可靠,有利于配電網(wǎng)絡(luò)運(yùn)行的安全性和經(jīng)濟(jì)性管理,對(duì)加強(qiáng)用電管理和提高電網(wǎng)供電質(zhì)量起到了積極的作用。

    標(biāo)簽: GPRS ARM 抄表系統(tǒng)

    上傳時(shí)間: 2013-06-29

    上傳用戶:jing911003

主站蜘蛛池模板: 万山特区| 湾仔区| 翼城县| 文水县| 泊头市| 繁昌县| 托克逊县| 定兴县| 桐梓县| 彭泽县| 太康县| 汽车| 望城县| 西峡县| 黔东| 滕州市| 吴川市| 宁强县| 泰来县| 漳州市| 盱眙县| 巩义市| 乐清市| 色达县| 邛崃市| 萝北县| 万全县| 麦盖提县| 凤翔县| 烟台市| 昌都县| 宣恩县| 广昌县| 大港区| 綦江县| 和田县| 保定市| 怀宁县| 威海市| 隆子县| 商南县|