直接數字頻率合成(DDS)技術采用全數字的合成方法,所產生的信號具有頻率分辨率高、頻率切換速度快、頻率切換時相位連續、輸出相位噪聲低和可以產生任意波形等諸多優點。 在理論上對DDS的原理及其輸出信號的性能進行了分析,采用FPGA實現了任意波形發生器,能夠產生三角波、鋸齒波、調頻波、調相波、調幅波和碎發等十幾種波形,并能通過串行口下載任意波形。在設計頻率調制電路時采用了頻率字運算單元和相位累加器相結合的結構,該方法既可實現寬帶線性調頻,又可實現非線性調頻。完成了軟件和硬件的設計和調試。對實驗樣機進行了測試,結果表明性能指標達到了設計要求。
標簽: FPGA 數字 合成 信號發生器
上傳時間: 2013-05-26
上傳用戶:1234567890qqq
在中、大規模電子系統的設計中,系統地綜合運用信號完整性技術可以 帶來很多好處,如縮短研發周期、降低產品成本、降低研發成本、提高產品性能 、提高產品可靠性。 數字電路在具有邏輯電路功能的同時,也具有豐富的模擬特性,電路設 計工程師需要通過精確測定、或估算各種噪聲的幅度及其時域變化,將電路抗干 擾能力精確分配給各種噪聲,經過精心設計和權衡,控制總噪聲不超過電路的抗 干擾能力,保證產品性能的可靠實現。
標簽: 中興通訊 信號完整性
上傳時間: 2013-05-18
上傳用戶:crazykook
高頻電子線路基礎分析,最適合新手觀看!!~~~~
標簽: 高頻電子線路 正弦波振蕩器
上傳時間: 2013-07-04
上傳用戶:幾何公差
數字信號處理與噪音抑制Advanced Digital Signal Processing and Noise Reduction,這個是第二版。
標簽: 數字信號處理
上傳時間: 2013-04-24
上傳用戶:Avoid98
雷達信號模擬技術和現代雷達技術的發展息息相關。雷達信號模擬設備可以仿真出各種符合實驗要求的目標信號來,直接注入雷達來對雷達進行試驗,極大的方便了雷達的設計與調試。 本課題主要研究利用FPGA實現線性調頻脈沖壓縮雷達目標信號的模擬。全文的內容如下: 首先詳細闡述了線性調頻(LFM)脈沖壓縮雷達脈沖壓縮原理,分析了線性調頻脈沖信號的特點,討論和比較了匹配濾波數字實現的兩種算法:時域實現和頻域實現。 其次在對常用雷達信號模擬方法探討的基礎上,提出基于FPGA的線性調頻脈沖壓縮雷達目標視頻信號模擬器的系統設計,對點目標、多目標和延展目標等情況下的目標信號進行建模,針對設定目標參數完成了目標信號的波形仿真,并完成基于頻域實現方法的線性調頻脈沖壓縮雷達數字匹配濾波算法的設計及仿真。 最后,在Quartus Ⅱ 6.0平臺上,完成模擬器中脈沖壓縮等信號處理部分基于Verilog HDL 語言的軟件設計及功能、時序仿真,并完成了相關硬件的設計。
標簽: 線性 調頻 脈沖壓縮 視頻信號
上傳時間: 2013-07-13
上傳用戶:squershop
在3G移動通信網絡建設中,如何實現密集城區的無線網絡覆蓋是目前基站的發展方向。目前網絡覆蓋理念的核心思想就把傳統宏基站的基帶處理和射頻部分分離,分成基帶處理單元和射頻拉遠單元兩個設備,這樣既節省空間、降低設置成本,又提高了組網效率。本文研究的數字收發機用于WCDMA基站系統的射頻拉遠單元中,實現移動通信網中射頻信號的傳輸工作。 數字收發機主要由射頻處理部分、模數/數模轉換部分、數字上下變頻處理部分、接口轉換以及數字光模塊組成。本文研究的重點是數字上下變頻處理部分。設計采用軟件無線電的架構和FPGA技術,所設計的數字上下變頻部分可以在不修改硬件電路的基礎上只需修改軟件部分的參數則可實現多種頻率的變頻處理,極大地降低了開發成本,且縮短了開發周期。 根據系統設計的設計要求,以及現有芯片使用情況比較,本文選用Altera公司的:FPGA芯片,應用公司提供的Dspbuilder作為系統級的開發工具,應用Quartus Ⅱ作為綜合、布局布線工具實現數字上下變頻處理部分設計。 本文的主要研究工作包括以下幾個部分: (1)對數字收發機的整體結構進行分析研究,確定數字收發機的實現結構和各個部分的功能; (2)通過對數字上下變頻的相關理論的研究,分析出數字上下變頻的結構、實現方法及性能; (3)通過對數控振蕩器、CIC濾波器、FIR濾波器進行理論研究、內部實現結構以及性能分析,得出具體的參數和仿真實現結構; (4)使用FPGA中的IP核技術來實現數字上下變頻,利用Matlab中Dspbuilder提供的IP核分別進行NCO、CIC、FIR的仿真工作;并得出數字上下變頻的總體仿真實現結果; (5)對高速收發通道進行了研究和設計,根據系統的要求給出了數據幀結構,并采用Altera的第三代FPGA產品Stratix Ⅱ GX系列芯片實現了數字收發機的信號的串并/并串的接口轉換。為后續繼續研究工作奠定基礎。
標簽: FPGA 數字 收發機 信號處理
上傳時間: 2013-06-21
上傳用戶:zhuo0008
數字信號發生器是數字信號處理中不可缺少的調試設備。在某工程項目中,為了提供特殊信號,比如雷達信號,就需要設計專用的數字信號發生器,用以達到發送雷達信號的要求。在本文中提出了使用PCI接口的專用數字信號發生器方案。 該方案的目標是能夠采錄雷達信號,把信號發送到主機作為信號文件存儲起來,然后對這個信號文件進行航跡分離,得到需要的航跡信號文件。同時,信號發生器具有發送信號的功能,可以把不同形式的信號文件發送到檢測端口,用于設備調試。 在本文中系統設計主要分為硬件和軟件兩個方面來介紹: 硬件部分采用了FPGA邏輯設計加上外圍電路來實現的。在硬件設計中,最主要的是FPGA邏輯設計,包括9路主從SPI接口信號的邏輯控制,片外SDRAM的邏輯控制,PCI9054的邏輯控制,以及這些邏輯模塊間信號的同步、發送和接收。在這個過程中信號的方向是雙向的,所選用的芯片都具有雙向數據的功能。 在本文中軟件部分包括驅動軟件和應用軟件。驅動軟件采用PLXSDK驅動開發,通過控制PCI總線完成數據的采錄和發送。應用軟件中包括數據提取和數據發送,采用卡爾曼濾波器等方法。 通過實驗證明該方案完全滿足數據傳輸的要求,達到SPI傳輸的速度要求,能夠完成航跡提取,以及數據傳輸。
標簽: FPGA 數字信號發生器
上傳時間: 2013-07-03
上傳用戶:xzt
本文的研究內容是在激光測距項目基礎上進行的,分析了各種激光測距方法的利弊,最終選用脈沖激光測距的實現方式,并且對脈沖激光測距系統做了深入研究。 本文設計了以FPGA為核心的信號處理模塊,實現了對激光信號的編碼和譯碼、對激光發射控制時鐘的分頻、和內部PLL倍頻實現內部高頻計時時鐘等,提高了系統的精度和穩定性。使用并行脈沖計數法,提高了計時精度,分析了可能產生誤差的原因,并且對結果做了相應的修正,減小了激光測距系統的誤差。并且制定了四種工作模式,可以根據不同的實際環境選擇相應的測距模式,以達到最好的測量效果。 在接收方面突破以往普通的被動接收方式,提出了利用窗函數接收回波的主動接收方式,結合窄帶濾光片的濾光效果,提高了系統的抗干擾性能。從課題要求出發,本激光測距系統實現了體積小、功耗低的特點,測量距離相對較近(0.5-50米),屬于近距測量系統。
標簽: FPGA 激光測距 系統研究
上傳用戶:wyaqy
隨著語音技術應用的發展,語音信號數字處理的實時性要求越來越突出。這就要求在系統設計中,對系統的硬件環境要求更高。隨著語音處理算法的日益復雜,用普通處理器對語音信號進行實時處理,已經不能滿足需要。專用語音信號處理芯片能解決實時性的要求,同時對器件的資源要求也是最低的。 論文利用Altera公司的新一代可編程邏輯器件在數字信號處理領域的優勢,對語音信號的常用參數—LPC(線性預測編碼,Linear Predictive Coding)參數提取的FPGA(現場可編程門陣列,Field Programmable Gate Array)實現進行了深入研究。論文首先對語音的離散數學模型和短時平穩特性進行了分析,深入討論了語音線性預測技術。第二,對解線性預測方程組的自相關法和協方差斜格法進行了比較,提出了一種基于協方差斜格法的LPC參數提取系統的總體設計方案。第三,對Altera公司的Cyclon系列可編程器件的內部結構進行了研究,分析了在QuartusⅡ開發平臺上進行FPGA設計的流程。第四,對系統的各個功能模塊進行了設計,所有算法通過Verilog硬件描述語言實現,并對其工作過程進行了詳細的分析。最后,在Altera FPGA目標芯片EP1C6Q240C8上,對LPC參數提取系統進行了仿真驗證。 系統具有靈活的輸入輸出接口,能方便地同其它語音處理模塊相連,構成一個完整的語音處理專用芯片,可以應用于語音編解碼、語音識別等系統。
標簽: 語音信號 特征 參數
上傳用戶:TI初學者
雷達信號處理是雷達系統的重要組成部分。在數字信號處理技術飛速發展的今天,雷達信號處理中也普遍使用數字信號處理技術。而現場可編程門陣列(FPGA)在數字信號處理中的廣泛應用,使得FPGA在雷達信號處理中也占據了重要地位。 針對雷達信號處理的設計與實現,本文在以下兩個方面展開研究: 一方面以線性調頻信號(LFM)為例,分別對幾種基本的雷達信號處理,如正交相干檢波、脈沖壓縮、動目標顯示(MTI)/動目標檢測(MTD)和恒虛警(CFAR)詳細地闡述了其原理,在此基礎上給出了其經常采用的實現方法,并在MATLAB環境中對各個環節進行了參數化仿真,詳盡地給出了各環節的仿真波形圖。針對仿真結果,直觀形象地說明了不同實現方法的優劣。 另一方面結合MATLAB仿真結果,給出利用FPGA實現雷達信號處理的方案。在Xilinx ISE6.3i軟件集成環境下,通過對Xilinx提供的IP核的調用,并與VHDL語言相結合,完成雷達信號處理的FPGA實現。
標簽: FPGA 雷達信號 處理系統
上傳用戶:ylwleon
蟲蟲下載站版權所有 京ICP備2021023401號-1