亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

太陽(yáng)能充電

  • 壓電超聲換能器電路終端匹配

    為了提高壓電超聲換能器的系統效率,保證換能器安全工作,利用換能器等效電路方法,分析了匹配電路的調振匹配和阻抗匹配功能.提出了頻率跟蹤結合數字電感實現調諧匹配的方法,并對調諧匹配方法進行了實驗驗證.以含源網絡電路分析方法為基礎,從理論上證明了實現換能器阻抗匹配的最佳條件

    標簽: 壓電 換能器 電路 終端匹配

    上傳時間: 2013-04-24

    上傳用戶:xfbs821

  • FPGA布線算法的研究

    現場可編程門陣列(FPGA)是一種可實現多層次邏輯器件?;赟RAM的FPGA結構由邏輯單元陣列來實現所需要的邏輯函數。FPGA中,互連線資源是預先定制的,這些資源是由各種長度的可分割金屬線,緩沖器和.MOS管實現的,所以相對于ASIC中互連線所占用的面積更大。為了節省芯片面積,一般都采用單個MOS晶體管來連接邏輯資源。MOS晶體管的導通電阻可以達到千歐量級,可分割金屬線段的電阻相對于MOS管來說是可以忽略的,然而它和地之間的電容達到了0.1pf[1]。為了評估FPGA的性能,用HSPICE仿真模型雖可以獲得非常精確的結果,但是基于此模型需要花費太多的時間。這在基于時序驅動的工藝映射和布局布線以及靜態時序分析中都是不可行的。于是,非常迫切地需要一種快速而精確的模型。 FPGA中連接盒、開關盒都是由MOS管組成的。FPGA中的時延很大部分取決于互連,而MOS傳輸晶體管在互連中又占了很大的比重。所以對于MOS管的建模對FPGA時延估算有很大的影響意義。對于MOS管,Muhammad[15]采用導通電阻來代替MOS管,然后用。Elmore[3]時延和Rubinstein[4]時延模型估算互連時延。Elmore時延用電路的一階矩來近似信號到達最大值50%時的時延,而Rubinstein也是通過計算電路的一階矩估算時延的上下邊界來估算電路的時延,然而他們都是用來計算RC互連時延。傳輸管是非線性器件,所以沒有一個固定的電阻,這就造成了Elmore時延和Rubinstein時延模型的過于近似的估算,對整體評估FPGA的性能帶來負面因素。 本論文提出快速而精確的現場可編程門陣列FPGA中的互連資源MOS傳輸管時延模型。首先從階躍信號推導出適合50%時延的等效電阻模型,然后在斜坡輸入的時候,給出斜坡輸入時的時延模型,并且給出等效電容的計算方法。結果驗證了我們精確的時延模型在時間上的開銷少的性能。 在島型FPGA中,單個傳輸管能夠被用來作為互連線和互連線之間的連接,或者互連線和管腳之間的連接,如VPR把互連線和管腳作為布線資源,管腳只能單獨作為輸入或者輸出管腳,以致于它們不是一個線網的起點就是線網的終點。而這恰恰忽略了管腳實際在物理上可以作為互連線來使用的情況(VPR認為dogleg現象本身對性能提高不多)。本論文通過對dogleg現象進行了探索,并驗證了在使用SUBSET開關盒的情況下,dogleg能提高FPGA的布通率。

    標簽: FPGA 布線 法的研究

    上傳時間: 2013-07-24

    上傳用戶:yezhihao

  • OCL功率放大器

    OCL功率放大器即為無輸出電容功率放大器。采用兩組電源供電,使用了正負電源,在電壓不太高的情況下,也能獲得比較大的輸出功率,省去了輸出端的耦合電容。使放大器低頻特性得到擴展。OCL功放電路也是定壓式輸出電路,其電路由于性能比較好,所以廣泛地應用在高保真擴音設備中

    標簽: OCL 功率放大器

    上傳時間: 2013-04-24

    上傳用戶:hull021

  • 佳能相機的照相程序和SDK庫CDSDK71 WIN以及編程手冊

    ·佳能相機的照相程序和SDK庫CDSDK71 WIN以及編程手冊

    標簽: CDSDK nbsp SDK WIN

    上傳時間: 2013-07-21

    上傳用戶:3233

  • matlab6.5

    這三個主要優點是免安裝的;用過安裝版的都知道,裝一次matlab非常耗時!還要注冊碼!而這三個版本都是能夠放在U盤里的,即插即用,現在的U盤一般都在2G左右,能容得下了。 版本:6.5 7.0 7.8 格式: ISO格式和exe格式; ISO格式的請直接解壓縮使用。不要用鏡像加載, iso格式的matlab文件如果用光盤鏡像加載的話會出函數錯誤、運算失敗等問題。 exe格式的請直接雙擊運行,我已用360殺毒掃描它是無毒的,請放心下載,體積1.3G ,運行速度快,不用安裝。 ZIP格式的請直接解壓縮使用 我放在單位的電腦上供源,我如果開機用電腦了,電驢就開機啟動供源了,我不能保證24小時供源,太費電了!推薦大家開啟騰訊“旋風”軟件的“離線下載”免費功能,迅雷也有離線下載功能,速度賊快,能達到你的最大帶寬。 ========

    標簽: matlab 6.5

    上傳時間: 2013-06-29

    上傳用戶:lanhuaying

  • 高速FPGA系統的信號完整性測試和分析,能幫助學習FPGA

    高速FPGA系統的信號完整性測試和分析,能幫助學習FPGA

    標簽: FPGA 信號完整性 測試

    上傳時間: 2013-08-05

    上傳用戶:妄想演繹師

  • 能完全模擬DDS芯片的工作

    能完全模擬DDS芯片的工作,在CPLD的輸出引腳后接上相應的D/A轉換芯片并接上低通濾波器,將得到非常好的正旋波

    標簽: DDS 模擬 芯片

    上傳時間: 2013-08-09

    上傳用戶:3294322651

  • 基于FPGA的高速圖像采集和處理卡 能用于視覺檢測系統

    基于FPGA的高速圖像采集和處理卡 能用于視覺檢測系統

    標簽: FPGA 高速圖像采集 視覺檢測

    上傳時間: 2013-08-28

    上傳用戶:Shaikh

  • 使8051能訪問整個128KB的RAM空間和128KB的FlashRom空間,在CPLD內建兩個寄存器\r\n

    8051工作于11.0592MHZ,RAM擴展為128KB的628128,FlashRom擴展為128KB的AT29C010A\r\n 128KB的RAM分成4個區(Bank) 地址分配為0x0000-0x7FFF\r\n 128KB的FlashRom分成8個區(Bank) 地址分配為0x8000-0xBFFF\r\n 為了使8051能訪問整個128KB的RAM空間和128KB的FlashRom空間,在CPLD內建兩個寄存器\r\n RamBankReg和FlashRomBankReg用于存放高位地址

    標簽: 128 FlashRom 8051 KB

    上傳時間: 2013-08-30

    上傳用戶:cainaifa

  • USB、串口、并口是PC機和外設進行通訊的常用接口

    USB、串口、并口是PC機和外設進行通訊的常用接口,但對于數據量大的圖像來說,若利用串行RS-232協議進行數據采集,速度不能達到圖像數據采集所需的要求;而用USB進行數據采集,雖能滿足所需速度,但要求外設必須支持USB協議,而USB協議與常用工程軟件的接口還不普及,給使用帶來困難。有些用戶為了利用標準并行口(SPP)進行數據采集,但SPP協議的150kb/s傳輸率對于圖像數據采集,同樣顯得太低。因此,為了采集數據量大的圖像數據,本文采用了具有較高傳輸速率的增強型并行口協議(EPP)和FPGA,實現對OV

    標簽: USB PC機 串口 并口

    上傳時間: 2013-08-31

    上傳用戶:wsf950131

主站蜘蛛池模板: 盐山县| 民丰县| 惠州市| 繁峙县| 黄石市| 绿春县| 安平县| 蒙城县| 瓦房店市| 阿荣旗| 高青县| 石棉县| 湘西| 元朗区| 南充市| 慈溪市| 邓州市| 城市| 钟祥市| 陆丰市| 西贡区| 卫辉市| 平武县| 岑巩县| 武威市| 盐池县| 永年县| 浏阳市| 镇宁| 上杭县| 永胜县| 诸城市| 彝良县| 雅江县| 曲阜市| 登封市| 新津县| 大同县| 简阳市| 鄱阳县| 烟台市|