亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

2代IPEX天線座

  • android開發書籍2

    android開發書籍2 android開發必備

    標簽: android 書籍

    上傳時間: 2013-06-27

    上傳用戶:ruixue198909

  • 3498filter wiz pro 3.2 下載

    3498filter wiz pro 3.2 下載

    標簽: filter 3498 3.2 wiz

    上傳時間: 2013-05-19

    上傳用戶:bakdesec

  • 基于ARMCPLD的農業溫室溫度實時控制系統的研究

    溫室技術是我國實現農業信息化的重要環節,溫度是溫室中的重要環境參數。實時控制是指在規定的時間內,系統必須做出相應的響應,是現代溫室控制發展的更高要求。隨著精細農業的發展,傳統的大棚已經不能滿足現代高精度、快速采集及響應的要求,由于溫度的滯后性和難調控性,溫度實時控制一直是溫室控制的一大難題。 本課題整合了CPID與ARM的優點,提出運用CPID硬件來實現數據采集,移植實時操作系統到ARM來實現復雜算法控制,采用高精度數字傳感器DS18820,并設計出混合PID模糊控制器來實現溫室的變溫管理,這對于現代溫室的智能化控制有著十分重要的實際意義。較傳統溫室,優點在于(1)它改變以往依靠單片機軟件來實現傳感器周期性采集,改用CPID硬件產生數字傳感器所需的讀寫時序,這種“以硬代軟”的方案實時性好,且大大避免了軟件運行時的不穩定性、系統冗余等先天缺陷。(2)操作系統能實現多任務、多線程以及友好的人機界面。 試驗以華中農業大學的華北型機械通風式連棟塑料溫室為試驗模型,選擇了ALTERA公司的EPM7128SLC84-15芯片和SAMSUNG公司的S3C44BOX芯片為目標板,以PC機為宿主機,設計了實時溫度控制平臺。 主要工作: (1)概述了溫度實時測控的必要性并介紹了CPLD、ARM技術及嵌入式實時操作系統的發展。 (2)介紹了溫度采集模塊及CPLD與ARM通訊接口模塊的設計。 (3)通過ARM存儲模塊、LCD顯示模塊、串口模塊、Rt18019AS網口模塊、uClinux操作系統模塊等系統完成了本試驗平臺。 (4)介紹混合PID模糊控制算法并通過Simulink工具箱進行了仿真,得出混合PID模糊控制器較經典PID控制具有更快的動態響應、更小超調、抗干擾強的結論。 (5)最后,通過試驗數據驗證了整套系統實時采集的穩定性及可靠性,指出了本課題的不足之處和待改善的問題。

    標簽: ARMCPLD 農業 溫度 實時控制系統

    上傳時間: 2013-04-24

    上傳用戶:songyuncen

  • 基于ARM的便攜式遠程動態心電記錄儀的研究

    心臟疾病一直是威脅人類生命健康的主要疾病之一。研究無創的心電信號檢測設備來檢測與評價心臟功能的狀況,并研究心臟疾病的成因是生物醫學電子學的重要研究課題之一。動態心電記錄儀(Holter)是用于記錄24小時長時間心電圖的一種設備。研制高性能的動態心電記錄、監護系統對于心血管疾病的診斷和治療具有十分重要的意義。 Holter技術發展至今已有幾十年歷史,但目前的Holter仍存在許多不足之處:(1)許多Holter采用8位、16位單片機作為控制系統,運算能力有限,無法加入自動診斷功能:(2)數據存儲采用固定焊接在板上的存儲芯片,容量小,數據取出回放不方便;(3)大部分Holter還不能實現心電信號的實時遠程傳輸,心電數據的分析以及分析報告的獲取往往要滯后好幾天時間,不利于心臟疾病的及早診斷及治療。 針對這些不足,本文設計了一個基于ARM(一種32位嵌入式處理器)的動態心電記錄儀。該記錄儀具有運算功能強、能夠實現心電信號實時遠程網絡傳輸的特點。為確保信息不會因網絡傳輸故障而丟失,本系統同時還采用了便于攜帶的SD(Secure Digital Memory)閃存卡作為存儲媒介,具有大容量數據存儲的功能。本文設計的系統主要完成的任務有心電信號的采集、心電信號的放大濾波、心電信號的顯示和心電信號的存儲與傳輸。整個系統由一片ARM嵌入式微處理器控制,本系統中采用的嵌入式微處理器是三星的S3C44BOX。放大和濾波電路主要是對電極導聯傳來的心電信號進行放大和濾除干擾信號,以獲取合適的信號大小并保證采集的心電信號的正確性。心電信號的顯示是把心電信號實時地顯示在Holter的液晶屏上,能使患者直觀地觀察到自己的心電信號情況。心電信號的存儲采用了容量大、成本及功耗低并且體積小方便攜帶的SD卡來存儲心電數據。心電數據的傳輸是通過以太網實現的,以太網可以實現快速、高正確率的傳輸。傳輸的數據由醫院內的服務器接收,并且在服務器端對心電信號進行相應的顯示和處理。為實現上述功能編寫的系統軟件包括Holter的Bootloader的設計、uCLINUX操作系統的移植、A/D轉換程序、液晶屏的控制及菜單程序、SD卡FAT文件格式的數據存儲和服務器端數據接收、波形顯示程序。本系統經過一定的實驗證明符合設計要求,具有體積小、成本低、使用方便的特點。

    標簽: ARM 便攜式 遠程 動態

    上傳時間: 2013-07-10

    上傳用戶:Amos

  • tinyos-2.x.rar

    tinyos 2.x source 最新代碼可以從以下地址CVS下載: cvs -d:pserver:anonymous@tinyos.cvs.sourceforge.net:/cvsroot/

    標簽: tinyos

    上傳時間: 2013-04-24

    上傳用戶:juyuantwo

  • 一種簡單高效的MPEG-2 MP@HL視頻解碼器

    本文基于數據驅動原理提出并用 FPGA 實現了MPEG-2 MP@HL 的視頻解碼器。該解碼器中的各個模塊具有高內聚,低耦合的特點。只要各個模塊符合數據驅動的工作方式,模塊就能自我正常工作。由

    標簽: MPEG 視頻解碼器

    上傳時間: 2013-06-19

    上傳用戶:y562413679

  • DVBH發射端信道內碼和調制部分的FPGA設計和實現

    數字電視技術和超大規模深亞微米的系統級芯片設計技術是當前信息產業中最受關注的兩個方向。它們的交叉就是數字電視應用中的一系列系統級芯片和超深亞微米專用集成電路。其中信道處理系統及其相關芯片更是集中了數字信號處理前向糾錯編解碼等數字電視傳輸的核心技術,成為設計和開發整個數字電視系統的關鍵之一。數字高清晰度電視(Digital HDTV)做為第三代電視標準,已成為當今世界高技術競爭的焦點,本文正是從這個交叉點上出發對DVB-H(Digital Video Broadcasting-Handheld)標準中所涉及的信道編碼和調制部分進行了研究,重點分析了信道內編碼部分的硬件優化實現。本項目完成了DVB-H傳輸系統信道編碼的FPGA硬件設計和實現,系統所有FPGA硬件電路設計采用了Veillog HDL語言編寫。同時對清華大學數字電視地面傳輸標準DMB-T(Terrestrial Digital Multimedia/TV Broadcasting)中的關鍵技術做了研究,與DVB標準中的相關技術做了對比。 本文首先對DVB.H以及COFDM的相關理論進行介紹和研究。然后針對DVB-H信道編碼調制器中的部分核心算法的FPGA設計和實現進行了詳細的研究工作,包括外編碼、內編碼(卷積刪余)、內交織(包括比特交織和符號交織)、星座映射、幀形成、OFDM調制的部分設計等。相應地對DVB-H信道解碼解調器中的部分算法的FPGA設計的研究工作做了描述,包括符號解交織和比特解交織。同時對清華大學數字電視地面傳輸標準DMB-T外接收機中頻域和時域解交織模塊的FPGA設計實現做了描述。 筆者在項目中完成的主要工作有: (1)與項目組成員合作制定系統框架,劃分模塊。 (2)對所負責的模塊,包括外編碼、內編碼(卷積刪余)、內交織(包括比特交織和符號交織)、星座映射、幀形成、OFDM調制的算法進行研究并加以優化,建立軟件仿真模型,進行FPGA設計,仿真和實現。

    標簽: DVBH FPGA 發射端 信道

    上傳時間: 2013-06-10

    上傳用戶:rockjablew

  • DVBT信道編解碼算法研究及FPGA實現

    數字通信系統中,在實際信道上傳輸數字信號時,由于信道傳輸特性不理想及噪聲的影響,接收端所收到的數字信號不可避免地會發生錯誤。為了減小誤碼率,提高接收質量,必須采用差錯控制編碼。對于數字視頻通信系統這類高碼率,高要求的系統,為了提供優良的圖象質量,采用差錯控制編碼尤為重要。 本文采用的DVB-T系統差錯控制技術是針對于數字視頻通信而設計的,提出了糾錯編碼結合交織技術的實現方案,即RS(204,188,8)截短碼、卷積交織、卷積碼三種技術的級聯。各技術中的參數設計為輸入的MPEG-2傳輸流(TS流)提供了便利,在編碼后可以保持傳輸流的幀結構和同步字節不改變,使接收端的同步捕獲和同步跟蹤成為可能。 本文首先簡要介紹了差錯控制技術,DVB-T系統,以及硬件實現所用到的FPGA實現方法。然后分別研究RS碼、卷積交織、卷積碼的編解碼原理,并提出了三類技術的硬件實現方案。其中,重點論述了RS碼解碼的硬件實現。將RS碼解碼分為四個模塊:伴隨式計算,BM迭代,錢搜索和錯誤值計算,分別講述每個模塊的電路設計方案并給出仿真結果。最后,將該差錯控制系統應用于一個輸出速率恒定的實際數字視頻通信系統中,按系統需要,加入了接口電路和速率控制的設計。

    標簽: DVBT FPGA 信道 編解碼

    上傳時間: 2013-04-24

    上傳用戶:gcs333

  • 郭天祥 TX-1C型單片機開發板原理圖

    郭天祥tx_1c單片機的原理圖,可用protues和keil聯合仿真,省去買開發板的錢 了 老實惠了

    標簽: TX 單片機開發板 原理圖

    上傳時間: 2013-05-18

    上傳用戶:GeekyGeek

  • easy,51pro,3.0編程器在2.0的基礎上增加了更多的芯片器件

    easy,51pro,3.0編程器在2.0的基礎上增加了更多的芯片器件

    標簽: easy 3.0 2.0 pro

    上傳時間: 2013-07-25

    上傳用戶:qazwsc

主站蜘蛛池模板: 宣恩县| 平顶山市| 榕江县| 北京市| 宣化县| 武义县| 兰州市| 安仁县| 海晏县| 深圳市| 大连市| 永和县| 拉孜县| 旅游| 清水县| 凤山县| 丘北县| 博罗县| 鞍山市| 泸溪县| 临邑县| 门源| 遂溪县| 昂仁县| 明光市| 成安县| 岗巴县| 岐山县| 彰化市| 宜丰县| 蕉岭县| 永嘉县| 泊头市| 安平县| 喀什市| 丽水市| 青龙| 太和县| 贵定县| 东辽县| 晋州市|