亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

3d模型

3d模型就是三維的、立體的模型,D是英文Dimensions的縮寫。
  • 超小模型用的電磁舵制作詳解

    一種可用于超小型模型的舵機(jī),只有0.5cm*0.5cm大小,希望對(duì)于想動(dòng)手的人有些幫助

    標(biāo)簽: 模型 電磁

    上傳時(shí)間: 2013-07-07

    上傳用戶:2404

  • 光電子器件模型與OEIC模擬

    光電子器件模型與OEIC模擬 作者:陳維友;楊樹人;劉式墉 本書是作者多年來(lái)在光電子器件電路模型和光電集成回路計(jì)算機(jī)輔助分析研究方面的工作總結(jié)。

    標(biāo)簽: OEIC 光電子器件 模型 模擬

    上傳時(shí)間: 2013-04-24

    上傳用戶:lty6899826

  • 真實(shí)感圖形繪制中明暗效果的FPGA實(shí)現(xiàn)

    計(jì)算機(jī)圖形學(xué)中真實(shí)感成像包括兩部分內(nèi)容:物體的精確圖形表示;場(chǎng)景中光照效果的適當(dāng)?shù)拿枋觥9庹招Чü獾姆瓷洹⑼该餍浴⒈砻婕y理和陰影。對(duì)物體進(jìn)行投影,然后再可見面上產(chǎn)生自然光照效果,可以實(shí)現(xiàn)場(chǎng)景的真實(shí)感顯示。光照明模型主要用于物體表面某點(diǎn)處的光強(qiáng)度計(jì)算。面繪制算法是通過(guò)光照模型中的光強(qiáng)度計(jì)算,以確定場(chǎng)景中物體表面的所有投影像素點(diǎn)的光強(qiáng)度。Phong明暗處理算法是生成真實(shí)感3D圖像最佳算法之一。但是由于其大量的像素級(jí)運(yùn)算和硬件難度而在實(shí)現(xiàn)實(shí)時(shí)真實(shí)感圖形繪制中被Gotuaud明暗處理算法所取代。VLSI技術(shù)的發(fā)展以及對(duì)于高真實(shí)感實(shí)時(shí)圖形的需求使得Phong明暗處理算法的實(shí)現(xiàn)成為可能。利用泰勒級(jí)數(shù)近似的Fast Phong明暗處理算法適合硬件實(shí)現(xiàn)。此算法需要存儲(chǔ)大量數(shù)據(jù)的ROM。這增加了實(shí)現(xiàn)的難度。 本文完成了以下工作: 1、本文簡(jiǎn)述了實(shí)時(shí)真實(shí)感圖形繪制管線,詳細(xì)敘述了所用到的光照明模型和明暗處理方法,并對(duì)幾種明暗處理方法的效果作了比較,實(shí)驗(yàn)結(jié)果表明Fast Phong明暗處理算法適用于實(shí)時(shí)真實(shí)感圖形繪制。 2、在熟悉Xilinx公司FPGA芯片結(jié)構(gòu)及其開發(fā)流程的基礎(chǔ)上,結(jié)合Xilinx公司提供的FPGA開發(fā)工具ISE 7.1i,仿真工具為ISE simulator,綜合工具為XST;完成了Fast Phong明暗處理模塊的FPGA設(shè)計(jì)與實(shí)現(xiàn)。綜合得到的電路的最高頻率為54.058MHz。本文的Fast Phong明暗處理硬件模塊適用于實(shí)時(shí)真實(shí)感圖形繪制。 3、本文通過(guò)誤差分析,提出了優(yōu)化的查找表結(jié)構(gòu)。通過(guò)在FPGA上對(duì)本文所提結(jié)構(gòu)進(jìn)行驗(yàn)證。結(jié)果表明,本方案在提高速度、精度的同時(shí)將ROM的數(shù)據(jù)量從64K*8bit減少至13K*8bit。

    標(biāo)簽: FPGA 圖形 繪制

    上傳時(shí)間: 2013-06-21

    上傳用戶:ghostparker

  • 基于FPGA的3D圖像處理器IP核

    基于FPGA的3D圖像處理器IP核的設(shè)計(jì)與實(shí)現(xiàn)

    標(biāo)簽: FPGA 圖像處理器 IP核

    上傳時(shí)間: 2013-05-18

    上傳用戶:1101055045

  • PWM控制器SG3525的兩種宏模型

    給出了SG3525的兩種宏模型,以及如何建模!

    標(biāo)簽: 3525 PWM SG 控制器

    上傳時(shí)間: 2013-04-24

    上傳用戶:@小小羊

  • clue-s模型

    模型區(qū)域土地利用變化,協(xié)調(diào)土地利用需求與布局。

    標(biāo)簽: clue-s 模型

    上傳時(shí)間: 2013-06-22

    上傳用戶:ainimao

  • 《COM技術(shù)內(nèi)幕(微軟組件對(duì)象模型)》

    ·詳細(xì)說(shuō)明:《COM技術(shù)內(nèi)幕(微軟組件對(duì)象模型)》清華大學(xué)出版社

    標(biāo)簽: COM 微軟 對(duì)象模型

    上傳時(shí)間: 2013-05-26

    上傳用戶:hn891122

  • 有源濾波器Matlab仿真模型

    基于瞬時(shí)無(wú)功功率理論、滯環(huán)電流控制的三相電力有源濾波器Matlab仿真模型

    標(biāo)簽: Matlab 有源濾波器 仿真模型

    上傳時(shí)間: 2013-04-24

    上傳用戶:teddysha

  • 基于FPGA模型化設(shè)計(jì)的雷達(dá)信號(hào)

    隨著現(xiàn)場(chǎng)可編程門陣列(FPGA)在工業(yè)中的廣泛應(yīng)用,使得基于FPGA數(shù)字信號(hào)處理的實(shí)現(xiàn)在雷達(dá)信號(hào)處理中有著重要地位。模型化設(shè)計(jì)是一種自頂向下的面向FPGA的快速原型驗(yàn)證法,它不僅降低了FPGA設(shè)計(jì)門檻,而且縮短了開發(fā)周期,提高了設(shè)計(jì)效率。這使得FPGA模型化設(shè)計(jì)成為了FPGA系統(tǒng)設(shè)計(jì)的發(fā)展趨勢(shì)。本文針對(duì)常見雷達(dá)信號(hào)處理模塊的FPGA模型化實(shí)現(xiàn),在以下幾個(gè)方面展開研究:首先對(duì)基于FPGA的模型化設(shè)計(jì)方法進(jìn)行了研究,給出了模型化設(shè)計(jì)方法的發(fā)展現(xiàn)狀和趨勢(shì),并對(duì)本文中使用的模型化設(shè)計(jì)方法的軟件工具System Generator和AccelDSP進(jìn)行了介紹。其次使用這兩種軟件工具對(duì)FIR濾波器進(jìn)行了模型化設(shè)計(jì)并同RTL(寄存器傳輸級(jí))設(shè)計(jì)方法進(jìn)行對(duì)比,全面分析了模型化設(shè)計(jì)方法和RTL設(shè)計(jì)方法的優(yōu)缺點(diǎn)。然后在簡(jiǎn)明闡述雷達(dá)信號(hào)處理原理的基礎(chǔ)上,使用System Generator對(duì)數(shù)字下變頻(DDC)、脈沖壓縮、動(dòng)目標(biāo)顯示(MTI)及恒虛警(CFAR)處理等雷達(dá)信號(hào)處理模塊進(jìn)行了自頂向下的模型化設(shè)計(jì)。在Simulink中進(jìn)行了功能仿真驗(yàn)證,生成了HDL代碼,并在Xilinx FPGA中進(jìn)行了RTL的時(shí)序仿真分析。關(guān)鍵詞:雷達(dá)信號(hào)處理 FPGA 模型化設(shè)計(jì) System Generator AccelDSP

    標(biāo)簽: FPGA 模型 雷達(dá)信號(hào)

    上傳時(shí)間: 2013-07-25

    上傳用戶:zhangsan123

  • Android多線程模型和service分析

    作者:華清遠(yuǎn)見3G學(xué)院。android多線程模型和service分析--華清遠(yuǎn)見android培訓(xùn)課件教程。

    標(biāo)簽: Android service 多線程

    上傳時(shí)間: 2013-07-05

    上傳用戶:CETM008

主站蜘蛛池模板: 古交市| 开化县| 达孜县| 四会市| 子洲县| 兖州市| 隆化县| 芦溪县| 襄城县| 美姑县| 古田县| 桐梓县| 洪洞县| 伊春市| 连山| 中牟县| 安溪县| 梓潼县| 桐乡市| 获嘉县| 垣曲县| 准格尔旗| 铁力市| 泰顺县| 胶南市| 安康市| 天全县| 栖霞市| 台前县| 息烽县| 湖南省| 贵州省| 盐亭县| 齐齐哈尔市| 中宁县| 简阳市| 鹤岗市| 丹巴县| 永康市| 禹州市| 米脂县|