亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

47

  • PADS_教程-高級封裝設計

    封裝設計,PADS_教程-高級封裝設計。

    標簽: PADS 教程 高級封裝

    上傳時間: 2013-12-20

    上傳用戶:dudu121

  • PCB制作步驟全過程

    PCB制作步驟全過程

    標簽: PCB 制作步驟 過程

    上傳時間: 2015-01-01

    上傳用戶:tdyoung

  • Verilog_HDL的基本語法詳解(夏宇聞版)

            Verilog_HDL的基本語法詳解(夏宇聞版):Verilog HDL是一種用于數字邏輯電路設計的語言。用Verilog HDL描述的電路設計就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語言也是一種結構描述的語言。這也就是說,既可以用電路的功能描述也可以用元器件和它們之間的連接來建立所設計電路的Verilog HDL模型。Verilog模型可以是實際電路的不同級別的抽象。這些抽象的級別和它們對應的模型類型共有以下五種:   系統級(system):用高級語言結構實現設計模塊的外部性能的模型。   算法級(algorithm):用高級語言結構實現設計算法的模型。   RTL級(Register Transfer Level):描述數據在寄存器之間流動和如何處理這些數據的模型。   門級(gate-level):描述邏輯門以及邏輯門之間的連接的模型。   開關級(switch-level):描述器件中三極管和儲存節點以及它們之間連接的模型。   一個復雜電路系統的完整Verilog HDL模型是由若干個Verilog HDL模塊構成的,每一個模塊又可以由若干個子模塊構成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶所設計的模塊交互的現存電路或激勵信號源。利用Verilog HDL語言結構所提供的這種功能就可以構造一個模塊間的清晰層次結構來描述極其復雜的大型設計,并對所作設計的邏輯電路進行嚴格的驗證。   Verilog HDL行為描述語言作為一種結構化和過程性的語言,其語法結構非常適合于算法級和RTL級的模型設計。這種行為描述語言具有以下功能:   · 可描述順序執行或并行執行的程序結構。   · 用延遲表達式或事件表達式來明確地控制過程的啟動時間。   · 通過命名的事件來觸發其它過程里的激活行為或停止行為。   · 提供了條件、if-else、case、循環程序結構。   · 提供了可帶參數且非零延續時間的任務(task)程序結構。   · 提供了可定義新的操作符的函數結構(function)。   · 提供了用于建立表達式的算術運算符、邏輯運算符、位運算符。   · Verilog HDL語言作為一種結構化的語言也非常適合于門級和開關級的模型設計。因其結構化的特點又使它具有以下功能:   - 提供了完整的一套組合型原語(primitive);   - 提供了雙向通路和電阻器件的原語;   - 可建立MOS器件的電荷分享和電荷衰減動態模型。   Verilog HDL的構造性語句可以精確地建立信號的模型。這是因為在Verilog HDL中,提供了延遲和輸出強度的原語來建立精確程度很高的信號模型。信號值可以有不同的的強度,可以通過設定寬范圍的模糊值來降低不確定條件的影響。   Verilog HDL作為一種高級的硬件描述編程語言,有著類似C語言的風格。其中有許多語句如:if語句、case語句等和C語言中的對應語句十分相似。如果讀者已經掌握C語言編程的基礎,那么學習Verilog HDL并不困難,我們只要對Verilog HDL某些語句的特殊方面著重理解,并加強上機練習就能很好地掌握它,利用它的強大功能來設計復雜的數字邏輯電路。下面我們將對Verilog HDL中的基本語法逐一加以介紹。

    標簽: Verilog_HDL

    上傳時間: 2014-12-04

    上傳用戶:cppersonal

  • Altium Designer常用快捷鍵匯總

    Protel DXP、Altium Designer常用快捷鍵匯總表,自己收集分類整理的,非常方便實用的喲。

    標簽: Designer Altium 快捷鍵

    上傳時間: 2014-01-16

    上傳用戶:yuchunhai1990

  • PLB Block RAM(BRAM)接口控制器

    基于RAM塊的應用

    標簽: Block BRAM PLB RAM

    上傳時間: 2015-01-01

    上傳用戶:13681659100

  • Spartan-3 FPGA 的 3.3V 配置應用指南

    摘要:本應用指南提供了一種方法可從3.3V接口對Spartan™-3和Spartan-3L FPGA進行配置。它針對每種配置模式都提供了一組經驗證的連接框圖。這些框圖是完整且可直接使用的解決方案。

    標簽: Spartan FPGA 3.3 應用指南

    上傳時間: 2015-01-02

    上傳用戶:ch3ch2oh

  • 基于FPGA的PAL-VGA轉換器的實現

    介紹了基于Xilinx Spartan- 3E FPGA XC3S250E 來完成分辨率為738×575 的PAL 制數字視頻信號到800×600 的VGA 格式轉換的實現方法。關鍵詞: 圖像放大; PAL; VGA; FPGA 目前, 絕大多數監控系統中采用的高解析度攝像機均由47 萬像素的CCD 圖像傳感器采集圖像, 經DSP 處理后輸出的PAL 制數字視頻信號不能直接在VGA 顯示器上顯示, 而在許多場合需要在VGA 顯示器上實時監視, 這就需要將隔行PAL 制數字視頻轉換為逐行視頻并提高幀頻, 再將每幀圖像放大到800×600 或1 024×768。常用的圖像放大的方法有很多種, 如最臨近賦值法、雙線性插值法、樣條插值法等[ 1] 。由于要對圖像進行實時顯示, 本文采用一種近似的雙線性插值方法對圖像進行放大。隨著微電子技術及其制造工藝的發展, 可編程邏輯器件的邏輯門密度有了很大提高, 現場可編程邏輯門陣列( FPGA) 有著邏輯資源豐富和可重復以及系統配置的靈活性, 同時隨著微處理器、專用邏輯器件以及DSP 算法以IP Core 的形式嵌入到FPGA 中[ 2] , FPGA 的功能越來越強, 因此FPGA 在現代電子系統設計中發揮著越來越重要的作用。本課題的設計就是采用VHDL 描述, 基于FPGA 來實現的。

    標簽: PAL-VGA FPGA 轉換器

    上傳時間: 2014-02-22

    上傳用戶:a1054751988

  • simulink仿真事例

    simulink仿真

    標簽: simulink 仿真

    上傳時間: 2013-12-27

    上傳用戶:dysyase

  • 單相異步電動機試驗方法GB9651-2008

    單相電機

    標簽: 9651 2008 GB 單相

    上傳時間: 2015-01-02

    上傳用戶:dajin

  • 電工小軟件

    電工小軟件

    標簽: 電工 軟件

    上傳時間: 2013-12-24

    上傳用戶:zwei41

主站蜘蛛池模板: 清镇市| 宜阳县| 沧州市| 张家口市| 祁连县| 玉山县| 五指山市| 天全县| 高碑店市| 吉隆县| 湖南省| 武邑县| 平乡县| 库尔勒市| 巢湖市| 富民县| 黄平县| 鱼台县| 桐庐县| 永福县| 泰来县| 淮安市| 隆化县| 文山县| 金山区| 淳安县| 和林格尔县| 通辽市| 宁化县| 麻城市| 绍兴县| 永嘉县| 白朗县| 黄山市| 唐海县| 焦作市| 安泽县| 彩票| 肥城市| 广东省| 通山县|