亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

512

  • MCS51的CRC-16快速查表計算函數 要預先生成CRC16查表數據

    MCS51的CRC-16快速查表計算函數 要預先生成CRC16查表數據,起始地址CRC16TAB,按高/低字節順序存放(512字節) // CRC-CCITT16 = X16+X12+X5+1, 00010000 00100001($1021) 鄭州 漢威光電 劉海峰編制 (0371-62003091),歡迎交流

    標簽: CRC 16 MCS 51

    上傳時間: 2014-01-20

    上傳用戶:agent

  • sha_1加密運算模塊

    sha_1加密運算模塊,運算速率100Mbps,規格512位請大家參考

    標簽: sha 加密 運算 模塊

    上傳時間: 2014-01-04

    上傳用戶:ynzfm

  • SPI接口4M位高速存儲芯片

    SPI接口4M位高速存儲芯片,帶2*512緩存

    標簽: SPI 接口 高速存儲 芯片

    上傳時間: 2017-01-18

    上傳用戶:zhangzhenyu

  • 模擬系統中

    模擬系統中,主存部分分為兩部分,一部分是系統區,這里只存放進程控制塊和內存分配表,一部分是用戶區,這里主要是對用戶區的管理。 系統區包括PCB區域、內存空間分配表; 用戶區用數組模擬,大小為512字節,存儲管理采用動態分區存儲管理方式。

    標簽: 模擬系統

    上傳時間: 2017-02-06

    上傳用戶:dreamboy36

  • 1、直到批號為0645的片子

    1、直到批號為0645的片子,chip erase指令還是不可靠的, 這在datasheet 52頁有描述。 2、芯片的頁大小寄存器只能寫一次(OTP), 如果配置為每頁512字節后就再也不能寫回每頁528字節了。 3、網上很多例程是舊版的161B的程序,跟161D操作指令有不少差別, ATMEL已經不建議使用這些舊指令了, 移植的時候注意對照DATASHEET修改過來。 4、寫入時一定要查詢狀態寄存器的忙碌標志, 否則后續指令無效,外部的RYD/BUSY#管腳反映的狀態, 并不能作為寫入的參考,當初就是在這個地方卡了3天時間。 5 部分函數做過測試,其余難免有錯

    標簽: 0645

    上傳時間: 2017-02-10

    上傳用戶:dbs012280

  • 用matlab編程

    用matlab編程,采用512個頻率點繪制各種窗函數的幅頻特性。

    標簽: matlab 編程

    上傳時間: 2017-03-01

    上傳用戶:baitouyu

  • 啟動扇區

    啟動扇區,nasm 編譯,在DOS下運行,載入loader.bin 突破512字節

    標簽:

    上傳時間: 2017-03-04

    上傳用戶:大三三

  • 在一些初始化處理后

    在一些初始化處理后,MD5以512位分組來處理輸入文本,每一分組又劃分為16個32位子分組

    標簽: 初始化

    上傳時間: 2013-12-10

    上傳用戶:縹緲

  • nesC 是對 C 的擴展 [2]

    nesC 是對 C 的擴展 [2] ,它基于體現 TinyOS 的結構化概念和執行模型而設 計 [1] 。 TinyOS 是為傳感器網絡節點而設計的一個事件驅動的操作系統,傳 感器網絡節點擁有非常有限的資源 ( 舉例來說., 8K 字節的程序儲存器,512 個 字節的隨機存取儲存器) 。 TinyOS 用 nesC 重新編寫。本手冊描述 nesC 的 1.1 版本, 在第 3 段中概述了它與 1.0 版的不同。

    標簽: nesC 擴展

    上傳時間: 2013-12-26

    上傳用戶:王小奇

  • The purpose of this project is to explore the issues and implementation of a multiple instruction st

    The purpose of this project is to explore the issues and implementation of a multiple instruction stream, single data stream processor. We are running two instruction streams on two CPUs which share an address space. The processors share a second level cache, and maintain coherence at the L1 cache with a write-invalidate policy. The L2 cache is two-way set associative, with a block size of 8 words, and a total capacity of 512 words.

    標簽: implementation instruction multiple purpose

    上傳時間: 2017-04-18

    上傳用戶:731140412

主站蜘蛛池模板: 海淀区| 定州市| 榆社县| 桂阳县| 安图县| 玉门市| 红桥区| 青铜峡市| 抚顺市| 凤庆县| 濮阳市| 南溪县| 福建省| 大冶市| 科尔| 文山县| 达尔| 体育| 枣阳市| 任丘市| 漾濞| 德清县| 东平县| 青阳县| 阿拉尔市| 巴东县| 宣武区| 焦作市| 曲阳县| 上饶县| 巴里| 广南县| 乳源| 武冈市| 岳阳县| 龙井市| 长乐市| 荣成市| 灌南县| 中江县| 新龙县|