亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

75

  • VIP專區(qū)-嵌入式/單片機編程源碼精選合集系列(75

    VIP專區(qū)-嵌入式/單片機編程源碼精選合集系列(75)資源包含以下內(nèi)容:1. PCI9820數(shù)據(jù)采集卡的安裝程序--可實現(xiàn)雙緩存模式的。連續(xù)數(shù)據(jù)采集。.2. 此文件是一個源程序代碼.3. 不錯的入門例子.4. 3310 的好資料.5. lcd的資料.6. 大三時做的.7. m16 的adc.8. 51上做到tcpip.9. 另一個在mpc8272上產(chǎn)生usb sof幀的demo.10. PIC ICD2仿真器的原理圖與PCB.11. SD卡和AIC23數(shù)字音頻輸出實驗, FreeDev Audio Dsp Board采用了TI公司的TVL320AIC23 1、控制接口使用I2C.12. quartusII 中文使用手冊.13. 用中斷方式編寫的刷瓶顯示程序.14. LCD液晶顯示模塊驅(qū)動程序.15. 基于2410開發(fā)板的嵌入式測試程序.16. 51系列的最簡但功能齊全之spi總線的使用.17. WIGGLER小板原理圖和PCB圖.18. 杭州立宇泰的JTAG原理圖.19. 在三星44b0開發(fā)板下可調(diào)試.20. jpeg壓縮、解壓的C源代碼.21. 鍵盤去抖動CPLD設(shè)計經(jīng)過驗證,可以直接用數(shù)碼管顯示,同時也希望大家給于新想法.22. 采用Cypress EZ-USB設(shè)計原理圖.23. 基于VxWorks的PCI設(shè)備驅(qū)動程序開發(fā).24. Vx Works操作系統(tǒng)下PCI總線驅(qū)動設(shè)計.25. niosii實例程序供初學(xué)者使用.26. niosii c程序 niosii c程序.27. niosii c程序 niosii c程序.28. niosii c程序 niosii c程序.29. niosii c程序 niosii c程序.30. protel99se核心板原理圖及相應(yīng)PCB庫2410.31. 最先進的信號機程序,經(jīng)過很多重要場合測試通過.32. 該系統(tǒng)加入了led屏的硬件控制器.33. 44B0啟動原代碼.34. 目錄文件結(jié)構(gòu): 用于s3c44b0 lcd_test ├─ main.c C語言主源文件 ├─ bmp.c 光標(biāo)圖案源文件 ├─ bmp.h 光標(biāo)圖案頭文件 ├─ lcd.c LC.35. 晶雜管倒通角的控制!希望能給大家提供幫助!.36. 128*64串行輸入數(shù)據(jù).37. 紅外解碼,并帶1602顯示!希望能給大家提供幫助!.38. da0832的用法,希望能給大家提供幫助!.39. 24c08的用法!希望能給大家提供幫助!.40. ds1302時鐘芯片的用法,希望能給大家提供幫助!.

    標(biāo)簽: 汽車設(shè)計

    上傳時間: 2013-07-11

    上傳用戶:eeworm

  • 模電課件大全

    模電課件大全

    標(biāo)簽: 模電

    上傳時間: 2013-04-15

    上傳用戶:eeworm

  • SHT75.rar

    溫濕度一體數(shù)字傳感器SHT15/75的應(yīng)用示例,C51,從串口直接打印出數(shù)據(jù)。接串口助手或超級終端即可觀看

    標(biāo)簽: SHT 75

    上傳時間: 2013-07-28

    上傳用戶:cy1109

  • 高速低壓低功耗CMOSBiCMOS運算放大器設(shè)計.rar

    近年來,以電池作為電源的微電子產(chǎn)品得到廣泛使用,因而迫切要求采用低電源電壓的模擬電路來降低功耗。目前低電壓、低功耗的模擬電路設(shè)計技術(shù)正成為微電子行業(yè)研究的熱點之一。 在模擬集成電路中,運算放大器是最基本的電路,所以設(shè)計低電壓、低功耗的運算放大器非常必要。在實現(xiàn)低電壓、低功耗設(shè)計的過程中,必須考慮電路的主要性能指標(biāo)。由于電源電壓的降低會影響電路的性能,所以只實現(xiàn)低壓、低功耗的目標(biāo)而不實現(xiàn)優(yōu)良的性能(如高速)是不大妥當(dāng)?shù)摹?論文對國內(nèi)外的低電壓、低功耗模擬電路的設(shè)計方法做了廣泛的調(diào)查研究,分析了這些方法的工作原理和各自的優(yōu)缺點,在吸收這些成果的基礎(chǔ)上設(shè)計了一個3.3 V低功耗、高速、軌對軌的CMOS/BiCMOS運算放大器。在設(shè)計輸入級時,選擇了兩級直接共源一共柵輸入級結(jié)構(gòu);為穩(wěn)定運放輸出共模電壓,設(shè)計了共模負(fù)反饋電路,并進行了共模回路補償;在偏置電路設(shè)計中,電流鏡負(fù)載并不采用傳統(tǒng)的標(biāo)準(zhǔn)共源-共柵結(jié)構(gòu),而是采用適合在低壓工況下的低壓、寬擺幅共源-共柵結(jié)構(gòu);為了提高效率,在設(shè)計時采用了推挽共源極放大器作為輸出級,輸出電壓擺幅基本上達(dá)到了軌對軌;并采用帶有調(diào)零電阻的密勒補償技術(shù)對運放進行頻率補償。 采用標(biāo)準(zhǔn)的上華科技CSMC 0.6μpm CMOS工藝參數(shù),對整個運放電路進行了設(shè)計,并通過了HSPICE軟件進行了仿真。結(jié)果表明,當(dāng)接有5 pF負(fù)載電容和20 kΩ負(fù)載電阻時,所設(shè)計的CMOS運放的靜態(tài)功耗只有9.6 mW,時延為16.8ns,開環(huán)增益、單位增益帶寬和相位裕度分別達(dá)到82.78 dB,52.8 MHz和76°,而所設(shè)計的BiCMOS運放的靜態(tài)功耗達(dá)到10.2 mW,時延為12.7 ns,開環(huán)增益、單位增益帶寬和相位裕度分別為83.3 dB、75 MHz以及63°,各項技術(shù)指標(biāo)都達(dá)到了設(shè)計要求。

    標(biāo)簽: CMOSBiCMOS 低壓 低功耗

    上傳時間: 2013-06-29

    上傳用戶:saharawalker

  • ISD2560中文資料,pdf datasheet(單片語音錄放電路)

    美國ISD公司的2500芯片,按錄放時間60秒、75秒、90秒和120秒分成ISD2560、2575、2590和25120四個品種。ISD2500系列和1400系列語音電路一樣,具有抗斷電、音質(zhì)好,使

    標(biāo)簽: datasheet 2560 ISD

    上傳時間: 2013-06-01

    上傳用戶:hank

  • JPEG2000基于位平面掃描的上下文編碼的研究和FPGA實現(xiàn)

    JPEG2000是新一代的靜態(tài)圖像壓縮標(biāo)準(zhǔn),它相比JPEG有很多新的特性,如漸進傳輸和感興趣區(qū)域編碼等,因而它具有廣闊的應(yīng)用前景,特別是在數(shù)碼相機、PDA等便攜式設(shè)備中。 JPEG2000的核心主要包括小波變換和基于最優(yōu)化截斷點的嵌入式塊編碼(EBCOT)算法,其計算復(fù)雜度遠(yuǎn)遠(yuǎn)高于JPEG,完全采用軟件方案實現(xiàn)將會占用大量的處理器時間和內(nèi)存開銷,而且速度較慢,實時處理的能力較差。為了推廣JPEG2000在便攜式產(chǎn)品、消費類電子產(chǎn)品中的應(yīng)用,打開巨大的潛在市場,研究硬件實現(xiàn)的算法實時處理方案具有重要的應(yīng)用價值。 EBCOT算法是一個兩層的編碼引擎,其中的上下文編碼的運算量約占到總運算量的50%,是提高編碼速度的關(guān)鍵算法之一。由于上下文編碼大部分都是邏輯運算,沒有復(fù)雜的數(shù)學(xué)運算,但邏輯控制流程復(fù)雜繁瑣,對存儲器訪問頻繁,采用DSP或者其他的通用處理器通過指令控制實現(xiàn)該算法,未能顯著提高編碼速度。本文采用FPGA芯片,以電路邏輯的方式來實現(xiàn)該算法并進行優(yōu)化,在研究和分析了上下文編碼算法運算特點的基礎(chǔ)上,設(shè)計了列判斷和交錯存儲相結(jié)合的硬件實現(xiàn)方案,并采用硬件描述語言Verilog在寄存器傳輸級描述了相應(yīng)的硬件電路。通過功能仿真和邏輯綜合后,所獲得的上下文編碼模塊最大時鐘頻率為101MHz,且能在130ms內(nèi)完成對一幅512×512灰度圖像的編碼,性能比Jasper軟件中的實現(xiàn)方案提高了75%。 JPEG2000的一個重要特性是其具有漸進傳輸?shù)哪芰Γa流組織是獲得漸進傳輸特性的技術(shù)關(guān)鍵。碼流組織通過在輸出碼流中安排數(shù)據(jù)包的先后順序來實現(xiàn)漸進傳輸?shù)哪康摹1疚膶PEG2000中實現(xiàn)漸進傳輸?shù)臋C制進行了分析,并研究了碼流組織的算法實現(xiàn)。 為了對JPEG2000算法實現(xiàn)進行驗證,本文設(shè)計了基于FPGA和ARM的驗證實驗平臺,其中FPGA主要完成算法中運算量較大的小波變換、上下文編碼和算術(shù)編碼,而ARM處理器則完成碼流組織、數(shù)據(jù)打包以及和PC機的通信。本文在該平臺上對所設(shè)計的上下文編碼算法和碼流組織模塊的設(shè)計進行了驗證,實驗結(jié)果表明本文設(shè)計的算法模塊功能正確,并在一定程度上提高了編碼速度。

    標(biāo)簽: JPEG 2000 FPGA 編碼

    上傳時間: 2013-04-24

    上傳用戶:獨孤求源

  • 基于JTAG口的ARM編程器研究與開發(fā)

    ARM微處理器的應(yīng)用已經(jīng)遍及工業(yè)控制、消費類電子產(chǎn)品、通信系統(tǒng)、網(wǎng)絡(luò)系統(tǒng)、無線系統(tǒng)等各類產(chǎn)品市場,占領(lǐng)了32位RISC微處理器75%以上的市場份額。 本文設(shè)計的基于JTAG接口的ARM編程器,以ARM微處理器作為CPU,利用其JTAG接口對Flash在線編程的技術(shù),給以ARM為內(nèi)核的應(yīng)用板(數(shù)控系統(tǒng)硬件平臺)進行快速軟件升級。在分析相關(guān)技術(shù)的基礎(chǔ)上,給出了系統(tǒng)的總體設(shè)計方案,設(shè)計了系統(tǒng)的硬件和軟件。 首先詳細(xì)分析了JTAG技術(shù)、USB技術(shù)和Modem通信原理。編程器以USB口和RS-232口作為通信接口,以JTAG接口作為調(diào)試接口和編程接口。 其次,在分析編程器需求的基礎(chǔ)上,給出了系統(tǒng)的總體設(shè)計方案,選擇了主要的部件。系統(tǒng)硬件的核心部件采用了Philips LPC2144ARM芯片,擴展了JTAG接口、USB接口、Modem接口,同時又構(gòu)造出了一個JTAG接口。該芯片具有SPI總線,采用與SPI兼容的外部Flash作為存儲器。編程器軟件在ADS集成開發(fā)環(huán)境下開發(fā)調(diào)試。 最后,對編程器技術(shù)實現(xiàn)上的不足作了分析和編程器設(shè)計的不完善之處作了總結(jié),并對編程器的發(fā)展趨勢作了探討和展望。

    標(biāo)簽: JTAG ARM 編程器

    上傳時間: 2013-06-16

    上傳用戶:mylinden

  • 基于FPGA的FFT信號處理器的設(shè)計與實現(xiàn)

    現(xiàn)場可編程門陣列(FPGA)是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,它結(jié)合了微電子技術(shù)、電路技術(shù)和EDA(Electronics Design Automation)技術(shù)。隨著它的廣泛應(yīng)用和快速發(fā)展,使設(shè)計電路的規(guī)模和集成度不斷提高,同時也帶來了電子系統(tǒng)設(shè)計方法和設(shè)計思想的不斷推陳出新。 隨著數(shù)字電子技術(shù)的發(fā)展,數(shù)字信號處理的理論和技術(shù)廣泛的應(yīng)用于通訊、語音處理、計算機和多媒體等領(lǐng)域。離散傅立葉變換(DFT)作為數(shù)字信號處理中的基本運算,發(fā)揮著重要作用。而快速傅里葉變換(FFT)算法的提出,使離散傅里葉變換的運算量減小了幾個數(shù)量級,使得數(shù)字信號處理的實現(xiàn)變得更加容易。FFT已經(jīng)成為現(xiàn)代數(shù)字信號處理的核心技術(shù)之一,因此對FFT算法及其實現(xiàn)方法的研究具有很強的理論和現(xiàn)實意義。 本文主要研究如何利用FPGA實現(xiàn)FFT算法,研制具有自主知識產(chǎn)權(quán)的FFT信號處理器。該設(shè)計采用高效基-16算法實現(xiàn)了一種4096點FFT復(fù)數(shù)浮點運算處理器,其蝶形處理單元的基-16運算核采用兩級改進的基-4算法級聯(lián)實現(xiàn),僅用8個實數(shù)乘法器就可實現(xiàn)基-16蝶形單元所需的8次復(fù)數(shù)乘法運算,在保持處理速度的優(yōu)勢下,比傳統(tǒng)的基-16算法節(jié)省了75%的乘法器邏輯資源。 在重點研究處理器蝶形單元設(shè)計的基礎(chǔ)上,本文完成了整個FFT處理器電路的FPGA設(shè)計。首先基于對處理器功能和特點的分析,研究了FFT算法的選取和優(yōu)化,并完成了處理器體系結(jié)構(gòu)的設(shè)計;在此基礎(chǔ)上,以提高處理器處理速度和減小硬件資源消耗為重點研究了具體的實現(xiàn)方案,完成了1.2萬行RTL代碼編程,并在XILINX公司提供的ISE 9.1i集成開發(fā)環(huán)境中實現(xiàn)了處理器各個模塊的RTL設(shè)計:隨后,以XILINX Spartan-3系列FPGA芯片xc3S1000為硬件平臺,完成了整個FFT處理器的電路設(shè)計實現(xiàn)。 經(jīng)過仿真驗證,本文所設(shè)計的FFT處理器芯片運行速度達(dá)到了100MHz,占用的FPGA門數(shù)為552806,電路的信噪比可以達(dá)到50dB以上,達(dá)到了高速高性能的設(shè)計要求。

    標(biāo)簽: FPGA FFT 信號處理器

    上傳時間: 2013-04-24

    上傳用戶:科學(xué)怪人

  • 半導(dǎo)體激光器的驅(qū)動電路設(shè)計

    對于半導(dǎo)體激光器而言,其輸出功率的穩(wěn)定性是評價其性能的最重要的參數(shù)。設(shè)計了一種半導(dǎo)體激光器驅(qū)動電路,并進行了測試,測試表明加 入溫度控制部分之后激光器輸出功率的穩(wěn)定度得到了明顯提高,功率穩(wěn)定度達(dá)到1.75‰。

    標(biāo)簽: 半導(dǎo)體激光器 驅(qū)動 電路設(shè)計

    上傳時間: 2013-05-28

    上傳用戶:exxxds

  • 簡述PCB線寬和電流關(guān)系

      PCB線寬和電流關(guān)系公式   先計算Track的截面積,大部分PCB的銅箔厚度為35um(即 1oz)它乘上線寬就是截面積,注意換算成平方毫米。 有一個電流密度經(jīng)驗值,為15~25安培/平方毫米。把它稱上截面積就得到通流容量。   I=KT(0.44)A(0.75), 括號里面是指數(shù),   K為修正系數(shù),一般覆銅線在內(nèi)層時取0.024,在外層時取0.048   T為最大溫升,單位為攝氏度(銅的熔點是1060℃)   A為覆銅截面積,單位為square mil.   I為容許的最大電流,單位為安培。   一般 10mil=0.010inch=0.254mm 1A , 250mil=6.35mm 8.3A ?倍數(shù)關(guān)系,與公式不符 ?  

    標(biāo)簽: PCB 電流

    上傳時間: 2013-10-11

    上傳用戶:ls530720646

主站蜘蛛池模板: 琼中| 辽中县| 榆树市| 邛崃市| 抚州市| 墨江| 安龙县| 临邑县| 苍南县| 普兰县| 吉安县| 延边| 陇南市| 武义县| 揭东县| 龙井市| 济宁市| 义马市| 芮城县| 涟源市| 铁岭县| 海阳市| 陇西县| 河源市| 贺兰县| 新乡县| 汝城县| 大名县| 胶南市| 阳西县| 平遥县| 南宁市| 集安市| 建昌县| 利津县| 永胜县| 海南省| 保亭| 闸北区| 益阳市| 县级市|