彩色等離子體顯示器是利用惰性氣體放電發(fā)光進(jìn)行顯示的平板顯示器,它具有厚度薄、重量輕、大平面、大視角、響應(yīng)快、無電磁輻射等優(yōu)點(diǎn)。由于我國PDP產(chǎn)業(yè)起步較晚,所以研制具有我國自主知識產(chǎn)權(quán)的PDP整體驅(qū)動(dòng)電路,搶占彩電市場具有深遠(yuǎn)的意義。本文介紹了等離子體顯示器的工作原理和基于ALTERA公司的現(xiàn)場可編程門陣列(FPGA)的電路設(shè)計(jì)方法,通過研究PDP的工作原理、顯示屏的結(jié)構(gòu)和AC型PDP所采用的尋址和顯示分離(ADS)型子場技術(shù),提出了一種基于FPGA的信號處理與控制電路設(shè)計(jì)方案。最后還對等離子體顯示器在改進(jìn)顯示屏物理工藝結(jié)構(gòu)、驅(qū)動(dòng)電路技術(shù)以及市場走向方面,進(jìn)行了初步探討。
上傳時(shí)間: 2013-05-20
上傳用戶:zhengxueliang
最為全面的電流檢測電路詳解 電流檢測電路電流互感器CT二次測得的AC電壓,經(jīng)D20~D23組成的橋式整流電路整流、C31 平滑,所獲得的直流電壓送至CPU,該電壓越高,表示電源輸入的電流越大
標(biāo)簽: 電流檢測電路
上傳時(shí)間: 2013-07-29
上傳用戶:變形金剛
文章首先分析比較了光伏并網(wǎng)逆變器的各種主電路結(jié)構(gòu)優(yōu)缺點(diǎn),提出適合小 功率光伏系統(tǒng)的兩級式并網(wǎng)結(jié)構(gòu),并對前級DC-DC電路和后級DC-AC分別進(jìn)行 了電路結(jié)構(gòu)的選擇。
上傳時(shí)間: 2013-06-14
上傳用戶:jjj0202
·摘要: 以電機(jī)控制專用芯片TMS320F240DSP為控制核心,空間矢量脈寬調(diào)制(SVPWM)技術(shù)為理論依據(jù),設(shè)計(jì)了一款高性價(jià)比的全數(shù)字小功率變頻器;采用現(xiàn)代電力電子變換技術(shù)(AC-DC-AC)和高級數(shù)字信號處理器等技術(shù),給出了一種小功率通用變頻器的設(shè)計(jì)方案和詳細(xì)硬件軟件設(shè)計(jì)過程,利用軟件實(shí)現(xiàn)了七段式SVPWM的生成,通過實(shí)驗(yàn)說明,所提出并設(shè)計(jì)的這種新型變頻器結(jié)構(gòu)簡單,經(jīng)濟(jì)實(shí)用,具有良
標(biāo)簽: 空間矢量脈寬調(diào)制 小功率 變頻器
上傳時(shí)間: 2013-04-24
上傳用戶:axxsa
·書中包括的索引使你能夠根據(jù)自己的需要,直接閱讀你所關(guān)注的內(nèi)容。主要內(nèi)容包括:設(shè)計(jì)核心,關(guān)注嵌入核心和嵌入存儲器;系統(tǒng)集成和超大規(guī)模集成電路的設(shè)計(jì)問題;AC掃描、正常速度掃描和嵌入式可測試性設(shè)計(jì);內(nèi)建、自測試、含內(nèi)存BIST、邏輯BIST及掃描BIST;虛擬測試套接字和隔離測試 ·重用設(shè)計(jì),包括重用和隔離測試;用VSIA和IEEE P1500標(biāo)準(zhǔn)處理測試問題。 書中穿插的整幅圖解直接來自作者的教學(xué)材
標(biāo)簽: 數(shù)字集成電路 嵌入式 內(nèi)核
上傳時(shí)間: 2013-04-24
上傳用戶:sjb555
AC/DC適配器(ADAPTER)高頻電子變壓器的設(shè)計(jì)有很多制約條件,比如空間體積、熱的問題、轉(zhuǎn)換器的效率、電磁干擾、PWM控制IC、性價(jià)比等。所以磁心選用受到一定的限制,不像一般資料中介紹的滿足功率容量即可,選擇的余地不大。所以本文不講解具體的磁心選擇,僅利用計(jì)算軟件對磁心的功率容量進(jìn)行校驗(yàn)。目前與NOTEBOOK和LCD配套的中高檔ADAPTER工作頻率在60KHz~100KHz左右。變壓器的繞組已用上了三重絕緣線,再要做小變壓器已經(jīng)有難度。我們知道小型化開關(guān)變壓器有兩種方法:一、提高開關(guān)頻率,帶來的問題是對EMI的控制有一定難度;二、選用更高飽和磁通密度的磁心材料,如TDK公司的PC95和PE33 見表(1)。如果在100℃時(shí)Bsat能達(dá)到450mT~500mT,那么我們在設(shè)計(jì)開關(guān)變壓器時(shí)就能使用更少的圈數(shù),減少銅損,同時(shí)又能提高初級繞組的電感量,降低峰值電流,減少開關(guān)管的能量損耗,從而減少開關(guān)變壓器的體積,進(jìn)一步地實(shí)現(xiàn)ADAPTER的小型化。
標(biāo)簽: 高頻開關(guān) 變壓器 軟件
上傳時(shí)間: 2013-08-04
上傳用戶:bjgaofei
LTC®2366 及其較慢速的版本提供了一種高性能的替代方案,如表 1 中的 AC 規(guī)格所示。您不妨將這些有保證的規(guī)格與自己現(xiàn)用微控制器內(nèi)置的 ADC 進(jìn)行一番比較。
上傳時(shí)間: 2013-11-20
上傳用戶:15527161163
電位計(jì)訊號轉(zhuǎn)換器 AT-PM1-P1-DN-ADL 1.產(chǎn)品說明 AT系列轉(zhuǎn)換器/分配器主要設(shè)計(jì)使用于一般訊號迴路中之轉(zhuǎn)換與隔離;如 4~20mA、0~10V、熱電偶(Type K, J, E, T)、熱電阻(Rtd-Pt100Ω)、荷重元、電位計(jì)(三線式)、電阻(二線式)及交流電壓/電流等訊號,機(jī)種齊全。 此款薄型設(shè)計(jì)的轉(zhuǎn)換器/分配器,除了能提供兩組訊號輸出(輸出間隔離)或24V激發(fā)電源供傳送器使用外,切換式電源亦提供了安裝的便利性。上方并設(shè)計(jì)了電源、輸入及輸出指示燈及可插拔式接線端子方便現(xiàn)場施工及工作狀態(tài)檢視。 2.產(chǎn)品特點(diǎn) 可選擇帶指撥開關(guān)切換,六種常規(guī)輸出信號0-5V/0~10V/1~5V/2~10V/4~20mA/ 0~20mA 可自行切換。 雙回路輸出完全隔離,可選擇不同信號。 設(shè)計(jì)了電源、輸入及輸出LED指示燈,方便現(xiàn)場工作狀態(tài)檢視。 規(guī)格選擇表中可指定選購0.1%精度 17.55mm薄型35mm導(dǎo)軌安裝。 依據(jù)CE國際標(biāo)準(zhǔn)規(guī)范設(shè)計(jì)。 3.技術(shù)規(guī)格 用途:信號轉(zhuǎn)換及隔離 過載輸入能力:電流:10×額定10秒 第二組輸出:可選擇 輸入范圍:P1:0 Ω ~ 50.0 Ω / ~ 2.0 KΩ P2:0 Ω ~ 2.0 KΩ / ~ 100.0 KΩ 精確度: ≦±0.2% of F.S. ≦±0.1% of F.S. 偵測電壓:1.6V 輸入耗損: 交流電流:≤ 0.1VA; 交流電壓:≤ 0.15VA 反應(yīng)時(shí)間: ≤ 250msec (10%~90% of FS) 輸出波紋: ≤ ±0.1% of F.S. 滿量程校正范圍:≤ ±10% of F.S.,2組輸出可個(gè)別調(diào)整 零點(diǎn)校正范圍:≤ ±10% of F.S.,2組輸出可個(gè)別調(diào)整 隔離:AC 2.0 KV 輸出1與輸出2之間 隔離抗阻:DC 500V 100MΩ 工作電源: AC 85~265V/DC 100~300V, 50/60Hz 或 AC/DC 20~56V (選購規(guī)格) 消耗功率: DC 4W, AC 6.0VA 工作溫度: 0~60 ºC 工作濕度: 20~95% RH, 無結(jié)露 溫度系數(shù): ≤ 100PPM/ ºC (0~50 ºC) 儲存溫度: -10~70 ºC 保護(hù)等級: IP 42 振動(dòng)測試: 1~800 Hz, 3.175 g2/Hz 外觀尺寸: 94.0mm x 94.0mm x 17.5mm 外殼材質(zhì): ABS防火材料,UL94V0 安裝軌道: 35mm DIN導(dǎo)軌 (EN50022) 重量: 250g 安全規(guī)范(LVD): IEC 61010 (Installation category 3) EMC: EN 55011:2002; EN 61326:2003 EMI: EN 55011:2002; EN 61326:2003 常用規(guī)格:AT-PM1-P1-DN-ADL 電位計(jì)訊號轉(zhuǎn)換器,一組輸出,輸入范圍:0 Ω ~ 50.0 Ω / ~ 2.0 KΩ,輸出一組輸出4-20mA,工作電源AC/DC20-56V
標(biāo)簽: 電位計(jì) 訊號 轉(zhuǎn)換器
上傳時(shí)間: 2013-11-05
上傳用戶:feitian920
Many 8-bit and 16-bit microcontrollers feature 10-bitinternal ADCs. A few include 12-bit ADCs, but these oftenhave poor or nonexistent AC specifi cations, and certainlylack the performance to meet the needs of an increasingnumber of applications. The LTC®2366 and its slowerspeed versions offer a high performance alternative, asshown in the AC specifi cations in Table 1. Compare theseguaranteed specifi cations with the ADC built into yourcurrent microcontroller.
上傳時(shí)間: 2013-10-26
上傳用戶:jackandlee
This document provides practical, common guidelines for incorporating PCI Express interconnect layouts onto Printed Circuit Boards (PCB) ranging from 4-layer desktop baseboard designs to 10- layer or more server baseboard designs. Guidelines and constraints in this document are intended for use on both baseboard and add-in card PCB designs. This includes interconnects between PCI Express devices located on the same baseboard (chip-to-chip routing) and interconnects between a PCI Express device located “down” on the baseboard and a device located “up” on an add-in card attached through a connector. This document is intended to cover all major components of the physical interconnect including design guidelines for the PCB traces, vias and AC coupling capacitors, as well as add-in card edge-finger and connector considerations. The intent of the guidelines and examples is to help ensure that good high-speed signal design practices are used and that the timing/jitter and loss/attenuation budgets can also be met from end-to-end across the PCI Express interconnect. However, while general physical guidelines and suggestions are given, they may not necessarily guarantee adequate performance of the interconnect for all layouts and implementations. Therefore, designers should consider modeling and simulation of the interconnect in order to ensure compliance to all applicable specifications. The document is composed of two main sections. The first section provides an overview of general topology and interconnect guidelines. The second section concentrates on physical layout constraints where bulleted items at the beginning of a topic highlight important constraints, while the narrative that follows offers additional insight.
標(biāo)簽: pci PCB 設(shè)計(jì)規(guī)范
上傳時(shí)間: 2013-10-15
上傳用戶:busterman
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1