本書以FPGA/CPLD設計流程為主線,闡述了如何合理地利用ISE設計平臺集成的各種設計工具,高效地完成FPGA/CPLD的設計方法與技巧。全書在介紹FPGA/CPLD概念和設計流程的基礎上,依次論述了工程管理與設計輸入、仿真、綜合、約束、實現與布局布線、配置調試等主要設計步驟在ISE集成環境中的實現方法與技巧。 本書立足于工程實踐,結合作者多年工作經驗,選用大量典型實例,并配有一定數量的練習題。本書配套光盤收錄了所有實例的完整工程目錄、源代碼、詳細操作步驟和使用說明,利于讀者邊學邊練,提高實際應用能力。 本書可作為高等院校通信工程、電子工程、計算機、微電子與半導體學等專業的教材,也可作為硬件工程師和IC工程師的實用工具書。
標簽: Xilinx-ISE FPGA CPLD 71.7
上傳時間: 2013-06-24
上傳用戶:gut1234567
該文主要研究了以TI公司的16位定點TMS320F240型DSP為控制核心的全數字交流變頻調速系統硬件、軟件的設計理論和設計方法.該系統主要由主電路、系統保護電路、控制回路和采樣回路組成.主電路部分包括整流、濾波、逆變器(IPM)、IPM驅動電路等;系統保護電路包括過壓欠壓保護、限流啟動、IPM故障保護、過流保護等;控制回路包括DSP最小系統電路、與PC機通訊接口電路、仿真接口電路、PWM信號發生電路、A/D、D/A轉換電路等;采樣電路包括電流采樣、電壓采樣、轉速采樣.在軟件方面,考慮到SVPWM相對于SPWM具有較高的直流電壓利用率,以及更適合于數字控制系統,該文在研究SVPWM控制原理的基礎上,編制了基于SVPWM的開環控制程序.該文最后給出了試驗結果,開環運行試驗結果表明,該系統可以在0-50Hz范圍內平滑調速,在10Hz以上具有較強的帶負載能力,以及抗干擾能力.
上傳時間: 2013-05-21
上傳用戶:fyerd
微機電系統(MEMS)器件的構成涉及微電子、微機械、微動力、微熱力、微流體學、材料、物理、化學、生物等多個領域,形成了多能量域并交叉耦合。為其產品的建模、仿真以及優化設計帶來了較大的難度。由于靜電驅動的原理簡單使其成為MEMS器件中機械動作的主要來源。而梳齒結構在MEMS器件中有廣泛的應用:微諧振器、微機械加速度計、微機械陀螺儀、微鏡、微鑷、微泵等。所以做為MEMS的重要驅動方式和結構形式,靜電驅動梳齒結構MEMS器件的耦合場仿真分析以及優化設計對MEMS的開發具有很重要的意義。本課題的研究對靜電驅動梳齒結構MEMS器件的設計具有較大的理論研究意義。 本文的研究工作主要包括以下幾個方面: 1、采用降階宏建模技術快速求解靜電梳齒驅動器靜電-結構耦合問題,降階建模被用于表示微諧振器的靜態動態特性。論文采用降階建模方法詳細分析了靜電梳齒驅動器的各參數對所產生靜電力以及驅動位移的關系;并對靜電梳齒驅動器梳齒電容結構的靜電場進行分析和模擬,深入討論了邊緣效應的影響;還對微諧振器動態特性的各個模態進行仿真分析,并計算分析了前六階模態的頻率和諧振幅值。仿真結果表明降階建模方法能夠快速、準確地實現多耦合域的求解。 2、從系統角度出發考慮了各個子系統對叉指式微機械陀螺儀特性的影響,系統詳細地分析了與叉指狀微機械陀螺儀性能指標-靈敏度密切相關的結構特性、電子電路、加工工藝和空氣阻尼,并在此分析的基礎上建立了陀螺的統一多學科優化模型并對其進行多學科優化設計。將遺傳算法和差分進化算法的全局尋優與陀螺儀系統級優化相結合,證實了遺傳算法和差分進化算法在MEMS系統級優化中的可行性,并比較遺傳算法和差分進化算法的優化結果,差分進化算法的優化結果較大地改善了器件的性能。 3、從系統角度出發考慮了各個子系統對梳齒式微加速度計特性的影響,在對梳齒式微加速度計各個學科的設計要素進行分析的基礎上,對各個子系統分別建立相對獨立的優化模型,采用差分進化算法和多目標遺傳算法對其進行優化設計。證實了差分進化算法和多目標遺傳算法對多個子系統耦合的系統級優化的可行性,并比較了將多目標轉換為單目標進行優化和采用多目標進行優化的區別和結果,優化結果使器件的性能得到了改善。
上傳時間: 2013-05-15
上傳用戶:zhangjinzj
近年來,隨著大規模集成電路的飛速發展,微控制器和數字信號處理器的性價比不斷提高,數字控制技術已逐步應用于大中功率高頻開關電源。相對于傳統模擬控制方式,數字控制方式具有電源設計靈活、外圍控制電路少、可采用較先進的控制算法、具有較高可靠性等優點。 高頻開關電源具有體積小、重量輕、效率高、輸出紋波小等特點,現已逐步成為現代通訊設備的新型基礎電源系統。針對傳統開關電源中損耗較大、超調量較大、動態性能較差等問題,本文采用基于DSP的全橋軟開關拓撲結構。全橋軟開關移相控制技術由智能DSP系統完成,采樣信號采用差分傳輸,控制算法采用模糊自適應PID算法,產生數字PWM波配合驅動電路控制全橋開關的通斷。在輸入端應用平均電流控制法的有源功率因數校正,使輸入電流跟隨輸入電壓的波形,從而使功率因數接近1。最后通過Matlab仿真結果表明模糊自適應PID控制算法比傳統PID控制算法在超調量,調節時間,動態特性等性能上具有優越性。 論文以高頻開關電源的設計為主線,在詳細分析各部分電路原理的基礎上,進行系統的主電路設計、輔助電路設計、控制電路設計、仿真研究、軟件實現。重點介紹了高頻變壓器的設計及模糊自適應PID控制器的實現。并將輔助電源及控制電路制成電路板,以及在此電路板基礎上進行各波形分析并進行相關實驗。
上傳時間: 2013-04-24
上傳用戶:s藍莓汁
應用于電動汽車驅動領域的永磁同步電機交流驅動系統是由永磁同步電機、電力電子技術和控制技術相結合而形成的新型交流驅動系統。因其具有良好的運行性能而成為當代電氣傳動領域研究的熱點之一。 永磁同步電機是一個多變量、非線性、高強耦合的系統,其輸出轉矩與定子電流不成正比,而是復雜的函數關系,因此要得到好的控制性能,需要進行磁場解耦。矢量變換控制技術正好適用于永磁同步電機的這種特點。 本文在數字電機控制專用DSP芯片TMS320LF2407的基礎上,以永磁同步電機為研究對象,對其矢量控制技術進行了研究和設計。 首先課題根據永磁同步電機實際物理模型,分析推導得到了永磁同步電機的三相靜止坐標系下及兩相旋轉坐標系下的數學模型。 接著課題對永磁同步電機運行特性進行了分析和研究。在此基礎上,課題提出了一種新型的永磁同步電機矢量控制系統,在這個系統上,課題提出了應用不同矢量控制策略的矢量控制方法,并對其做了仿真驗證。 結果表明,課題設計的系統以及應用不同矢量控制策略的矢量控制方法準確可行。 這個控制系統便于實現多種矢量控制方法,為永磁同步電機擴速增效提供了理論平臺。 在理論分析、仿真通過基礎上,課題對驅動系統的硬件和軟件兩個方面進行了具體的設計。 課題完成了DSP控制系統關鍵硬件電路的設計,并設計制作了一塊應用SCALE模塊的IGBT驅動電路,此驅動電路響應迅速、抗干擾性強,驅動性能優越。此外,課題完成了永磁同步電機矢量控制系統全數字化設計,調試通過了速度位置檢測、電流檢測、PI調節、坐標變換等應用模塊。 課題最后對整個系統的做了全面的總結,并對今后的工作方向進行了展望。
上傳時間: 2013-06-22
上傳用戶:firstbyte
脈沖電暈法煙氣脫硫脫硝技術是利用電暈放電產生的高能電子與中性分子碰撞,產生自由基和活性粒子,在有氨加入的條件下,將SO2、NOx轉化為硫銨和硝銨。根據現有脈沖電暈法電源設備不能大規模工業化實踐應用的缺點,設計了一種新型的高頻高壓交直流疊加的脫硫脫硝電源。 本文重點介紹了交、直流電源的工作原理,對電源中的串聯諧振情況進行了具體的分析,交流電源采用串聯負載串聯諧振的工作方式,直流電源采用并聯負載串聯諧振的工作方式。通過變壓器升壓和諧振升壓,可使交流電壓的上升率大于200V/us,直流電壓可達到上萬伏。同時計算了電源的主要參數,為實驗打下基礎。為了進一步提高交流電壓的頻率,針對感性負載,采用全橋移相軟開關控制策略,為開關器件提供零電壓關斷條件。通過理論分析、仿真及實驗對軟、硬開關過程及損耗進行比較,證明軟開關對提高開關頻率的促進作用。 為方便對交、直流電壓幅值進行調節,設計了電源控制系統,采用兩個數字PID控制器,能同時對二者的幅值進行控制,并以液晶和鍵盤作為人機交互界面,方便用戶的操作。 交直流疊加的電源可以使反應器產生穩定、寬范圍、有效的流光。交流電壓使放電增強,產生的自由基多,氧化脫除量增加。直流基壓驅使正離子和電子離開流光通道,自由基分布更廣,與SO2等接觸面增加,增強脫硫脫硝效果。 本文也對脫硫脫硝系統的電磁干擾情況進行分析,并采用接地、屏蔽、隔離等方法提高系統的電磁兼容性能。
上傳時間: 2013-04-24
上傳用戶:6546544
本文在此背景下,針對非線性PID控制、自抗擾控制以及Smith預估器和前饋控制展開研究。為了提高控制器的穩定性和魯棒性,設計了ADRC-Smith預估控制器和前饋ADRC控制器,將其應用于大時滯溫度控制系統,并在此基礎上設計了吹塑機控制系統解決方案,通過大量的理論研究、仿真和實驗,實現了良好的控制效果。論文的主要工作有: 1.研究了自抗擾技術和溫度控制的現狀以及溫度控制的特點。 2.研究了ADRC的發展史,深入了解ADRC的原理與優點。ADRC在控制非線性對象時比PID具有更好的控制性能,但是參數調節理論不完善,阻礙了其廣泛應用。 3.通過MATLAB仿真,得到ADRC參數之間的內在規律,通過將ADRC的參數統一到一個時間因子上,達到簡化調節參數個數的目的,從而降低調試難度,同時,在無時滯溫控實驗平臺上進行實驗,驗證了參數調節規律的可行性。 4.自抗擾控制器在大時滯溫控上的應用,以前文獻一般將時滯環節等效成一階慣性環節,這樣就要求增加ADRC的階次,增加了調節參數個數,在參數調節理論不完善的情況下無疑是增加了調試難度。本文將ADRC分別與Smith預估器和前饋控制器相結合,設計了ADRC-Smith預估控制器和前饋ADRC控制器來解決具有大時滯控制問題。這兩類新控制器的優點是不增加ADRC的階次,是解決不確定大時滯被控對象的新途徑,也是ADRC控制器實際應用上的一次創新。 5.在可編程計算機控制器(PCC)搭建的大時滯溫控實驗平臺上進行實驗,將前饋ADRC控制器和貝加萊專用溫度控制器PIDXH的控制效果進行比較,實驗結果表明前饋ADRC控制器在穩定性、魯棒性等方面都優于PIDXH控制器。 6.研究了吹塑機控制系統解決方案,并在吹塑機上實驗前饋ADRc控制器,得到了良好的控制效果,進一步驗證了算法的可行性。
上傳時間: 2013-04-24
上傳用戶:1234xhb
隨著電信業的迅猛發展,電信網絡總體規模不斷擴大,網絡結構日益復雜先進。作為通訊支撐系統的通訊用基礎電源系統,市場需求逐年增加,其動力之源的重要性也日益突出。龐大的電信網絡高效、安全、有序的正常運行,對通信電源系統的品質提出了越來越嚴格的要求,推動了通信電源向著高效率、高頻化、模塊化、數字化方向發展。 本文在廣泛了解通信電源的行業現狀和研究熱點的基礎上,深入研究了開關電源的基本原理及相關技術,重點分析了開關電源功率因數技術及移相全橋軟開關PWM技術的基本原理,并在這基礎上設計了一款通信機房常用的48V/25A的通信電源模塊,該電源模塊由功率因數校正和DC/DC變換兩級電路組成,采用了一些最新的技術來提高電源的性能。例如,在電路拓撲中引入軟開關技術,通過采用移相全橋軟開關PWM變換器實現開關管的零電壓開通,減小功率器件損耗,提高電源效率;采用高性能的DSP芯片對電源實現數字PWM控制,克服了一般單芯片控制器由于運行頻率有限,無法產生足夠高頻率和精度的PWM輸出及無法完成單周期控制的缺陷;引入了智能控制技術,以模糊自適應PID控制算法取代傳統的PID算法,提高了開關電源的動態性能。 整篇論文以電源設計為主線,在詳細分析電路原理的基礎上,進行系統的主電路參數設計、輔助電路設計、控制回路設計、仿真研究、軟件實現。
上傳時間: 2013-05-26
上傳用戶:l254587896
低電壓輸入高電壓輸出的直流變換器被廣泛地應用在太陽能光伏發電系統、風能發電系統、燃料電池系統、車載逆變器電源等電力電子裝置中。隨著電力電子技術的發展,對該類型的變換器也提出了更高的要求。 本文主要針對中小功率的升壓變換器,對串聯諧振軟開關推挽電路進行了研究分析及實驗。 文章首先對理想工作條件下的串聯諧振軟開關推挽電路進行理論、仿真分析,并通過實驗驗證了電路損耗小、效率高的特性。三種不同的控制方案:導通時間固定、關斷時間變化的PFM調制方式,導通時間變化、關斷時間固定的PFM調制方式,PWM調制方式,被分別應用到電路中。通過理論、仿真以及實驗研究,比較分析了三種控制方案的優缺點,特別是對軟開關特性、輸出電壓調節及適用范圍等問題做了細致分析。文章還對應用在串聯諧振軟開關推挽電路中的變壓器作了一定研究分析。根據變壓器的機理,對該電路中特有變壓器的高變比問題和漏感問題展開分析,并提出工藝和設計原理上的相應的解決方案。 為進一步實現能量的高效轉換,提出了基于雙變壓器結構拓撲的串聯諧振軟開關推挽電路,并進行了有關理論分析、仿真和實驗研究。同單變壓器電路相比,該電路具有開關損耗小、變壓器損耗小、效率更高的優點,實驗結果充分驗證了以上結論。
上傳時間: 2013-04-24
上傳用戶:關外河山
通用異步收發器(Universal Asynchronous Receiver Transmitter,UART)是一種能同時支持短距離和長距離數據傳輸的串行通信接口,被廣泛應用于微機和外設之間的數據交換。像8251、NS8250、NS16550等都是常用的UART芯片,但是這些專用的串行接口芯片的缺點是數據傳輸速率比較慢,難以滿足高速率數據傳輸的場合,而更重要的就是它們都具有不可移植性,因此要利用這些芯片來實現PC機和FPGA芯片之間的通信,勢必會增加接口連線的復雜程度以及降低整個系統的穩定性和有效性。 本課題就是針對UART的特點以及FPGA設計具有可移植性的優勢,提出了一種基于FPGA芯片的嵌入式UART設計方法,其中主要包括狀態機的描述形式以及自頂向下的設計方法,利用硬件描述語言來編制UART的各個子功能模塊以及頂層模塊,之后將其集成到FPGA芯片的內部,這樣不僅能解決傳統UART芯片的缺點而且同時也使整個系統變得更加具有緊湊性以及可靠性。 本課題所設計的LIART支持標準的RS-232C傳輸協議,主要設計有發送模塊、接收模塊、線路控制與中斷仲裁模塊、Modem控制模塊以及兩個獨立的數據緩沖區FIFO模塊。該模塊具有可變的波特率、數據幀長度以及奇偶校驗方式,還有多種中斷源、中斷優先級、較強的抗干擾數據接收能力以及芯片內部自診斷的能力,模塊內分開的接收和發送數據緩沖寄存器能實現全雙工通信。除此之外最重要的是利用IP模塊復用技術設計數據緩沖區FIFO,采用兩種可選擇的數據緩沖模式。這樣既可以應用于高速的數據傳輸環境,也能適合低速的數據傳輸場合,因此可以達到資源利用的最大化。 在具體的設計過程中,利用Synplify Pro綜合工具、ModelSim仿真工具、ISE集成的軟件開發環境中對各個功能模塊進行綜合優化、仿真驗證以及下載實現。各項數據結果表明,本課題中所設計的UART滿足預期設計目標。
上傳時間: 2013-08-02
上傳用戶:rocketrevenge