亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Altera-jtag

  • ALTERA可編程邏輯器件及其應(yīng)用-317頁-7.3M.rar

    專輯類----可編程邏輯器件相關(guān)專輯 ALTERA可編程邏輯器件及其應(yīng)用-317頁-7.3M.rar

    標(biāo)簽: ALTERA 317 7.3

    上傳時間: 2013-08-04

    上傳用戶:ZHWKLIU

  • ALTERA可編程邏輯器件及其應(yīng)用-317頁-7.3M.pdf

    專輯類-可編程邏輯器件相關(guān)專輯-96冊-1.77G ALTERA可編程邏輯器件及其應(yīng)用-317頁-7.3M.pdf

    標(biāo)簽: ALTERA 317 7.3

    上傳時間: 2013-06-15

    上傳用戶:lifevast

  • Altera-FPGA-CPLD設(shè)計-高級篇-335頁-23.6M.pdf

    專輯類-可編程邏輯器件相關(guān)專輯-96冊-1.77G Altera-FPGA-CPLD設(shè)計-高級篇-335頁-23.6M.pdf

    標(biāo)簽: Altera-FPGA-CPLD 23.6 335

    上傳時間: 2013-04-24

    上傳用戶:rocwangdp

  • Altera-FPGA-CPLD設(shè)計-基礎(chǔ)篇-332頁-24.5M.pdf

    專輯類-可編程邏輯器件相關(guān)專輯-96冊-1.77G Altera-FPGA-CPLD設(shè)計-基礎(chǔ)篇-332頁-24.5M.pdf

    標(biāo)簽: Altera-FPGA-CPLD 24.5 332

    上傳時間: 2013-06-04

    上傳用戶:WS Rye

  • JTAG.rar

    詳細(xì)介紹了JTAG的工作原理,尤其對在ARM嵌入式系統(tǒng)開發(fā)的方法進(jìn)行了詳細(xì)介紹。

    標(biāo)簽: JTAG

    上傳時間: 2013-04-24

    上傳用戶:ryb

  • altera quatus 9.1 破解

    altera 的quatus 9.1的破解文檔,供大家參考

    標(biāo)簽: altera quatus 9.1 破解

    上傳時間: 2013-08-02

    上傳用戶:小楊高1

  • H-JTAG-V0.6.1.zip

    The driver of H-JTAG is open and free for ARM debug

    標(biāo)簽: H-JTAG-V zip

    上傳時間: 2013-05-18

    上傳用戶:ynsnjs

  • Altera公司QuartusII9.0 full license

    Altera公司的EPLD/FPGA開發(fā)工具最新版QuartusII9.0的所有License.

    標(biāo)簽: QuartusII license Altera full

    上傳時間: 2013-07-09

    上傳用戶:zttztt2005

  • JTAG邊界掃描在FPGA中的應(yīng)用及電路設(shè)計

    邊界掃描技術(shù)是一種應(yīng)用于數(shù)字集成電路器件的標(biāo)準(zhǔn)化可測試性設(shè)計方法,它提供了對電路板上元件的功能、互連及相互間影響進(jìn)行測試的一種新方案,極大地方便了系統(tǒng)電路的測試。本文基于IEEE 1149.1標(biāo)準(zhǔn)剖析了JTAG邊界掃描測試的精髓,分析了其組成,功能與時序控制等關(guān)鍵技術(shù)。 應(yīng)用在FPGA芯片中的邊界掃描電路側(cè)重于電路板級測試,兼顧芯片功能測試,同時提供JTAG下載方式。針對在FPGA芯片中的應(yīng)用特點(diǎn),設(shè)計了一種邊界掃描電路,應(yīng)用于自行設(shè)計的FPGA結(jié)構(gòu)之中。除了基本的測試功能外,加入了對FPGA芯片進(jìn)行配置、回讀以及用戶自定義測試等功能。 通過仿真驗(yàn)證,所設(shè)計的邊界掃描電路可實(shí)現(xiàn)FPGA芯片的測試、配置和回讀等功能,并符合IEEE 11491.1邊界掃描標(biāo)準(zhǔn)的規(guī)定,達(dá)到設(shè)計要求。

    標(biāo)簽: JTAG FPGA 邊界掃描 中的應(yīng)用

    上傳時間: 2013-04-24

    上傳用戶:372825274

  • 基于JTAG口的ARM編程器研究與開發(fā)

    ARM微處理器的應(yīng)用已經(jīng)遍及工業(yè)控制、消費(fèi)類電子產(chǎn)品、通信系統(tǒng)、網(wǎng)絡(luò)系統(tǒng)、無線系統(tǒng)等各類產(chǎn)品市場,占領(lǐng)了32位RISC微處理器75%以上的市場份額。 本文設(shè)計的基于JTAG接口的ARM編程器,以ARM微處理器作為CPU,利用其JTAG接口對Flash在線編程的技術(shù),給以ARM為內(nèi)核的應(yīng)用板(數(shù)控系統(tǒng)硬件平臺)進(jìn)行快速軟件升級。在分析相關(guān)技術(shù)的基礎(chǔ)上,給出了系統(tǒng)的總體設(shè)計方案,設(shè)計了系統(tǒng)的硬件和軟件。 首先詳細(xì)分析了JTAG技術(shù)、USB技術(shù)和Modem通信原理。編程器以USB口和RS-232口作為通信接口,以JTAG接口作為調(diào)試接口和編程接口。 其次,在分析編程器需求的基礎(chǔ)上,給出了系統(tǒng)的總體設(shè)計方案,選擇了主要的部件。系統(tǒng)硬件的核心部件采用了Philips LPC2144ARM芯片,擴(kuò)展了JTAG接口、USB接口、Modem接口,同時又構(gòu)造出了一個JTAG接口。該芯片具有SPI總線,采用與SPI兼容的外部Flash作為存儲器。編程器軟件在ADS集成開發(fā)環(huán)境下開發(fā)調(diào)試。 最后,對編程器技術(shù)實(shí)現(xiàn)上的不足作了分析和編程器設(shè)計的不完善之處作了總結(jié),并對編程器的發(fā)展趨勢作了探討和展望。

    標(biāo)簽: JTAG ARM 編程器

    上傳時間: 2013-06-16

    上傳用戶:mylinden

主站蜘蛛池模板: 长兴县| 隆林| 宁津县| 黄浦区| 绥阳县| 凌源市| 抚州市| 车险| 博湖县| 普安县| 广灵县| 蕲春县| 永胜县| 澄城县| 乌海市| 遂昌县| 行唐县| 孙吴县| 宜兴市| 花莲县| 鹰潭市| 北宁市| 大英县| 临泉县| 米脂县| 翼城县| 徐水县| 普兰店市| 呼图壁县| 阳原县| 炉霍县| 景东| 钦州市| 大埔区| 柏乡县| 普陀区| 察哈| 玉门市| 海盐县| 新乡市| 乐清市|